基于FPGA的實(shí)時(shí)視頻采集與遠(yuǎn)程傳輸系統(tǒng)的研究
標(biāo)簽: 實(shí)時(shí)視頻 采集 遠(yuǎn)程傳輸
上傳時(shí)間: 2013-04-24
上傳用戶:liuwei6419
基于FPGA的視頻移動(dòng)目標(biāo)檢測(cè)系統(tǒng)的研究與實(shí)現(xiàn)基于FPGA的視頻移動(dòng)目標(biāo)檢測(cè)系統(tǒng)的研究與實(shí)現(xiàn)
標(biāo)簽: FPGA 視頻 移動(dòng) 目標(biāo)檢測(cè)
上傳時(shí)間: 2013-07-19
上傳用戶:youth25
嵌入式linux系統(tǒng)的網(wǎng)絡(luò)編程(C++)在ARM上實(shí)現(xiàn)視頻會(huì)議,此程序獲得全國(guó)研究生電子大賽一等獎(jiǎng)。壓縮包內(nèi)為全部源碼,包括音頻、視頻(H.264)socket部分。
標(biāo)簽: ARM 視頻會(huì)議 源代碼
上傳時(shí)間: 2013-07-07
上傳用戶:15528028198
H.264是2003年5月正式頒布的視頻壓縮標(biāo)準(zhǔn),它采用了大量最新的視頻編碼技術(shù),壓縮效率和靈活性方面比先前的標(biāo)準(zhǔn)有了很大的提高,廣泛應(yīng)用在多媒體傳輸、存儲(chǔ)等領(lǐng)域。 本文研究反量化、反變換以及幀內(nèi)預(yù)測(cè)等H.264幀內(nèi)...
標(biāo)簽: H264 FPGA 視頻 幀
上傳用戶:hooooor
:視頻圖像采集verilog HDl源程序,視頻解碼芯片部分的,可以供參考
標(biāo)簽: verilog HDl 視頻圖像 源程序
上傳用戶:koulian
基于FPGA和USB 2.0的視頻圖像采集系統(tǒng)的設(shè)計(jì)
標(biāo)簽: FPGA 2.0 USB 視頻圖像
上傳時(shí)間: 2013-06-09
上傳用戶:csgcd001
近年來(lái),隨著寬帶網(wǎng)絡(luò)的普及和多媒體技術(shù)的發(fā)展,視頻壓縮編碼技術(shù)成為人們研究的熱點(diǎn)。由于編解碼算法復(fù)雜度的提高,尤其是本文研究的H.264/AVC視頻標(biāo)準(zhǔn),需要處理的數(shù)據(jù)量很大,用一般的軟件來(lái)實(shí)現(xiàn)會(huì)比較慢,而ASIC芯片價(jià)格...
標(biāo)簽: FPGA H264 視頻解碼器
上傳用戶:chitu38
嵌入式linux系統(tǒng)的網(wǎng)絡(luò)編程(C++) 在ARM上實(shí)現(xiàn)視頻會(huì)議 此程序獲得全國(guó)研究生電子大賽一等獎(jiǎng) 壓縮包內(nèi)為全部源碼,包括音頻 視頻(H.264)socket部分
標(biāo)簽: 視頻會(huì)議 源碼
上傳時(shí)間: 2013-07-15
上傳用戶:lgs12321
HDMI視頻標(biāo)準(zhǔn),做視頻處理的可能用得到,希望對(duì)設(shè)計(jì)有所幫助^_^
標(biāo)簽: HDMI 視頻標(biāo)準(zhǔn)
上傳時(shí)間: 2013-06-12
上傳用戶:liglechongchong
· 摘要: ADV7180是嵌入式視頻監(jiān)控終端的采集模塊常用的視頻解碼芯片,本文首先分析ADV7180的硬件連接接口, 然后具體闡述如何在嵌入式Linux操作系統(tǒng)中實(shí)現(xiàn)ADV7180的驅(qū)動(dòng)程序,包括系統(tǒng)的初始化、中斷的設(shè)計(jì)與處理、DMA的處理等.
標(biāo)簽: DSP 雙核 視頻解碼 芯片驅(qū)動(dòng)
上傳用戶:baitouyu
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1