徹底解決99在以往不能完全漢化的問題,全面實(shí)現(xiàn)漢化,具體到每個對話框和工作表,對初學(xué)者和英文不好的用戶非常實(shí)用,也非常簡單! 用過的,麻煩頂一下我,或加一點(diǎn)分,謝謝啦!
上傳時間: 2013-10-24
上傳用戶:小眼睛LSL
LMS自適應(yīng)濾波器是一種廣泛使用的數(shù)字信號處理算法,對其實(shí)現(xiàn)有多種方法.通過研究其特性的基礎(chǔ)上,提出了在FPGA 中使用軟處理的嵌入式實(shí)現(xiàn)方案,文中對實(shí)現(xiàn)方式的優(yōu)缺點(diǎn)進(jìn)行了分析,并給出了硬件實(shí)現(xiàn)中的有線字長效應(yīng)進(jìn)行了詳細(xì)的分析.
標(biāo)簽: FPGA LMS 自適應(yīng)濾波器
上傳時間: 2015-01-02
上傳用戶:muhongqing
電路板故障分析 維修方式介紹 ASA維修技術(shù) ICT維修技術(shù) 沒有線路圖,無從修起 電路板太複雜,維修困難 維修經(jīng)驗(yàn)及技術(shù)不足 無法維修的死板,廢棄可惜 送電中作動態(tài)維修,危險性極高 備份板太多,積壓資金 送國外維修費(fèi)用高,維修時間長 對老化零件無從查起無法預(yù)先更換 維修速度及效率無法提升,造成公司負(fù)擔(dān),客戶埋怨 投資大量維修設(shè)備,操作複雜,績效不彰
上傳時間: 2013-11-09
上傳用戶:chengxin
針對固定碼長Turbo碼適應(yīng)性差的缺點(diǎn),以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性能和系統(tǒng)時延。方案采用“自頂向下”的設(shè)計思想和“自底而上”的實(shí)現(xiàn)方法,對 Turbo編譯碼系統(tǒng)模塊化設(shè)計后優(yōu)化統(tǒng)一,經(jīng)時序仿真驗(yàn)證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測試結(jié)果表明,系統(tǒng)運(yùn)行穩(wěn)健可靠,并具有良好的移植性;集成化一體設(shè)計,為LTE標(biāo)準(zhǔn)下Turbo碼 ASIC的開發(fā)提供了參考。
標(biāo)簽: Turbo LTE 標(biāo)準(zhǔn) 編譯碼器
上傳時間: 2013-10-08
上傳用戶:回電話#
摘要:介紹了一種利用CPLD芯片設(shè)計的數(shù)字鐘電路,該系統(tǒng)采用自頂向下的層次模塊化 設(shè)計手段構(gòu)建電路,代表了BDA的發(fā)展趨勢。文中結(jié)合實(shí)例詳盡介紹了原理圖設(shè)計輸入方 式以及設(shè)計過程。
標(biāo)簽: CPLD 器件 數(shù)字系統(tǒng) 設(shè)計方法
上傳時間: 2013-10-09
上傳用戶:15736969615
PCB 被動組件的隱藏特性解析 傳統(tǒng)上,EMC一直被視為「黑色魔術(shù)(black magic)」。其實(shí),EMC是可以藉由數(shù)學(xué)公式來理解的。不過,縱使有數(shù)學(xué)分析方法可以利用,但那些數(shù)學(xué)方程式對實(shí)際的EMC電路設(shè)計而言,仍然太過復(fù)雜了。幸運(yùn)的是,在大多數(shù)的實(shí)務(wù)工作中,工程師并不需要完全理解那些復(fù)雜的數(shù)學(xué)公式和存在于EMC規(guī)范中的學(xué)理依據(jù),只要藉由簡單的數(shù)學(xué)模型,就能夠明白要如何達(dá)到EMC的要求。本文藉由簡單的數(shù)學(xué)公式和電磁理論,來說明在印刷電路板(PCB)上被動組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設(shè)計的電子產(chǎn)品通過EMC標(biāo)準(zhǔn)時,事先所必須具備的基本知識。導(dǎo)線和PCB走線導(dǎo)線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經(jīng)常成為射頻能量的最佳發(fā)射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導(dǎo)線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會影響導(dǎo)線的阻抗大小,而且對頻率很敏感。依據(jù)LC 的值(決定自共振頻率)和PCB走線的長度,在某組件和PCB走線之間,可以產(chǎn)生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時,導(dǎo)線大致上只具有電阻的特性。但在高頻時,導(dǎo)線就具有電感的特性。因?yàn)樽兂筛哳l后,會造成阻抗大小的變化,進(jìn)而改變導(dǎo)線或PCB 走線與接地之間的EMC 設(shè)計,這時必需使用接地面(ground plane)和接地網(wǎng)格(ground grid)。導(dǎo)線和PCB 走線的最主要差別只在于,導(dǎo)線是圓形的,走線是長方形的。導(dǎo)線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時,此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時,感抗大于電阻,此時導(dǎo)線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導(dǎo)線或走線應(yīng)該視為電感,不能再看成電阻,而且可以是射頻天線。
上傳時間: 2013-11-16
上傳用戶:極客
上圖為protel99se setup安裝圖片。此版本為protel99se軟件,里面包含有漢化工具,可以直接進(jìn)行漢化。內(nèi)含注冊信息。并可以免費(fèi)下載。 使用序列號:SerialNo:NG9A-JVDN-Z4SK-CTTP
上傳時間: 2013-11-11
上傳用戶:tianming222
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時,測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時間: 2013-11-17
上傳用戶:cjf0304
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-10-29
上傳用戶:1234xhb
J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。
上傳時間: 2013-10-31
上傳用戶:1966640071
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1