一種帶輔助變壓器的Flyback變換器ZVS軟開關實現方案
標簽: Flyback ZVS 輔助 變壓器
上傳時間: 2013-04-15
上傳用戶:eeworm
設計高性能65W雙路輸出四分之一磚型模塊電源的技術介紹
標簽: 65W 性能 雙路輸出 分
上傳時間: 2013-06-16
專輯類-開關電源相關專輯-119冊-749M 一種帶輔助變壓器的Flyback變換器ZVS軟開關實現方案.pdf
標簽: Flyback ZVS 輔助
上傳時間: 2013-06-08
上傳用戶:zhengjian
專輯類-開關電源相關專輯-119冊-749M 設計高性能65W雙路輸出四分之一磚型模塊電源的技術介紹.pdf
標簽: 65W 性能 雙路輸出
上傳時間: 2013-07-22
上傳用戶:啦啦啦啦啦啦啦
·詳細說明:AAC(一種音質趕超MP3的音頻編碼)語音編解碼,包括通信傳輸功能,使用微軟MFC編程.環境為VC++.文件列表: Voice_net_aac .............\Debug .............\.....\StdAfx.obj .............\.....\StdAfx.sbr ......
標簽: AAC MP3 音頻編碼 語音編解碼
上傳時間: 2013-06-14
上傳用戶:youth25
ecom串口助手是一款帶CRC計算的串口(RS232)調試軟件。由我愛IC導航網工作室開發(http://www.52ic.net/)。ecom串口助手支持常用的110 ~ 921600bps波特率,能設置校驗、數據位和停止位,能以ASCII碼或十六進制接收或發送任何數據或字符(包括中文),能發送任意大小的文本文件,可以任意設定自動發送周期,并能將接收數據保存成文本文件。帶有文件或數據串的ModebusCRC16校驗、CRC16校驗、累加和校驗、異或校驗,ModebusLRC計算工具,是工程師調試單片機串口的好助手工具。 2、軟件特點 1、 支持Windows 9x / 2000 / XP / 2003 / Vista / Win7系統; 2、 綠色軟件,不需安裝。運行解壓軟件,將壓縮包解壓到指定目錄即可。卸載時只需將程序目錄刪除; 3、 支持常用的110 ~ 921600bps波特率; 4、 端口范圍是COM1-COM255,支持擴展端口(USB轉RS232); 5、 能設置校驗、數據位和停止位; 6、 能以字符或十六進制收發數據,支持中文字符的收發; 7、 支持文件數據的發送; 8、 數據發送區允許設置發送周期,自動發送數據; 9、 支持鍵盤輸入,將鍵盤數據發送到串口; 10、 支持定時保存接收窗口數據,便于查看長時間調試記錄信息; 11、 有效的檢測通訊錯誤,避免軟件死機(如USB轉串口設備拔出檢測); 12、 數據接收窗口及文件發送均采用多線程設計。 13、 帶有文件和數據幀ModebusCRC16校驗、CRC16校驗、累加和校驗、異或校驗,ModebusLRC計算工具。發送的數據幀可選添加計算結果,將校驗結果連同數據幀一同打包發送出去。 V2.00版本增加功能 1、添加Xmodem功能(128個字節發送,只支持CRC校驗)。 2、增加Xmodem-1k功能(1024個字節發送,只支持CRC校驗)。 3、支持命令啟動Xmodem-1k功能(可以做自動傳輸文件功能)。 V2.20版本增加功能 1、添加自定義數據幀頭,數據幀尾功能。 2、添加數據幀ModebusCRC16校驗、CRC16校驗、累加和校驗、異或校驗,ModebusLRC等校驗協議。 3、添加數據包鏡像回發功能。 4、添加接收對話框字體修改按鈕。 5、添加轉義符號選擇。 6、支持命令串文件發送(具體見命令串文件模板使用說明)。 7、添加窗口總是浮在最前面按鈕,添加命令串隱藏顯示按鈕。 V2.40版本增加功能 1、增加110、300、600波特率。 2、修正接收窗體字體設置按鈕功能,增加接收窗體背景色設置按鈕。 V2.60版本增加功能 1、增加“校驗結果”按鈕,實現文件或者數據幀的ModebusCRC16校驗、CRC16校驗、累加和校驗、異或校驗,ModebusLRC的計算結果顯示。
標簽: CRC 計算 串口調試 軟件
上傳時間: 2013-06-06
上傳用戶:axxsa
基于FPGA流水線CPU控制器的設計與實現:在FPGA上設計并實現了一種具有MIPS風格的CPU硬布線控制器。
標簽: FPGA CPU MIPS 控制器
上傳時間: 2013-08-06
上傳用戶:qw12
FFT算法的一種基于FPGA器件的實現,供FPGA—DSP方向人員參考
標簽: FPGA FFT 算法 器件
上傳時間: 2013-08-15
上傳用戶:sardinescn
一種基于FPGA 實現的全并行結構FFT 設計方法,采用全并行加流水結構, 可在一個時鐘節拍內完成32 點FFT 運算的功能, 設計最高運算速度可達11ns
標簽: FPGA FFT 并行 設計方法
上傳時間: 2013-08-16
上傳用戶:467368609
針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入\r\n
標簽: FPGA 嵌入式系統 以太網控制器 底層
上傳時間: 2013-08-18
上傳用戶:青春給了作業95
蟲蟲下載站版權所有 京ICP備2021023401號-1