亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

設(shè)計方法

  • 圖書-電子技術學習方法和分析思路輕松入門.rar

    圖書-電子技術學習方法和分析思路輕松入門,很不錯的一本書,對電路分析很有用的。

    標簽: 圖書 電子技術

    上傳時間: 2013-05-16

    上傳用戶:lixinxiang

  • 基于面向對象的嵌入式系統軟件開發方法研究及其應用.rar

    十多年來,隨著信息技術、電子技術和通訊技術的發展,嵌入式系統已經獲得了空前的應用和發展。隨著嵌入式應用系統功能復雜度的提高、對軟件產品的非功能約束的特別關注以及由于市場的激烈競爭導致嵌入式軟件推出周期的縮短,都使得嵌入式軟件開發人員面臨著嚴峻的危機和挑戰。傳統的結構化開發方法已經顯得力不從心,于是嵌入式軟件開發人員在軟件開發中引入了目前較為流行的“面向對象方法(OO)”,.但是目前對該方法的應用還只是停留在傳統的以編程為中心的嵌入式軟件開發方法上,不能很好地保證軟件復用和代碼的重用,因此難以滿足市場對嵌入式軟件開發效率和開發質量的要求。 本課題的研究內容是應用面向對象方法的框架技術,對嵌入式系統領域的專有結構組件進行封裝,創新性地提出了面向嵌入式系統領域的通用實時框架ARTIC(Abstract real-time contrO1)。ARTIC框架除了具有框架的共有優點一最大限度實現軟件重用外,最突出的是具備以下兩個特點: 1、功能和非功能的分離 在應用面向對象的技術時,傳統的嵌入式軟件開發方法關注的重點是軟件結構和功能分解,、忽略了嵌入式環境下特殊的非功能性要求。為了在實現系統功能需求的同時,保證軟件系統的非功能性需求的實現,ARTIC框架引入了面向方面的思想,、把系統的非功能性需求從功能模塊中分離出來,為它們單獨設計組件。開發人員在應用該框架進行嵌入式軟件設計時,只需要關注功能需求的實現,對于實時性、調度等非功能需求的實現可以通過調用ARTIC提供的時間管理模型和任務調度模型直接實現。 2、基于狀態機的主動對象設計模式 根據嵌入式系統通常由多個控制線程組成的特點,應用基于狀態機的主動對象設計模式,把嵌入式軟件系統構建成多個主動對象的緝合。相對于傳統的面向對象方法,本文提出的主動對象的最大特點在于:它提供對事件隊列、控制線程和表示主動對象動態行為狀態機等的封裝,并且該模式可以直接支持嵌入式系統的并行性。 ARTIC框架的應用能夠幫助嵌入式軟件的開發人員快速地開發出高質量的嵌入式軟件,除此之外,因為它包含了一個微小的實時操作系統(RTOS) 報包裝,在某些場合可以作為一個簡易的RTOS使用。為了驗證ARTIC的性能,本文將該框架應用于硬幣搬送實時控制系統的開發設計,從該系統的應用中充分體現了ARTIC框架的優點。

    標簽: 面向對象的 嵌入式系統 軟件開發

    上傳時間: 2013-06-21

    上傳用戶:cxl274287265

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • Linux內核在S3C2440上移植的方法.rar

    Linux內核在S3C2440上移植的方法

    標簽: S3C2440 Linux 內核

    上傳時間: 2013-07-12

    上傳用戶:WANGLIANPO

  • FIR數字濾波器的FPGA最佳實現方法研究.rar

    在圖像處理、數據傳輸、雷達接收等現代信號處理領域,對信號處理的穩定性、實時性和靈活性都有很高的要求。FIR數字濾波器因其線性相位特性滿足了現代信號處理領域對濾波器的高性能要求,成為應用最廣泛的數字濾波器之一。高密度的FPGA兼顧實時性和靈活性,為FIR數字濾波器的實現提供了強大的硬件支持。 現今FIR數字濾波器的FPGA實現方法中最常用的是基于DA的實現方法和基于CSD編碼的實現方法,本文對這兩種實現方法進行了深入的探討,并進行了一定的改進。本論文所做的主要工作和創新如下: 1、對FIR數字濾波器的硬件實現方法進行了理論研究,其中著重對并行FIR數字濾波器的實現方法進行了深入探討并提出了一個改進的實現方法:基于CSD-DA的改進實現方法。這個實現方法在一定情況下比單純的基于CSD編碼的實現方法和基于DA的實現方法都要節約芯片面積。 2、經過電路建模和數學推導提出了“CSD-DA擇優比較法”。該比較法可以從基于CSD編碼的實現方法、基于DA的實現方法以及基于CSD-DA的改進實現方法中較精確的選擇出最佳實現方法。 3、用Cyclone EPEC6Q240C8芯片和音頻編解碼芯片TLV320AIC23B實現了一個可以濾除音頻信號中高頻噪聲的音頻FIR數字低通濾波器。

    標簽: FPGA FIR 數字濾波器

    上傳時間: 2013-06-07

    上傳用戶:zhangyi99104144

  • 基于FPGA的數字圖像實時消像旋的方法研究.rar

    本研究針對目標識別等系統中由于載機轉動而使目標圖像發生旋轉,給測量及人眼觀察帶來的影響,因此需要對目標圖像進行實時的反旋轉處理,對目前出現的消像旋技術進行分析和比較,選擇從電子學消旋方法出發,研究圖像消像旋的方法,并給出了基于FPGA的實時消像旋系統的完整結構和相應的算法設計。 本文在對電子圖像消旋原理的深入分析的基礎上,設計并利用Visual C++6.0軟件仿真實現了一種優化的快速旋轉算法,再利用后插值處理保證了圖像的質量;構建了以ACEX EP1K100為核心的數字圖像實時消像旋系統,利用VHDL硬件描述語言實現了整個消像旋算法的FPGA設計。該系統利用高速相機和Camera Link接口傳輸圖像,提高了系統的運行速度。利用QuartusII和Matlab軟件對整個算法設計進行混合仿真實驗。實驗結果表明,該系統能夠成功地對采集到的灰度圖像進行消像旋處理,旋轉后的圖像清晰穩定,像素誤差小于一個像素,而且對于視頻信號只有一幀的延時不到20ms,達到系統參數要求。

    標簽: FPGA 數字圖像 方法研究

    上傳時間: 2013-07-04

    上傳用戶:MATAIYES

  • 10種經典的軟件濾波方法.rar

    介紹了10種經典的軟件濾波方法的優缺點和應用方法

    標簽: 軟件 濾波方法

    上傳時間: 2013-04-24

    上傳用戶:saharawalker

  • 抑制電子電路噪聲的方法.rar

    抑制電子電路噪聲的方法,希望對大家有用,看看吧

    標簽: 電子 電路噪聲

    上傳時間: 2013-06-17

    上傳用戶:gdgzhym

  • 基于FPGA的精確時鐘同步方法研究.rar

    在工業控制領域,多種現場總線標準共存的局面從客觀上促進了工業以太網技術的迅速發展,國際上已經出現了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多種工業以太網協議。將傳統的商用以太網應用于工業控制系統的現場設備層的最大障礙是以太網的非實時性,而實現現場設備間的高精度時鐘同步是保證以太網高實時性的前提和基礎。 IEEE 1588定義了一個能夠在測量和控制系統中實現高精度時鐘同步的協議——精確時間協議(Precision Time Protocol)。PTP協議集成了網絡通訊、局部計算和分布式對象等多項技術,適用于所有通過支持多播的局域網進行通訊的分布式系統,特別適合于以太網,但不局限于以太網。PTP協議能夠使異質系統中各類不同精確度、分辨率和穩定性的時鐘同步起來,占用最少的網絡和局部計算資源,在最好情況下能達到系統級的亞微級的同步精度。 基于PC機軟件的時鐘同步方法,如NTP協議,由于其實現機理的限制,其同步精度最好只能達到毫秒級;基于嵌入式軟件的時鐘同步方法,將時鐘同步模塊放在操作系統的驅動層,其同步精度能夠達到微秒級。現場設備間微秒級的同步精度雖然已經能滿足大多數工業控制系統對設備時鐘同步的要求,但是對于運動控制等需求高精度定時的系統來說,這仍然不夠。基于嵌入式軟件的時鐘同步方法受限于操作系統中斷響應延遲時間不一致、晶振頻率漂移等因素,很難達到亞微秒級的同步精度。 本文設計并實現了一種基于FPGA的時鐘同步方法,以IEEE 1588作為時鐘同步協議,以Ethernet作為底層通訊網絡,以嵌入式軟件形式實現TCP/IP通訊,以數字電路形式實現時鐘同步模塊。這種方法充分利用了FPGA的特點,通過準確捕獲報文時間戳和動態補償晶振頻率漂移等手段,相對于嵌入式軟件時鐘同步方法實現了更高精度的時鐘同步,并通過實驗驗證了在以集線器互連的10Mbps以太網上能夠達到亞微秒級的同步精度。

    標簽: FPGA 時鐘同步 方法研究

    上傳時間: 2013-08-04

    上傳用戶:hn891122

  • 單片機產生準確頻率正弦波的新方法.rar

    單片機產生正弦波,簡紹了單片機產生高精度正弦波的方法

    標簽: 單片機 頻率 正弦波

    上傳時間: 2013-04-24

    上傳用戶:a296386173

主站蜘蛛池模板: 河源市| 马尔康县| 沽源县| 新巴尔虎右旗| 商水县| 汝城县| 措勤县| 云南省| 瑞昌市| 临西县| 红原县| 金华市| 蒙阴县| 壤塘县| 苏尼特左旗| 汝阳县| 沁源县| 嵊泗县| 苗栗市| 岳池县| 南皮县| 临桂县| 商洛市| 娱乐| 阜城县| 黄梅县| 新密市| 行唐县| 塘沽区| 诸暨市| 运城市| 延边| 垦利县| 哈尔滨市| 南漳县| 敦煌市| 车险| 阳泉市| 乌拉特前旗| 浮梁县| 来凤县|