亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

評(píng)估板

  • PCB板的線寬、覆銅厚度與通過的電流對應(yīng)的關(guān)系

    PCB板的線寬、覆銅厚度與通過的電流對應(yīng)的關(guān)系 寬度(mm) 電流(A) 寬度(mm) 電流(A) 寬度(mm) 電流(A)0.15 0.2 0.15 0.5 0.15

    標(biāo)簽: PCB 覆銅 電流

    上傳時間: 2013-06-28

    上傳用戶:gzming

  • 板級光互連協(xié)議研究與FPGA實現(xiàn)

    隨著集成電路頻率的提高和多核時代的到來,傳統(tǒng)的高速電互連技術(shù)面臨著越來越嚴重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優(yōu)勢,成為未來電互連的理想替代者,也成為科學(xué)研究的熱點問題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級、芯片級的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來設(shè)計,鏈路層功能包括了協(xié)議原語設(shè)計,數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計,流量控制機制設(shè)計,協(xié)議通道初始化設(shè)計,錯誤檢測機制設(shè)計和空閑字符產(chǎn)生、時鐘補償方式設(shè)計;物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)技術(shù)實現(xiàn)了定制協(xié)議的單通道模式。重點是數(shù)據(jù)鏈路層的實現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識產(chǎn)權(quán))——RocketIO來實現(xiàn)。實現(xiàn)的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發(fā)環(huán)境)開發(fā)流程,使用的設(shè)計工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對實現(xiàn)的協(xié)議進行了軟件仿真和上扳測試,訪真和測試結(jié)果表明,實現(xiàn)的單通道模式,支持的最高串行頻率達到3.5GHz,完全滿足了光互連驗證系統(tǒng)初期的要求,同時由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對物理層IP的定制是成功的。

    標(biāo)簽: FPGA 板級 光互連 協(xié)議研究

    上傳時間: 2013-06-28

    上傳用戶:guh000

  • 高速PCB板的電源布線設(shè)計

    高速PCB板的電源布線設(shè)計:本文分析討論了高速PCB板上由于高頻信號干擾和走線寬度的減小而產(chǎn)生的電源噪聲和壓降,并提出了高速PCB的電源模型,采用電源總線網(wǎng)絡(luò)布線,選取合適的濾波電容。等問題。

    標(biāo)簽: PCB 電源 布線設(shè)計

    上傳時間: 2013-07-22

    上傳用戶:王者A

  • PCB板的線寬、覆銅厚度對應(yīng)的關(guān)系

    PCB板的線寬、覆銅厚度與通過的電流對應(yīng)的關(guān)系,可作為PCB設(shè)計時的參考資料。

    標(biāo)簽: PCB 覆銅

    上傳時間: 2013-06-16

    上傳用戶:liansi

  • msp430開發(fā)板電路圖

    msp430 開發(fā)板電路圖參考個人覺得還可以額

    標(biāo)簽: msp 430 開發(fā)板 電路圖

    上傳時間: 2013-04-24

    上傳用戶:wkchong

  • Mega128 Epm240開發(fā)板

    Mega128+Epm240(或570)開發(fā)板,原理圖+PCB公開

    標(biāo)簽: Mega 128 Epm 240

    上傳時間: 2013-07-18

    上傳用戶:ljthhhhhh123

  • Protel99四層板入門與提高

    Protel99四層板入門與提高,高手不必看了。

    標(biāo)簽: Protel 99 四層板

    上傳時間: 2013-04-24

    上傳用戶:葉山豪

  • 實驗開發(fā)評估板設(shè)計與實現(xiàn)

    信號與信息處理是信息科學(xué)中近幾年來發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿。基于FPGA的設(shè)計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實驗開發(fā)板的設(shè)計與實現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設(shè)計及功能時序仿真。作者最后進行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機端另行設(shè)計通信軟件,其兼容性較現(xiàn)有設(shè)計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產(chǎn)權(quán)嚴格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時也加大了自行對其進行開發(fā)設(shè)計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設(shè)計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標(biāo)簽: 實驗 評估板

    上傳時間: 2013-06-07

    上傳用戶:2525775

  • DSP開發(fā)板全套原理圖.rar

    DSP開發(fā)板全套原理圖.rar TI的C6201EVM的原理圖 開發(fā)板是基于TMS320F2812的學(xué)習(xí)開發(fā)平臺

    標(biāo)簽: DSP 開發(fā)板 原理圖

    上傳時間: 2013-07-28

    上傳用戶:athjac

  • EP3C25開發(fā)板原理圖

    ALTERA公司開發(fā)板EP3C25的原理圖,

    標(biāo)簽: C25 EP3 EP 3C

    上傳時間: 2013-04-24

    上傳用戶:pinksun9

主站蜘蛛池模板: 沙洋县| 邵武市| 沁源县| 敦化市| 扶绥县| 北碚区| 应城市| 乐至县| 民权县| 荆州市| 陕西省| 长沙县| 雅安市| 平江县| 石门县| 陈巴尔虎旗| 仁化县| 卓资县| 惠州市| 柏乡县| 常德市| 叶城县| 孟村| 禹州市| 大竹县| 南开区| 潮安县| 武宣县| 台前县| 黄山市| 惠州市| 鄂尔多斯市| 禄劝| 云龙县| 台北县| 马关县| 无锡市| 龙门县| 白河县| 苍溪县| 威宁|