該文檔為C語言教程-C 語 言 基 礎總結文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
標簽: C語言
上傳時間: 2022-08-09
上傳用戶:
開關電源專業英語.doc 32KB2020-03-12 11:28 反激式開關電源設計、制作、調試_2014年版..pdf 39.4M2020-03-12 11:28 《精通開關電源設計》_2008年版.pdf 39.7M2020-03-12 11:28 《新型開關電源優化設計與實例詳解》_2006版.pdf 192.1M2020-03-12 11:28 《開關電源設計指南》_2004年版.pdf 9.6M2020-03-12 11:28 《開關電源設計與優化》_2006年版.pdf 28.9M2020-03-12 11:28 《開關電源設計》第2版_2005年版.pdf 31.5M2020-03-12 11:28 《開關電源的原理與設計》_2001年版.pdf 17.9M2020-03-12 11:28 《開關電源故障診斷與排除》_2011年版.pdf 40.8M2020-03-12 11:28 《開關電源手冊》第2版_2006年.pdf 42M2020-03-12 11:28 《交換式電源供給器之理論與實務設計》.pdf
上傳時間: 2013-06-26
上傳用戶:eeworm
電子元器件抗ESD技術講義:引 言 4 第1 章 電子元器件抗ESD損傷的基礎知識 5 1.1 靜電和靜電放電的定義和特點 5 1.2 對靜電認識的發展歷史 6 1.3 靜電的產生 6 1.3.1 摩擦產生靜電 7 1.3.2 感應產生靜電 8 1.3.3 靜電荷 8 1.3.4 靜電勢 8 1.3.5 影響靜電產生和大小的因素 9 1.4 靜電的來源 10 1.4.1 人體靜電 10 1.4.2 儀器和設備的靜電 11 1.4.3 器件本身的靜電 11 1.4.4 其它靜電來源 12 1.5 靜電放電的三種模式 12 1.5.1 帶電人體的放電模式(HBM) 12 1.5.2 帶電機器的放電模式(MM) 13 1.5.3 充電器件的放電模型 13 1.6 靜電放電失效 15 1.6.1 失效模式 15 1.6.2 失效機理 15 第2章 制造過程的防靜電損傷技術 2.1 靜電防護的作用和意義 2.1.1 多數電子元器件是靜電敏感器件 2.1.2 靜電對電子行業造成的損失很大 2.1.3 國內外企業的狀況 2.2 靜電對電子產品的損害 2.2.1 靜電損害的形式 2.2.2 靜電損害的特點 2.2.3 可能產生靜電損害的制造過程 2.3 靜電防護的目的和總的原則 2.3.1 目的和原則 2.3.2 基本思路和技術途徑 2.4 靜電防護材料 2.4.1 與靜電防護材料有關的基本概念 2.4.2 靜電防護材料的主要參數 2.5 靜電防護器材 2.5.1 防靜電材料的制品 2.5.2 靜電消除器(消電器、電中和器或離子平衡器) 2.6 靜電防護的具體措施 2.6.1 建立靜電安全工作區 2.6.2 包裝、運送和存儲工程的防靜電措施 2.6.3 靜電檢測 2.6.4 靜電防護的管理工作 第3章 抗靜電檢測及分析技術 3.1 抗靜電檢測的作用和意義 3.2 靜電放電的標準波形 3.3 抗ESD檢測標準 3.3.1 電子元器件靜電放電靈敏度(ESDS)檢測及分類的常用標準 3.3.2 標準試驗方法的主要內容(以MIL-STD-883E 方法3015.7為例) 3.4 實際ESD檢測的結果統計及分析 3.4.1 試驗條件 3.4.2 ESD評價試驗結果分析 3.5 關于ESD檢測中經常遇到的一些問題 3.6 ESD損傷的失效定位分析技術 3.6.1 端口I-V特性檢測 3.6.2 光學顯微觀察 3.6.3 掃描電鏡分析 3.6.4 液晶分析 3.6.5 光輻射顯微分析技術 3.6.6 分層剝離技術 3.6.7 小結 3.7 ESD和EOS的判別方法討論 3.7.1 概念 3.7.2 ESD和EOS對器件損傷的分析判別方法 第4 章 電子元器件抗ESD設計技術 4.1 元器件抗ESD設計基礎 4.1.1抗ESD過電流熱失效設計基礎 4.1.2抗場感應ESD失效設計基礎 4.2元器件基本抗ESD保護電路 4.2.1基本抗靜電保護電路 4.2.2對抗靜電保護電路的基本要求 4.2.3 混合電路抗靜電保護電路的考慮 4.2.4防靜電保護元器件 4.3 CMOS電路ESD失效模式和機理 4.4 CMOS電路ESD可靠性設計策略 4.4.1 設計保護電路轉移ESD大電流。 4.4.2 使輸入/輸出晶體管自身的ESD閾值達到最大。 4.5 CMOS電路基本ESD保護電路的設計 4.5.1 基本ESD保護電路單元 4.5.2 CMOS電路基本ESD保護電路 4.5.3 ESD設計的輔助工具-TLP測試 4.5.4 CMOS電路ESD保護設計方法 4.5.5 CMOS電路ESD保護電路示例 4.6 工藝控制和管理
上傳時間: 2013-07-13
上傳用戶:2404
臺灣成功大學的關于無人機自動駕駛控制的論文集(1) 這包共4篇,分別為: 無人飛機速度控制器設計與實現 無人飛行船自主性控制設計與實現 無人飛行載具導引飛控整合自動駕駛儀參數選取之研究 無人飛行載具導引飛控之軟體與硬體模擬
標簽: lunwen
上傳時間: 2013-08-03
上傳用戶:luominghua
目 錄 前 言 ..........................................................................................2 1 嵌入式開發平臺......................................................................4 1.1 ARM 的開發平臺:.........................................................4 1.2 器件選型.........................................................................7 2 工具選擇...............................................................................11 3 編譯和連接............................................................................13 3.1 RVCT 的優化級別與優化方向.......................................16 3.2 Multifile compilation ......................................................21 3.3 調試...............................................................................22 4 操作系統...............................................................................23 4.1 哪里可以得到 os 軟件包 (Open Source and Linux Kernel) ................................................................................25 4.2 安裝鏡像.......................................................................26 4.3 交叉編譯.......................................................................26 總結..........................................................................................27
上傳時間: 2013-04-24
上傳用戶:trepb001
EMI / EMC 設計(一)被動元件的隱藏特性解析 傳統上,EMC 一直被視為「黑色魔術(black magic)」。其實,EMC 是可以藉由數學公式來 理解的。不過,縱使有數學分析方法可以利用,但那些數學方程式對實際的EMC 電路設計而 言,仍然太過復雜了。幸運的是,在大多數的實務工作中,工程師并不需要完全理解那些復 雜的數學公式和存在于EMC 規范中的學理依據,只要藉由簡單的數學模型,就能夠明白要如 何達到EMC 的要求。
標簽: EMC
上傳時間: 2013-06-30
上傳用戶:ndyyliu
免費啊,大家下吧 下完了兄弟們評個分,留個言,交個朋友! linux c 函數大全,介紹linux 下C 語言的函數,對LINUX C開發人員很有用哦,我以前發布過 unix C。
上傳時間: 2013-06-17
上傳用戶:vvbvvb123
凌力爾特公司的 LT®5575 直接轉換解調器實現了超卓線性度和噪聲性能的完美結合。
上傳時間: 2013-11-10
上傳用戶:mikesering
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-12-20
上傳用戶:康郎