亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

變化器

  • 有線數(shù)字電視廣播系統(tǒng)信道編碼

    隨著數(shù)字電視全國范圍丌播時(shí)間表的臨近,數(shù)字電視技術(shù)得到很大發(fā)展,數(shù)字電視信號(hào)在信源基帶數(shù)據(jù)和信道傳輸?shù)确矫嬉呀?jīng)進(jìn)一步標(biāo)準(zhǔn)化,數(shù)字電視傳播途徑也越來越廣,在衛(wèi)星、地面及有線電視網(wǎng)中傳輸數(shù)字電視信號(hào)得到迅速發(fā)展。借著2008年奧運(yùn)的東風(fēng),數(shù)字電視領(lǐng)域的應(yīng)用研究方興未艾。 本課題目的是完成有線數(shù)字電視廣播系統(tǒng)的重要設(shè)備--調(diào)制器的設(shè)計(jì)和實(shí)現(xiàn),核心器件選用FPGA芯片。系統(tǒng)硬件實(shí)現(xiàn)以國家標(biāo)準(zhǔn)GY/T 170-2001(有線數(shù)字電視廣播信道編碼與調(diào)制規(guī)范)為主要依據(jù),以Xilinx公司的Virtex系列(Virtex 4,Virtex 5)芯片及相關(guān)開發(fā)板(ML402、ML506)為平臺(tái),主要任務(wù)是基于相關(guān)標(biāo)準(zhǔn)對其實(shí)用技術(shù)進(jìn)行研究和開發(fā)。完成了信道編碼和調(diào)制的模塊劃分、Verilog HLD程序的編寫(或IP核的調(diào)用)和仿真以及在板調(diào)試和聯(lián)調(diào)等工作,設(shè)計(jì)目的是在提高整個(gè)系統(tǒng)集成度的前提下實(shí)現(xiàn)多頻點(diǎn)調(diào)制。 本文在研究現(xiàn)有數(shù)字電視網(wǎng)絡(luò)技術(shù)和相關(guān)產(chǎn)品的基礎(chǔ)上,以國標(biāo)GY/T170-2001為主要依據(jù)并參閱了其他的相關(guān)標(biāo)準(zhǔn),提出了多頻點(diǎn)QAM調(diào)制器的實(shí)現(xiàn)方案。整個(gè)工作包括:模塊劃分,完成了基帶物理接口(輸入)、包頭反轉(zhuǎn)與隨機(jī)化、RS編碼、卷積交織、碼流變換、差分編碼、星座映射、基帶成型(包括Nyquist濾波器、半帶濾波器、CIC濾波器的設(shè)計(jì)或模塊調(diào)用)、高端DAC的配置(輸出)等模塊的Verilog HLD程序的編寫(或者IP核調(diào)用)和仿真等工作;成功進(jìn)行了開發(fā)板板級(jí)調(diào)試,調(diào)試的過程中充分利用Xilinx公司的開發(fā)板和調(diào)試軟件ChipScope,成功設(shè)計(jì)了驗(yàn)證方案并進(jìn)行了模塊驗(yàn)證;最后進(jìn)行了各模塊聯(lián)調(diào)工作,設(shè)計(jì)了系統(tǒng)驗(yàn)證方案并成功完成對整個(gè)系統(tǒng)的驗(yàn)證工作。 經(jīng)測試表明,該系統(tǒng)主要性能達(dá)到國家相關(guān)標(biāo)準(zhǔn)GY/T 198-2003(有線數(shù)字電視廣播QAM調(diào)制器技術(shù)要求和測量方法)規(guī)定的技術(shù)指標(biāo),可以進(jìn)入樣機(jī)試生產(chǎn)環(huán)節(jié)。

    標(biāo)簽: 有線數(shù)字電視 廣播系統(tǒng) 信道編碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:jiangfire

  • Multisim11.0加破解及漢化補(bǔ)丁

    Multisim11.0加破解及漢化補(bǔ)丁

    標(biāo)簽: Multisim 11.0 破解 漢化

    上傳時(shí)間: 2013-04-24

    上傳用戶:franktu

  • FPGA測試方法研究

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強(qiáng)大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時(shí)也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計(jì),通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進(jìn)行配置編程,使得開關(guān)盒布線資源測試時(shí)間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會(huì)造成任何影響,這種方案采用了小規(guī)模電路進(jìn)行了驗(yàn)證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進(jìn)行了嚴(yán)格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個(gè)LC的測試配置,再結(jié)合SLICE內(nèi)部兩個(gè)LC的連接關(guān)系得到一個(gè)SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時(shí)測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達(dá)100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。

    標(biāo)簽: FPGA 測試 方法研究

    上傳時(shí)間: 2013-06-29

    上傳用戶:Thuan

  • 基于FPGA技術(shù)的數(shù)控插補(bǔ)器算法

    本課題涉及先進(jìn)的FPGA技術(shù)引入到數(shù)控插補(bǔ)時(shí)某些算法的改進(jìn),主要目的是更好的利用FPGA具有系統(tǒng)芯片化、高可靠性、開發(fā)設(shè)計(jì)周期短等特點(diǎn),及具有系統(tǒng)內(nèi)可再編程的性能,來解決目前軟件插補(bǔ)速度慢而硬件插補(bǔ)設(shè)計(jì)復(fù)雜、調(diào)整和修...

    標(biāo)簽: FPGA 數(shù)控 算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:gjzeus

  • C語言模塊化編程實(shí)例

    詳細(xì)描述了4個(gè)模塊化編程的實(shí)例,包括LED閃爍、led漸亮漸暗、電子時(shí)鐘。是從入門級(jí)到高級(jí)編程的一個(gè)很好實(shí)例示范

    標(biāo)簽: C語言 模塊化 編程實(shí)例

    上傳時(shí)間: 2013-05-28

    上傳用戶:yd19890720

  • C8051編程器資料

    c8051編程器資料,u-ec2,u-ec5,u-pdc 資料

    標(biāo)簽: C8051 編程器

    上傳時(shí)間: 2013-05-31

    上傳用戶:1134473521

  • 卷積Turbo碼編譯碼器FPGA實(shí)現(xiàn)

    卷積Turbo碼因其優(yōu)異的糾錯(cuò)性能越來越受人門的關(guān)注,而編碼器和譯碼器是編碼理論實(shí)際應(yīng)用的重點(diǎn)和難點(diǎn)。論文根據(jù)IEEE802.16e標(biāo)準(zhǔn),以低時(shí)延、高吞吐量、支持高時(shí)鐘頻率、參數(shù)可配置為目標(biāo),對卷積Turbo碼編碼器和譯碼器的FPG...

    標(biāo)簽: Turbo FPGA 卷積 編譯碼器

    上傳時(shí)間: 2013-05-19

    上傳用戶:cuibaigao

  • 寬帶數(shù)字信道化偵察接收機(jī)

    數(shù)字信道化接收機(jī)具有監(jiān)視頻段寬、靈敏度高、動(dòng)態(tài)范圍大和能夠處理多個(gè)同時(shí)到達(dá)信號(hào)等優(yōu)點(diǎn),是當(dāng)今雷達(dá)偵察接收機(jī)的主要研究方向。在數(shù)字信道化偵察接收系統(tǒng)中,從輸出中頻信號(hào)到變換至基帶信號(hào)的信號(hào)預(yù)處理部分主要有兩...

    標(biāo)簽: 寬帶 偵察接收機(jī) 數(shù)字信道化

    上傳時(shí)間: 2013-06-16

    上傳用戶:碉堡1234

  • 555定時(shí)器電路設(shè)計(jì)軟件

    555定時(shí)器電路設(shè)計(jì)軟件,有很多555電路參數(shù)的計(jì)算

    標(biāo)簽: 555 定時(shí)器電路 設(shè)計(jì)軟件

    上傳時(shí)間: 2013-04-24

    上傳用戶:戀天使569

  • 基于vhdl的移位寄存器設(shè)計(jì)

    16位帶有并行預(yù)置功能的右移移位寄存器,CLK1是時(shí)鐘信號(hào), LOAD是并行數(shù)據(jù)使能信號(hào),QB是串行輸出端口

    標(biāo)簽: vhdl 移位寄存器

    上傳時(shí)間: 2013-04-24

    上傳用戶:diamondsGQ

主站蜘蛛池模板: 清水河县| 晋州市| 安徽省| 大同县| 禹城市| 金溪县| 辉县市| 靖州| 永福县| 新竹县| 靖西县| 湘乡市| 鹤庆县| 安塞县| 达孜县| 化德县| 句容市| 峨边| 铅山县| 丰都县| 罗田县| 常州市| 奈曼旗| 双辽市| 江门市| 伽师县| 奉贤区| 民权县| 东光县| 涟水县| 丰都县| 德江县| 齐齐哈尔市| 临汾市| 普宁市| 宜良县| 苍溪县| 德昌县| 个旧市| 郁南县| 长寿区|