可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號處理器 (DSP)。 隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn): 1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺上集成 IP和軟件堆棧,從而降低成本。 2. 可重新編程能力——在一個(gè)公共開發(fā)平臺的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。 3. 性能調(diào)整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。 4. 過時(shí)保護(hù)——較長的 FPGA 產(chǎn)品生命周期,通過 FPGA 新系列的器件移植,延長工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會過時(shí)。 5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡化設(shè)計(jì)和軟件開發(fā)、IP集成以及調(diào)試。
標(biāo)簽: FPGA 工業(yè)應(yīng)用
上傳時(shí)間: 2014-12-28
上傳用戶:rnsfing
賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計(jì)指導(dǎo)
標(biāo)簽: spartan6 FPGA 賽靈思 資源
上傳時(shí)間: 2013-10-28
上傳用戶:hahayou
為了實(shí)現(xiàn)軟硬件協(xié)同設(shè)計(jì)和提高仿真速度的需求,采用SystemC語言的建模方法,通過對片上網(wǎng)絡(luò)體系結(jié)構(gòu)的研究,提出了一種片上網(wǎng)絡(luò)的建模方案,并對一個(gè)mesh結(jié)構(gòu)完成了SystemC的建模設(shè)計(jì)。該模型可在系統(tǒng)級和寄存器傳輸級上使用同一個(gè)測試平臺,且具有仿真速度快的特點(diǎn),達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: SystemC 片上網(wǎng)絡(luò) 建模
上傳時(shí)間: 2013-10-23
上傳用戶:ks201314
通過分析流水線結(jié)構(gòu)和單周期結(jié)構(gòu)的片上網(wǎng)絡(luò)路由器,提出了一種低延時(shí)片上網(wǎng)絡(luò)路由器的設(shè)計(jì),并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工藝進(jìn)行流片驗(yàn)證。芯片測試結(jié)果表明,該路由器可以在300 MHz時(shí)鐘頻率下工作,并且在相同負(fù)載下,與其他結(jié)構(gòu)的路由器相比較,其能夠在較低延時(shí)下完成數(shù)據(jù)包傳送功能。
標(biāo)簽: 低延時(shí) 片上網(wǎng)絡(luò) 路由器
上傳時(shí)間: 2014-12-28
上傳用戶:bakdesec
NE602單片頻率轉(zhuǎn)換器
標(biāo)簽: 602 NE 頻率轉(zhuǎn)換器
上傳時(shí)間: 2013-11-08
上傳用戶:wivai
片內(nèi)光通信技術(shù)綜述
上傳時(shí)間: 2013-11-19
上傳用戶:kr770906
介紹了限力矩離合器的結(jié)構(gòu)及其摩擦片所使用的油槽結(jié)構(gòu);根據(jù)熱力學(xué)理論,建立溫度場的數(shù)學(xué)模型;計(jì)算了限力矩離合器摩擦片的熱流密度和對流換熱系數(shù)以及熱流分配系數(shù);建立了考慮油槽結(jié)構(gòu)的摩擦片三維瞬態(tài)熱傳導(dǎo)模型。通過COMSOL對摩擦片進(jìn)行熱分析,模擬摩擦片在接合過程中不同時(shí)刻的瞬態(tài)溫度場,得出摩擦片溫度分布規(guī)律,為限矩離合器摩擦片的結(jié)構(gòu)設(shè)計(jì)提供了一定的理論依據(jù)。
上傳時(shí)間: 2013-11-22
上傳用戶:czl10052678
設(shè)計(jì)了一種片上系統(tǒng)(SoC)復(fù)位電路。該電路能對外部輸入信號進(jìn)行同步化處理以抑制亞穩(wěn)態(tài),采用多級D觸發(fā)器進(jìn)行濾波提升抗干擾能力,并且控制產(chǎn)生系統(tǒng)所需的復(fù)位時(shí)序以滿足軟硬件協(xié)同設(shè)計(jì)需求。同時(shí),完成了可測性設(shè)計(jì)(DFT)。基于Xilinx spartan-6 FPGA進(jìn)行了驗(yàn)證。結(jié)果表明該電路可以抑制90 ?滋s以下的外部干擾信號,并能正確產(chǎn)生系統(tǒng)所需的復(fù)位信號。
標(biāo)簽: 片上系統(tǒng) 復(fù)位電路
上傳時(shí)間: 2014-12-29
上傳用戶:guojin_0704
W5100是WlZnet公司推出的一款TCP/IP硬件協(xié)議棧的升級產(chǎn)品,是一種多功能的單片網(wǎng)絡(luò)接口芯片.它除了集成TCP/IP協(xié)議棧外,還集成以太網(wǎng)MAC層和物理層.介紹了W5100芯片的性能特點(diǎn)和內(nèi)部結(jié)構(gòu),分析了其軟硬件應(yīng)用設(shè)計(jì)方法.
標(biāo)簽: W5100 網(wǎng)絡(luò)接口 芯片
上傳時(shí)間: 2013-11-21
上傳用戶:lhc9102
單片射頻收發(fā)器nrf905由頻率合成器、接收解調(diào)器、功率放大器、晶體振蕩器和調(diào)制器等組成, 不需外加聲表濾波器.
標(biāo)簽: nrf 905 單片射頻 收發(fā)器
上傳時(shí)間: 2013-11-19
上傳用戶:ve3344
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1