·基于FPGA的m序列發生器實現
標簽: FPGA 序列 發生器
上傳時間: 2013-04-24
上傳用戶:gengxiaochao
基于VHDL波形信號發生器,含有quartus工程文件。可以直接運行。
標簽: VHDL 波形 信號發生器
上傳用戶:jeffery
用FPGA實現三電平PWM發生器的完整資料
標簽: FPGA PWM 三電平 發生器
上傳時間: 2013-08-06
上傳用戶:DXM35
基于FPGA的樂曲發生器電路設計 附含源代碼(quartersii環境下運行)
標簽: quartersii FPGA 發生器 電路設計
上傳時間: 2013-08-07
上傳用戶:pwcsoft
基于FPGA和PLL的函數信號發生器時鐘部分的實現
標簽: FPGA PLL 函數信號發生器 時鐘
上傳時間: 2013-08-08
上傳用戶:xzt
多功能波形發生器VHDL程序與仿真\r\nURAT VHDL程序與仿真\r\nASK調制與解調VHDL程序及仿真\r\n LCD控制VHDL程序與仿真
標簽: VHDL 多功能 仿真 波形發生器
上傳時間: 2013-08-09
上傳用戶:pkkkkp
基于FPGA的DDS信號發生器的簡單實現。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合快速跳頻通信的要求。 DDS(直接數字合成)是近年來迅速發展起來的一種新的頻率合成方法。
標簽: FPGA DDS 信號發生器
上傳時間: 2013-08-13
上傳用戶:zl5712176
基于FPGA的自治型SPWM波形發生器的設計!正弦脈寬調制(SPWM)技術在以電壓源逆變電路為核心的電力電子裝置中有著廣泛的應用,如何產生SPWM脈沖序列及其實現手段是PWM技術的關鍵。大家共同探討哈!
標簽: FPGA SPWM 波形發生器
上傳時間: 2013-08-15
上傳用戶:集美慧
用FPGA實現任意波形發生器的源代碼,另外還包括FPGA實現UART,從而與MCU實現串行通信。
標簽: FPGA 任意波形發生器 源代碼
上傳時間: 2013-08-27
上傳用戶:llwap
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
蟲蟲下載站版權所有 京ICP備2021023401號-1