隨著我國電力行業(yè)的飛速發(fā)展,安全五防工作的重要性日益突顯。為此我國大部分省市電力部門均要求高壓帶電設備必須配裝安全五防裝置——即高壓帶電顯示裝置。感應式高壓帶電顯示閉鎖裝置由于其非接觸式傳感特性和相間處理無干擾的優(yōu)點成為行業(yè)首選,而三相正弦波信號發(fā)生器則是感應式高壓帶電顯示閉鎖裝置主要電氣性能保證的關鍵。 本文研究基于感應式高壓帶電顯示閉鎖裝置所感應的高壓帶電體電場信號,并依據感應式高壓帶電顯示閉鎖裝置的電氣性能行業(yè)標準制定了該信號發(fā)生器的性能指標。設計的三相正弦波信號發(fā)生器在硬件架構上以ARM7微處理器為核心,符合16C550工業(yè)標準的異步串行口UART0與PC機通信,便于信號輸出和數(shù)據保存,為滿足感應式高壓帶電顯示閉鎖裝置在復雜環(huán)境運行的數(shù)據分析和智能決策提供了平臺。現(xiàn)場數(shù)據的實時采集、保存和分析功能,將對感應式高壓帶電顯示閉鎖裝置的智能化起到關鍵作用。
標簽: ARM 三相 正弦波信號 發(fā)生器
上傳時間: 2013-04-24
上傳用戶:lht618
該論文的工作主要分為兩部分,第一部分是介紹與數(shù)字高清晰度電視(HDTV)碼流發(fā)生器配套的信源解碼板的設計與實現(xiàn).信源解碼板是整個碼流發(fā)生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發(fā)生器功能的基礎上提出了用ST公司的芯片組實現(xiàn)HDTV信源解碼板的設計方案.論文詳細分析了各個功能模塊的具體設計方法以及實現(xiàn)時應注意的問題.目前該課題已經成功結題,各項技術指標完全符合合作單位的要求.該論文的第二部分主要是進行基于FPGA的顯示器測試信號發(fā)生器的研究與開發(fā).在對測試信號發(fā)生器所需產生的13種測試圖案和所要適應的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發(fā)生器的設計方案.該論文詳細討論了FPGA設計中各個功能模塊的劃分和設計實現(xiàn)方法,并介紹了對FLEX10K50進行配置的方法.
標簽: HDTV FPGA 碼流 發(fā)生器
上傳用戶:yoleeson
FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規(guī)模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發(fā)生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環(huán)時鐘發(fā)生器的體系結構、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環(huán)的小信號特性和瞬態(tài)特性;并給出了電荷泵鎖相環(huán)器件參數(shù)的計算表達式。其次,研究了環(huán)形振蕩器和鎖相環(huán)的相位噪聲特性。由于噪聲性能是時鐘發(fā)生器設計中的關鍵指標,本工作對此進行了較為詳細的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標。文中從理論上推導了一階鎖相環(huán)的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達式關系,并討論了環(huán)路低噪聲設計的基本原則。在前面討論和分析的基礎上,利用Hynix0.35umCMOS工藝設計了200MHz電荷泵鎖相環(huán)時鐘發(fā)生器,并進行了仿真。設計中環(huán)形振蕩器的延遲單元采用replica偏置結構,把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結構,增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關的非理想特性。
標簽: FPGA 200 MHz 內嵌
上傳用戶:變形金剛
制作一個正弦信號發(fā)生器的設計:(1)正弦波輸出頻率范圍:1kHz~10MHz;(2)具有頻率設置功能,頻率步進:100Hz;(3)輸出信號頻率穩(wěn)定度:優(yōu)于10-2;(4)輸出電
標簽: 正弦信號發(fā)生器
上傳時間: 2013-06-18
上傳用戶:huannan88
以混合信號單片機C8051F020 及DDS 芯片AD9834 為核心,采用直接數(shù)字合成(DDS)技術完成多功能高頻正弦信號發(fā)生器的設計。該正弦信號發(fā)生器可輸出可調頻穩(wěn)定正弦信號,頻率最高可達
標簽: DDS 高頻 正弦波發(fā)生器
上傳用戶:pinksun9
隨著頻率合成理論和高速大規(guī)模集成電路的發(fā)展,信號發(fā)生器作為一類重要的儀器,在通信、檢測、導航等領域有著廣泛的應用。特別是在高壓電力系統(tǒng)的檢測領域,常常需要模擬電網諧波的標準信號源對檢測設備的性能進行校驗,例如高壓電力線路的相位檢測,避雷器的性能檢測,用戶電能表的性能校驗等。為此,本文圍繞一種新型的參數(shù)可調諧波信號發(fā)生器進行了研究和設計,課題得到了常州市科技攻關項目的資助。 本文首先論述了頻率合成技術的發(fā)展,并將直接數(shù)字頻率合成技術與傳統(tǒng)的頻率合成技術進行了比較。然后深入研究了DDS的工作原理和基本結構,從頻域角度分析了理想參數(shù)和實際參數(shù)兩種情況下DDS的輸出頻譜。在此基礎上,詳細分析了引起輸出雜散的三個主要因素,并對DDS的雜散抑制方法進行了仿真研究。最后對參數(shù)可調諧波信號發(fā)生器進行了軟硬件設計。 在系統(tǒng)設計的過程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開發(fā)工具MAX+PLUSⅡ并結合硬件描述語言VHDL設計了一種頻率、相位、幅度、諧波比例可調的諧波信號發(fā)生器。詳細闡述了該信號發(fā)生器的體系結構,并進行了軟硬件的設計和具體電路的實現(xiàn)。實驗結果表明,系統(tǒng)的性能指標均達到了設計要求,且具有使用簡單、集成度高等特點。
標簽: 諧波 信號發(fā)生器
上傳時間: 2013-05-20
上傳用戶:qulele
直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術,其數(shù)字結構滿足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場可編程門陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設計方法,提供了一種全新的設計模式。本論文結合這兩項技術,并利用單片機控制靈活的特點,開發(fā)了一種雙通道波形發(fā)生器。在實現(xiàn)過程中,選用了Altera公司的EP1C6Q240C8芯片作為產生波形數(shù)據的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用ATMAL的AT89C51單片機作為控制芯片。本設計中,F(xiàn)PGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具Quartus Ⅱ并結合Verilog-HDL語言,采用硬件編程的方法很好地解決了這一問題。 本文首先介紹了波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用EP1C6Q240C8完成DDS模塊的設計過程,這是設計的基礎。接著分析了整個設計中應處理的問題,根據設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。然后就這三個部分分別詳細地進行了闡述。并且通過系列實驗,詳細地分析了該波形發(fā)生器的功能、性能、實現(xiàn)和實驗結果。最后,結合在設計中的一些心得體會,提出了本設計中的一些不足和改進意見。通過實驗說明,本設計達到了預定的要求,并證明了采用軟硬件結合,利用FPGA實現(xiàn)基于DDS架構的雙路波形發(fā)生器是可行的。
標簽: FPGA DDS 雙通道 波形發(fā)生器
上傳用戶:gxf2016
本文提出了一種以直接數(shù)字頻率合成(DDS)技術為基礎的信號發(fā)生器的設計。采用單片機AT89C51 控制DDS 芯片AD9850 產生頻率可調的正弦信號,并通過低通濾波器得到純正的信號,最后經過
標簽: DDS 智能信號 發(fā)生器
上傳用戶:ruan2570406
PWM(脈沖寬度調制)是一種利用數(shù)字信號來控制模擬電路的控制技術,廣泛應用于電源、電機、伺服系統(tǒng)、通信系統(tǒng)、電子控制器、功率控制等電力電子設備。PWM技術在逆變電路中的應用最為廣泛,也是變頻技術的核心,同時在機床,液壓位置控制系統(tǒng)等機械裝置中也發(fā)揮著重要的作用。PWM技術已經成為控制領域的一個熱點,因此研究PWM發(fā)生器對于基礎理論的發(fā)展和技術的改進都有十分重要的意義。 論文研究的主要內容是用任意波形作為調制信號通過特定的方法來產生所需要的PWM波形,任意波形的合成和PWM波形的生成是兩個主要任務。任意波形的合成是課題設計的一個難點,也是影響系統(tǒng)性能的關鍵因素之一。論文中波形合成采用直接數(shù)字頻率合成(DDS)技術來實現(xiàn)。DDS技術以相位為地址,通過查找離散幅度數(shù)據進行波形合成,具有輸出波形相位變化連續(xù)、分辨率高、頻率轉換速率快的優(yōu)點,而且通過設置控制字可靈活方便地改變輸出頻率,是目前波形合成的主流方法。 實現(xiàn)PWM發(fā)生器的設計方法有多種。在綜合比較了單片機、DSP、ARM等常用開發(fā)工具特點的基礎上,本文提出了一種以可編程邏輯器件(PLD)為主體,單片機輔助配合的設計方法。隨著計算機技術和微電了技術的迅速發(fā)展,可編程邏輯器件的集成度和容量越來越大,基于PLD的設計方法正逐步成為一種主流于段,是近些年來電子系統(tǒng)設計的一個熱點。整個系統(tǒng)分為模擬波形產生、單片機控制電路、FPGA內部功能模塊三大部分。FPGA部分的設計是以Altera公司的Quartus Ⅱ軟件為開發(fā)平臺,采用VHDL語言為主要輸入手段來完成內部各功能模塊的設計輸入、編譯、仿真等調試工作,目標載體選用性價比比較高的Altera公司的CycloneⅡ系列的器件;單片機控制電路主要負責控制字的設置和顯示,波形數(shù)據的接受與發(fā)送;用MATLAB軟件完成仟意波形的繪制和模擬任務。 論文共分五章,詳細介紹了課題的背景、PWM發(fā)生器的發(fā)展和應用以及選題的目的和意義等,論述了系統(tǒng)設計方案的可行性,對外圍電路和FPAG內部功能模塊的設計方法進行了具體說明,并對仿真結果、系統(tǒng)的性能、存在的問題和改進方法等進行了分析和闡述。整個設計滿足PWM發(fā)生器的任務和功能要求,設計方法可行。
標簽: FPGA PWM 發(fā)生器
上傳時間: 2013-06-03
上傳用戶:a155166
基于AD9833的高精度可編程波形發(fā)生器系統(tǒng)設計:介紹一種基于AD9833的高精度可編程波形發(fā)生器系統(tǒng)解決方案,該系統(tǒng)具有可編程設置、波形頻率和峰峰值等功能,從而解決DDS輸出波形峰峰值不能直接
標簽: 9833 AD 高精度 可編程
上傳用戶:ecooo
蟲蟲下載站版權所有 京ICP備2021023401號-1