亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

起始點

  • 硬盤以及分區(qū)結構簡介。 硬盤分區(qū)表和文件分配表 硬盤只有經(jīng)過物理格式化

    硬盤以及分區(qū)結構簡介。 硬盤分區(qū)表和文件分配表 硬盤只有經(jīng)過物理格式化,分區(qū),邏輯格式化后才能使用,在進行分區(qū)時,F(xiàn)DISK 會在硬盤的0柱面0磁頭1扇區(qū)建一個64字節(jié)的分區(qū)表,在分表的前面是主引導記錄 (MRB),后面是兩個字節(jié)的有效標志55H,AAH,(H表示16進制)。此扇區(qū)被稱為主 引導扇區(qū),也是病毒最愛侵襲的地方,它由主引導記錄+分區(qū)表+有效標志組成。 分區(qū)表對于系統(tǒng)自舉十分重要,它規(guī)定著系統(tǒng)有幾個分區(qū);每個分區(qū)的起始及終止 扇區(qū),大小以及是否為活動分區(qū)等重要信息。分區(qū)表由4個表項組成,每個表項16個字 節(jié)

    標簽: 硬盤 分區(qū) 分配表 物理

    上傳時間: 2015-07-11

    上傳用戶:change0329

  • EM8511s中使用的mp3錄制源代碼

    EM8511s中使用的mp3錄制源代碼,起始錄制成為PCM格式,然后轉換為mp3,優(yōu)秀的PMP方案。

    標簽: 8511s 8511 mp3 EM

    上傳時間: 2015-08-20

    上傳用戶:dragonhaixm

  • 用于查看FAT表

    用于查看FAT表,查找扇區(qū)數(shù),起始簇鏈,很好用的,多看看!!

    標簽: FAT

    上傳時間: 2014-01-06

    上傳用戶:小鵬

  • 用FPGA 實現(xiàn)全雙工異步串口(UART)

    用FPGA 實現(xiàn)全雙工異步串口(UART),與PC 機通信。1 位起始位;8 位數(shù)據(jù)位;一個停止位;無校驗位;波特率為2400、4800、9600、11520 任選或可變(可用按鍵控制波特率模式)。

    標簽: FPGA UART 全雙工 異步串口

    上傳時間: 2013-12-23

    上傳用戶:無聊來刷下

  • 拼音輸入法杳詢函數(shù): unsigned char code * py_ime(unsigned char input_py_val[]) input_py_val為已輸入的拼音碼字符串頭指針

    拼音輸入法杳詢函數(shù): unsigned char code * py_ime(unsigned char input_py_val[]) input_py_val為已輸入的拼音碼字符串頭指針, 反回值為中文的起始地址,當為0時,杳詢失敗 應用舉例:

    標簽: input_py_val unsigned char py_ime

    上傳時間: 2015-09-07

    上傳用戶:zhouli

  • Time Tracker Starter Kit 使您能輕松創(chuàng)建這樣一個應用程序

    Time Tracker Starter Kit 使您能輕松創(chuàng)建這樣一個應用程序,它幫助呈現(xiàn)和管理能跟蹤分配給特定項目的時間的系統(tǒng)。Time Tracker Starter Kit 旨在提供一個框架,用于快速組織針對項目和時間管理系統(tǒng)的有價值的 Web 站點。該初學者工具包提供一系列頁面,使您能輕松呈現(xiàn)和管理針對多個項目的時間。該初學者工具包的起始頁包含一個主頁,該主頁提供單獨用戶分配給特定項目的時間日志。該初學者工具包還包含其他頁面,用于查看項目、專用于項目的資源,以及基于項目或資源的報告。

    標簽: Starter Tracker Time Kit

    上傳時間: 2015-09-19

    上傳用戶:gxrui1991

  • 在matlab中生成單邊指數(shù)調幅信號. y=amexpols(N,t0)N生成信號的點數(shù)

    在matlab中生成單邊指數(shù)調幅信號. y=amexpols(N,t0)N生成信號的點數(shù),t0函數(shù)的起始點,y返回信號.

    標簽: amexpols matlab 調幅信號 信號

    上傳時間: 2014-11-27

    上傳用戶:ikemada

  • 用verilog設計密勒解碼器 一、題目: 設計一個密勒解碼器電路 二、輸入信號: 1. DIN:輸入數(shù)據(jù) 2. CLK:頻率為2MHz的方波

    用verilog設計密勒解碼器 一、題目: 設計一個密勒解碼器電路 二、輸入信號: 1. DIN:輸入數(shù)據(jù) 2. CLK:頻率為2MHz的方波,占空比為50% 3. RESET:復位信號,低有效 三、輸入信號說明: 輸入數(shù)據(jù)為串行改進密勒碼,每個碼元持續(xù)時間為8μs,即16個CLK時鐘;數(shù)據(jù)流是由A、B、C三種信號組成; A:前8個時鐘保持“1”,接著5個時鐘變?yōu)椤?”,最后3個時鐘為“1”。 B:在整個碼元持續(xù)時間內都沒有出現(xiàn)“0”,即連續(xù)16個時鐘保持“1”。 C:前5個時鐘保持“0”,后面11個時鐘保持“1”。 改進密勒碼編碼規(guī)則如下: 如果碼元為邏輯“1”,用A信號表示。 如果碼元為邏輯“0”,用B信號表示,但以下兩種特例除外:如果出現(xiàn)兩個以上連“0”,則從第二個“0”起用C信號表示;如果在“通信起始位”之后第一位就是“0”,則用C信號表示,以下類推; “通信起始位”,用C信號表示; “通信結束位”,用“0”及緊隨其后的B信號表示。 “無數(shù)據(jù)”,用連續(xù)的B信號表示。

    標簽: verilog 2MHz DIN CLK

    上傳時間: 2013-12-02

    上傳用戶:wang0123456789

  • 銀行賬號校驗檢測程序

    銀行賬號校驗檢測程序,不同的銀行,不同起始位的賬號,有著不同的教研規(guī)則

    標簽: 檢測 程序

    上傳時間: 2015-10-14

    上傳用戶:tianyi223

  • USB是PC體系中的一套全新的工業(yè)標準

    USB是PC體系中的一套全新的工業(yè)標準,它支持單個主機與多個外接設備同時進行數(shù)據(jù)交換。 首先會介紹USB的結構和特點,包括總線特徵、協(xié)議定義、傳輸方式和電源管理等等。這部分內容會使USB開發(fā)者和用戶對USB有一整體的認識。

    標簽: USB

    上傳時間: 2015-10-18

    上傳用戶:lixinxiang

主站蜘蛛池模板: 大竹县| 辽宁省| 宾川县| 凤城市| 柳林县| 台东市| 玉溪市| 耿马| 开封县| 望城县| 铁岭县| 平武县| 响水县| 五台县| 浙江省| 呼玛县| 堆龙德庆县| 凉山| 石台县| 南投市| 娱乐| 新郑市| 沅陵县| 托克托县| 类乌齐县| 监利县| 九龙城区| 湘潭县| 西充县| 汉中市| 始兴县| 江川县| 黄梅县| 天等县| 宣武区| 石狮市| 台南县| 宜丰县| 綦江县| 罗田县| 九江县|