為解決PWM功率放大器輸出長(zhǎng)線傳輸引發(fā)的波形畸變,可能傷及力矩電動(dòng)機(jī)的問題,對(duì)實(shí)際系統(tǒng)結(jié)構(gòu)進(jìn)行了理論分析,找出了可能引發(fā)波形畸變的原因,并給出了3種解決方法。實(shí)際試驗(yàn)結(jié)果證實(shí)所給方法的有效性。
標(biāo)簽: PWM 功率放大器 長(zhǎng)線傳輸 波形
上傳時(shí)間: 2013-10-20
上傳用戶:fujiura
單端雙極輸入信號(hào)的推薦電路如圖 1 所示。Vs+ 是放大器的電源;負(fù)電源輸入接地。VIN 為輸入信號(hào)源,其表現(xiàn)為一個(gè)在接地電位(±0 V)附近擺動(dòng)的接地參考信號(hào),從而形成一個(gè)雙極信號(hào)。RG 和 RF 為放大器的主增益設(shè)置電阻。VOUT+和 VOUT- 為 ADC 的差動(dòng)輸出信號(hào)。它們的相位差為 180o,并且電平轉(zhuǎn)換為VOCM。
標(biāo)簽: ADC 輸入電壓 單電源 差動(dòng)放大器
上傳時(shí)間: 2013-10-31
上傳用戶:15527161163
介紹了一款不要求負(fù)參考電壓 (VREF) 的電流源 DAC/運(yùn)算放大器接口。盡管該建議電路設(shè)計(jì)提供了一款較好的有效解決方案,但必須注意的是:如果 DAC 的最大兼容電壓作為運(yùn)算放大器輸入 (VDAC+) 正端的設(shè)計(jì)目標(biāo),則負(fù)端 (VDAC–) 的 DAC 電壓將會(huì)違反最大兼容輸出電壓,因?yàn)榇嬖谧畛醪⒉荒敲疵黠@的偏置。下面的討論,將對(duì)出現(xiàn)這種偏置的原因進(jìn)行解釋,并提出一種解決問題的簡(jiǎn)單方法。之后,我們將討論在 DAC 和運(yùn)算放大器之間插入一個(gè)濾波器的方法。
標(biāo)簽: DAC 運(yùn)算放大器 連接
上傳時(shí)間: 2013-10-22
上傳用戶:gut1234567
本小節(jié)將回顧運(yùn)算放大器增益帶寬乘積 (GBWP) 即 G×BW 概念。在計(jì)算 AC閉環(huán)增益以前需要 GBWP 這一參數(shù)。首先,我們需要 GBWP(有時(shí)也稱作GBP),用于計(jì)算運(yùn)算放大器閉環(huán)截止頻率。另外,我們?cè)谟?jì)算運(yùn)算放大器開環(huán)響應(yīng)的主極點(diǎn)頻率 f0 時(shí)也需要 GBWP。在 f0 以下頻率,第 2 部分的 DC 增益誤差計(jì)算方法有效,因?yàn)檫\(yùn)算放大器的開環(huán)增益為恒定;該增益等于 AOL_DC。但是,超出 f0 頻率以后,則必須使用 AC計(jì)算方法,我們將在后面小節(jié)詳細(xì)討論。
標(biāo)簽: 增益 AC 運(yùn)算放大器 分
上傳時(shí)間: 2014-07-14
上傳用戶:yczrl
在第 1 部分中,我們計(jì)算了頻率域中非反相運(yùn)算放大器結(jié)構(gòu)的閉環(huán)傳輸函數(shù)。特別是,我們通過(guò)假設(shè)運(yùn)算放大器具有一階開環(huán)響應(yīng),推導(dǎo)出了傳輸函數(shù)。計(jì)算增益誤差時(shí),振幅響應(yīng)很重要。
標(biāo)簽: 增益 DC 運(yùn)算放大器 分
上傳時(shí)間: 2013-12-20
上傳用戶:674635689
基于低噪聲放大器(LNA)的噪聲系數(shù)和駐波比之間的矛盾,本文采用安捷倫公司的ATF54143晶體管計(jì)了一款工作于890~960 MHz平衡式低噪聲放大器。該設(shè)計(jì)分為兩部分:3 dB 90°相移定向耦合器和并聯(lián)的低噪聲放大器。本文中首先介紹LNA相關(guān)理論,然后通過(guò)安捷倫公司的ADS仿真軟件進(jìn)行電路仿真,仿真結(jié)果滿足設(shè)計(jì)要求,達(dá)到了低噪聲系數(shù)和良好地駐波比要求。此文也為后面電路的設(shè)計(jì)和調(diào)試提供了理論支持。
標(biāo)簽: 54143 ATF 平衡式 低噪聲放大器
上傳時(shí)間: 2013-11-02
上傳用戶:410805624
差分放大器--湖南大學(xué)
上傳時(shí)間: 2013-11-23
上傳用戶:chenlong
摘要:用單片機(jī)控制放大器增益, 實(shí)現(xiàn)放大器增益擴(kuò)程功能, 以滿足不同幅度信號(hào)對(duì)放大器增益的要求分析了單片機(jī)控制放大器增益的原理、設(shè)計(jì)思路,給出了計(jì)算公式和設(shè)計(jì)電路.
標(biāo)簽: 89C51 單片機(jī)控制 放大器 增益
上傳時(shí)間: 2013-10-23
上傳用戶:michael20
低噪聲放大器是接收機(jī)中最重要的模塊之一,文中采用了低噪聲、較高關(guān)聯(lián)增益、PHEMT技術(shù)設(shè)計(jì)的ATF-35176晶體管,設(shè)計(jì)了一種應(yīng)用于5.5~6.5 GHz頻段的低噪聲放大器。為了獲得較高的增益,該電路采用三級(jí)級(jí)聯(lián)放大結(jié)構(gòu)形式,并通過(guò)ADS軟件對(duì)電路的增益、噪聲系數(shù)、駐波比、穩(wěn)定系數(shù)等特性進(jìn)行了研究設(shè)計(jì),最終得到LNA在該頻段內(nèi)增益大于32.8 dB,噪聲小于1.5 dB,輸入輸出駐波比小于2,達(dá)到設(shè)計(jì)指標(biāo)。
標(biāo)簽: ADS C波段 低噪聲放大器 仿真設(shè)計(jì)
上傳時(shí)間: 2013-11-15
上傳用戶:brilliantchen
提出了一種基于gm /ID方法設(shè)計(jì)的可變?cè)鲆娣糯笃鳌TO(shè)計(jì)基于SMIC90nmCMOS工藝模型,可變?cè)鲆娣糯笃饔梢粋€(gè)固定增益級(jí)、兩個(gè)可變?cè)鲆婕?jí)和一個(gè)增益控制器構(gòu)成。固定增益級(jí)對(duì)輸入信號(hào)預(yù)放大,以增加VGA最大增益。VGA的增益可變性由兩個(gè)受增益控制器控制的可變?cè)鲆婕?jí)實(shí)現(xiàn)。運(yùn)用gm /ID的綜合設(shè)計(jì)方法,優(yōu)化了任意工作范圍內(nèi),基于gm /ID和VGS關(guān)系的晶體管設(shè)計(jì),實(shí)現(xiàn)了低電壓低功耗。為得到較寬的增益范圍,應(yīng)用了一種新穎的偽冪指函數(shù)。利用Cadence中spectre工具仿真,結(jié)果表明,在1.2 V的工作電壓下,具有76 dB的增益,控制電壓范圍超過(guò)0.8 V,帶寬范圍從34 MHz到183.6 MHz,功耗為0.82 mW。
標(biāo)簽: gm_ID 上傳時(shí)間: 2013-11-10
上傳用戶:笨小孩
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1