FPGA VERILOG 用DCFIFO實(shí)現(xiàn) 跨時(shí)鐘域的數(shù)據(jù)傳輸,已驗(yàn)證,直接可用
標(biāo)簽: VERILOG DCFIFO FPGA 時(shí)鐘域
上傳時(shí)間: 2014-01-07
上傳用戶:jichenxi0730
基於8951的計(jì)數(shù)器,用4位LED顯示,通過脈衝計(jì)數(shù),每一個(gè)下降沿計(jì)數(shù)一個(gè)
標(biāo)簽: 8951
上傳時(shí)間: 2013-11-29
上傳用戶:hgy9473
概率理論與數(shù)理統(tǒng)計(jì)實(shí)驗(yàn)系統(tǒng)matlab代碼,含gui
標(biāo)簽: matlab 概率 系統(tǒng)
上傳時(shí)間: 2016-10-17
上傳用戶:大三三
非守恒-無激波-跨聲速 非守恒-無激波-跨聲速
標(biāo)簽: 聲速
上傳時(shí)間: 2013-12-26
上傳用戶:songyue1991
此文件為bc05透過USB介面可以修改userkey中的設(shè)定值可作為生產(chǎn)使用
標(biāo)簽: userkey USB bc 05
上傳時(shí)間: 2013-12-22
上傳用戶:佳期如夢(mèng)
給不懂設(shè)置java class path 的朋友作一個(gè)參考不範(fàn)!
標(biāo)簽: class java path
上傳時(shí)間: 2016-11-09
上傳用戶:gmh1314
MiniGUI:跨操作系統(tǒng)的嵌入式圖形支持系統(tǒng)
標(biāo)簽: MiniGUI 操作系統(tǒng) 嵌入式圖形 支持系統(tǒng)
上傳時(shí)間: 2013-12-13
上傳用戶:comua
dll接口,班別設(shè)定. dll接口,班別設(shè)定.
標(biāo)簽: dll 接口
上傳時(shí)間: 2014-11-17
上傳用戶:chfanjiang
OA 管理系統(tǒng) ·本系統(tǒng)在一些大中型企業(yè)(跨多達(dá)24個(gè)區(qū)域)一直都在很好的服務(wù)過,主要在FTP 控制 UDP控制 HTTP控制 傁客戶數(shù)據(jù)庫(kù) 數(shù)據(jù)庫(kù) 數(shù)據(jù)壓縮加密方面進(jìn)行了綜合深入的應(yīng)用..
標(biāo)簽: OA 管理系統(tǒng) 服務(wù)
上傳時(shí)間: 2014-01-18
上傳用戶:561596
ns2中跨層對(duì)網(wǎng)路性能優(yōu)化較復(fù)雜,這個(gè)代碼提供了一個(gè)沙盒,可以支持再多個(gè)層次間進(jìn)行跨層設(shè)計(jì)。
標(biāo)簽: ns2 跨層 網(wǎng)路 性能優(yōu)化
上傳時(shí)間: 2016-11-23
上傳用戶:heart520beat
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1