功率變換器是開關(guān)磁阻電動(dòng)機(jī)調(diào)速系統(tǒng)(SRD)中的重要組成部分,現(xiàn)有的各種功率變換器大都有這樣或那樣的問題與不足,關(guān)鍵是不能保證較好的性能價(jià)格比。本文通過對(duì)兩種常用的四相開關(guān)磁阻電動(dòng)機(jī)(SR)功率變換器主電路進(jìn)行分析,優(yōu)化、綜合常用的主電路,給出了目前最優(yōu)的四相SR電機(jī)功率變換器主電路型式——最少主開關(guān)型,提高了經(jīng)濟(jì)性和實(shí)用性。結(jié)合作者的研制實(shí)踐,又給出了5.5KW 的SR電機(jī)新型功率變換器的實(shí)際電路、主要器件及其定額的選擇。通過實(shí)驗(yàn)成功地應(yīng)用此方案,基于降低SR電機(jī)轉(zhuǎn)矩波動(dòng)的有效手段,同時(shí)實(shí)現(xiàn)電機(jī)實(shí)時(shí)雙相繞組通電穩(wěn)定運(yùn)行。關(guān)鍵詞:開關(guān)磁阻電動(dòng)機(jī);功率變換器;最少主開關(guān);繞組雙相運(yùn)行
上傳時(shí)間: 2013-10-08
上傳用戶:jdm439922924
!!研究了一種新型高功率微波相移器%%%同軸插板式相移器!其設(shè)計(jì)思想為&在同軸波導(dǎo)內(nèi)插入金屬導(dǎo)體板!將同軸波導(dǎo)分為幾個(gè)扇形截面波導(dǎo)!由于扇形截面波導(dǎo)中傳輸?shù)?2!!模相速度與同軸82; 模的相速度不同!通過改變插入金屬板的長度就可以實(shí)現(xiàn)相移的調(diào)節(jié).
上傳時(shí)間: 2013-10-29
上傳用戶:banlangen
利用帶線結(jié)環(huán)行器的相關(guān)理論,設(shè)計(jì)了870~880MHz 結(jié)環(huán)行器,最后實(shí)現(xiàn)的環(huán)行器在0.5~1.5GHz內(nèi),插入損耗≤0.4dB,最小隔離度≥ 20dB,電壓駐波比≤ 1.20,符合基站用環(huán)行器的技術(shù)指標(biāo).
上傳時(shí)間: 2014-03-25
上傳用戶:sqq
PCB 布線原則連線精簡原則連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當(dāng)然為了達(dá)到阻抗匹配而需要進(jìn)行特殊延長的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應(yīng)以自己所能承載的電流為基礎(chǔ)進(jìn)行設(shè)計(jì),銅線的載流能力取決于以下因素:線寬、線厚(銅鉑厚度)、允許溫升等,下表給出了銅導(dǎo)線的寬度和導(dǎo)線面積以及導(dǎo)電電流的關(guān)系(軍品標(biāo)準(zhǔn)),可以根據(jù)這個(gè)基本的關(guān)系對(duì)導(dǎo)線寬度進(jìn)行適當(dāng)?shù)目紤]。印制導(dǎo)線最大允許工作電流(導(dǎo)線厚50um,允許溫升10℃)導(dǎo)線寬度(Mil) 導(dǎo)線電流(A) 其中:K 為修正系數(shù),一般覆銅線在內(nèi)層時(shí)取0.024,在外層時(shí)取0.048;T 為最大溫升,單位為℃;A 為覆銅線的截面積,單位為mil(不是mm,注意);I 為允許的最大電流,單位是A。電磁抗干擾原則電磁抗干擾原則涉及的知識(shí)點(diǎn)比較多,例如銅膜線的拐彎處應(yīng)為圓角或斜角(因?yàn)楦哳l時(shí)直角或者尖角的拐彎會(huì)影響電氣性能)雙面板兩面的導(dǎo)線應(yīng)互相垂直、斜交或者彎曲走線,盡量避免平行走線,減小寄生耦合等。一、 通常一個(gè)電子系統(tǒng)中有各種不同的地線,如數(shù)字地、邏輯地、系統(tǒng)地、機(jī)殼地等,地線的設(shè)計(jì)原則如下:1、 正確的單點(diǎn)和多點(diǎn)接地在低頻電路中,信號(hào)的工作頻率小于1MHZ,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對(duì)干擾影響較大,因而應(yīng)采用一點(diǎn)接地。當(dāng)信號(hào)工作頻率大于10MHZ 時(shí),如果采用一點(diǎn)接地,其地線的長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點(diǎn)接地法。2、 數(shù)字地與模擬地分開若線路板上既有邏輯電路又有線性電路,應(yīng)盡量使它們分開。一般數(shù)字電路的抗干擾能力比較強(qiáng),例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類電路應(yīng)該分開布局布線。3、 接地線應(yīng)盡量加粗若接地線用很細(xì)的線條,則接地電位會(huì)隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm 以上。4、 接地線構(gòu)成閉環(huán)路只由數(shù)字電路組成的印制板,其接地電路布成環(huán)路大多能提高抗噪聲能力。因?yàn)榄h(huán)形地線可以減小接地電阻,從而減小接地電位差。二、 配置退藕電容PCB 設(shè)計(jì)的常規(guī)做法之一是在印刷板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荩伺弘娙莸囊话闩渲迷瓌t是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會(huì)更好¡���?原原則上每個(gè)集成電路芯片都應(yīng)布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個(gè)個(gè)芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來的,這種卷起來的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感,最好使用鉭電容或聚碳酸醞電容)。���?對(duì)對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,ÈRA、¡ROM存存儲(chǔ)器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容¡���?電電容引線不能太長,尤其是高頻旁路電容不能有引線¡三¡過過孔設(shè)¼在高ËPCB設(shè)設(shè)計(jì)中,看似簡單的過孔也往往會(huì)給電路的設(shè)計(jì)帶來很大的負(fù)面效應(yīng),為了減小過孔的寄生效應(yīng)帶來的不利影響,在設(shè)計(jì)中可以盡量做到£���?從從成本和信號(hào)質(zhì)量兩方面來考慮,選擇合理尺寸的過孔大小。例如¶6- 10層層的內(nèi)存模¿PCB設(shè)設(shè)計(jì)來說,選Ó10/20mi((鉆¿焊焊盤)的過孔較好,對(duì)于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過孔。在目前技術(shù)條件下,很難使用更小尺寸的過孔了(當(dāng)孔的深度超過鉆孔直徑µ6倍倍時(shí),就無法保證孔壁能均勻鍍銅);對(duì)于電源或地線的過孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過孔的兩種寄生參數(shù)¡���? PCB板板上的信號(hào)走線盡量不換層,即盡量不要使用不必要的過孔¡���?電電源和地的管腳要就近打過孔,過孔和管腳之間的引線越短越好¡���?在在信號(hào)換層的過孔附近放置一些接地的過孔,以便為信號(hào)提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過孔¡四¡降降低噪聲與電磁干擾的一些經(jīng)Ñ?能能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方¡?可可用串一個(gè)電阻的方法,降低控制電路上下沿跳變速率¡?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設(shè)設(shè)置電流阻尼¡?使使用滿足系統(tǒng)要求的最低頻率時(shí)鐘¡?時(shí)時(shí)鐘應(yīng)盡量靠近到用該時(shí)鐘的器件,石英晶體振蕩器的外殼要接地¡?用用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短¡?石石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線¡?時(shí)時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)ÀI/O線線和接插件¡?時(shí)時(shí)鐘線垂直ÓI/O線線比平行ÓI/O線線干擾小¡? I/O驅(qū)驅(qū)動(dòng)電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對(duì)進(jìn)ÈPCB的的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射¡? MCU無無用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡?閑閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端¡?印印制板盡量使Ó45折折線而不Ó90折折線布線,以減小高頻信號(hào)對(duì)外的發(fā)射與耦合¡?印印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件呀距離再遠(yuǎn)一些¡?單單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗¡?模模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘¡?對(duì)¶A/D類類器件,數(shù)字部分與模擬部分不要交叉¡?元元件引腳盡量短,去藕電容引腳盡量短¡?關(guān)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地,高速線要短要直¡?對(duì)對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線并行¡?弱弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路¡?任任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小¡?每每個(gè)集成電路有一個(gè)去藕電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容¡?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲(chǔ)能電容,使用管狀電容時(shí),外殼要接地¡?對(duì)對(duì)干擾十分敏感的信號(hào)線要設(shè)置包地,可以有效地抑制串?dāng)_¡?信信號(hào)在印刷板上傳輸,其延遲時(shí)間不應(yīng)大于所有器件的標(biāo)稱延遲時(shí)間¡環(huán)境效應(yīng)原Ô要注意所應(yīng)用的環(huán)境,例如在一個(gè)振動(dòng)或者其他容易使板子變形的環(huán)境中采用過細(xì)的銅膜導(dǎo)線很容易起皮拉斷等¡安全工作原Ô要保證安全工作,例如要保證兩線最小間距要承受所加電壓峰值,高壓線應(yīng)圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規(guī)范原則走線設(shè)計(jì)要考慮組裝是否方便,例如印制板上有大面積地線和電源線區(qū)時(shí)(面積超¹500平平方毫米),應(yīng)局部開窗口以方便腐蝕等。此外還要考慮組裝規(guī)范設(shè)計(jì),例如元件的焊接點(diǎn)用焊盤來表示,這些焊盤(包括過孔)均會(huì)自動(dòng)不上阻焊油,但是如用填充塊當(dāng)表貼焊盤或用線段當(dāng)金手指插頭,而又不做特別處理,(在阻焊層畫出無阻焊油的區(qū)域),阻焊油將掩蓋這些焊盤和金手指,容易造成誤解性錯(cuò)誤£SMD器器件的引腳與大面積覆銅連接時(shí),要進(jìn)行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應(yīng)力集Ö而導(dǎo)致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過孔時(shí),必須做一個(gè)孔蓋,以防止焊錫流出等。經(jīng)濟(jì)原則遵循該原則要求設(shè)計(jì)者要對(duì)加工,組裝的工藝有足夠的認(rèn)識(shí)和了解,例È5mil的的線做腐蝕要±8mil難難,所以價(jià)格要高,過孔越小越貴等熱效應(yīng)原則在印制板設(shè)計(jì)時(shí)可考慮用以下幾種方法:均勻分布熱負(fù)載、給零件裝散熱器,局部或全局強(qiáng)迫風(fēng)冷。從有利于散熱的角度出發(fā),印制板最好是直立安裝,板與板的距離一般不應(yīng)小Ó2c,,而且器件在印制板上的排列方式應(yīng)遵循一定的規(guī)則£同一印制板上的器件應(yīng)盡可能按其發(fā)熱量大小及散熱程度分區(qū)排列,發(fā)熱量小或耐熱性差的器件(如小信號(hào)晶體管、小規(guī)模集³電路、電解電容等)放在冷卻氣流的最上(入口處),發(fā)熱量大或耐熱性好的器件(如功率晶體管、大規(guī)模集成電路等)放在冷卻Æ流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£以便減少這些器件在工作時(shí)對(duì)其他器件溫度的影響。對(duì)溫度比較敏感的器件最好安置在溫度最低的區(qū)域(如設(shè)備的µ部),千萬不要將它放在發(fā)熱器件的正上方,多個(gè)器件最好是在水平面上交錯(cuò)布局¡設(shè)備內(nèi)印制板的散熱主要依靠空氣流動(dòng),所以在設(shè)計(jì)時(shí)要研究空氣流動(dòng)的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過降額使用,做等溫處理等方法也是熱設(shè)計(jì)中經(jīng)常使用的手段¡
上傳時(shí)間: 2015-01-02
上傳用戶:15070202241
特點(diǎn) 精確度0.05%滿刻度 可顯示與產(chǎn)生精密直流毫安電流,直流電壓,頻率(脈波) 可模擬90度相位差脈波輸出功能 高解析度類比輸出功能(15bit DAC) 類比輸出范圍0至20.000毫安培(0至10.000伏特) 寬范圍頻率輸出功能10Hz至4KHz 寬范圍脈波輸出功能1至10000個(gè) 尺寸小,穩(wěn)定性高
標(biāo)簽: 微電腦 產(chǎn)生器 精密直流 電流
上傳時(shí)間: 2013-11-03
上傳用戶:yy_cn
提出了一種基于9/7小波的二維小波變換器的硬件設(shè)計(jì)方案.通過優(yōu)化算法以及采用行列變換并行處理的方式,提高了變換器的數(shù)據(jù)吞吐量.該方案采用了流水線技術(shù),較大地提高了硬件效率.綜合結(jié)果表明,該方案的系統(tǒng)時(shí)鐘可達(dá)到110 MHz,且具有高速、高吞吐量、片內(nèi)存儲(chǔ)器小等優(yōu)點(diǎn).
標(biāo)簽: JPEG 2000 VLSI 二維小波變換
上傳時(shí)間: 2015-01-03
上傳用戶:yangbo69
用PWM產(chǎn)生鋸齒波,應(yīng)使PWM寄存器中的值線性增加,那么在PWM輸出端將得到寬度線性增加的脈沖波,經(jīng)濾波后,便可得到鋸齒波。
上傳時(shí)間: 2014-08-19
上傳用戶:dongbaobao
MCS-96單片機(jī)要用PWM產(chǎn)生鋸齒波,應(yīng)使PWM寄存器中的值線性增加,那么在PWM輸出端將得到寬度線性增加的脈沖波,經(jīng)濾波后,便可得到鋸齒波。
上傳時(shí)間: 2014-01-27
上傳用戶:qq521
ADI公司ADuC841單片機(jī)源程序。 I2C.c: ADuC841單片機(jī)I2C接口函數(shù)。 kei841.h: ADuC841單片機(jī)內(nèi)部寄存器定義。 delay.c:精確延時(shí)資函數(shù)。 main_new.c ADuC841單片機(jī)主函數(shù),實(shí)現(xiàn)正弦波的輸出和I2C接口LED顯示
上傳時(shí)間: 2015-08-06
上傳用戶:talenthn
將4MHz的訪波輸入到ccc模塊上,輸出500Hz提供鳴叫聲頻。1kHz的方波經(jīng)fen10模塊進(jìn)行十分頻后為秒模塊mian、分模塊mina、時(shí)模塊hour,提供時(shí)鐘信號(hào);用sst模塊為整點(diǎn)報(bào)時(shí)提供控制信號(hào),(當(dāng)59 50"、52"、54"、56"、58"時(shí),q500輸出為”1”,秒為00時(shí)qlk輸出為”1”,這兩個(gè)信號(hào)經(jīng)過邏輯或門實(shí)現(xiàn)報(bào)時(shí)功能);用sel模塊提供數(shù)碼管片選信號(hào);用模塊bbb將對(duì)應(yīng)數(shù)碼管信號(hào)送出需要的顯示信號(hào);用七段譯碼器dispa模塊進(jìn)行譯碼。 將4MHz的訪波輸入到ccc模塊上,輸出500Hz提供鳴叫聲頻。1kHz的方波經(jīng)fen10模塊進(jìn)行十分頻后為秒模塊mian、分模塊mina、時(shí)模塊hour,提供時(shí)鐘信號(hào);用sst模塊為整點(diǎn)報(bào)時(shí)提供控制信號(hào),(當(dāng)59 50"、52"、54"、56"、58"時(shí),q500輸出為”1”,秒為00時(shí)qlk輸出為”1”,這兩個(gè)信號(hào)經(jīng)過邏輯或門實(shí)現(xiàn)報(bào)時(shí)功能);用sel模塊提供數(shù)碼管片選信號(hào);用模塊bbb將對(duì)應(yīng)數(shù)碼管信號(hào)送出需要的顯示信號(hào);用七段譯碼器dispa模塊進(jìn)行譯碼。
上傳時(shí)間: 2014-12-22
上傳用戶:lps11188
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1