PCB 布線原則
連線精簡原則
連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當然為了達到阻抗匹配而需要進行特殊延長的線就例外了,例如蛇行走線等。
安全載流原則
銅線的寬度應以自己所能承載的電流為基礎進行設計,銅線的載流能力取決于以下因素:線寬、線厚(銅鉑厚度)、允許溫升等,下表給出了銅導線的寬度和導線面積以及導電電流的關系(軍品標準),可以根據這個基本的關系對導線寬度進行適當的考慮。印制導線最大允許工作電流(導線厚50um,允許溫升10℃)
導線寬度(Mil) 導線電流(A)
其中:
K 為修正系數,一般覆銅線在內層時取0.024,在外層時取0.048;
T 為最大溫升,單位為℃;
A 為覆銅線的截面積,單位為mil(不是mm,注意);
I 為允許的最大電流,單位是A。
電磁抗干擾原則
電磁抗干擾原則涉及的知識點比較多,例如銅膜線的拐彎處應為圓角或斜角(因為高頻時直角或者尖角的拐彎會影響電氣性能)雙
面板兩面的導線應互相垂直、斜交或者彎曲走線,盡量避免平行走線,減小寄生耦合等。
一、 通常一個電子系統中有各種不同的地線,如數字地、邏輯地、系統地、機殼地等,地線的設計原則如下:1、 正確的單點和多點接地
在低頻電路中,信號的工作頻率小于1MHZ,它的布線和器件間的電感影響較小,而接地電路形成的環流對干擾影響較大,因而應采用一點接地。當信號工作頻率大于10MHZ 時,如果采用一點接地,其地線的長度不應超過波長的1/20,否則應采用多點接地法。
2、 數字地與模擬地分開
若線路板上既有邏輯電路又有線性電路,應盡量使它們分開。一般數字電路的抗干擾能力比較強,例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類電路應該分開布局布線。
3、 接地線應盡量加粗若接地線用很細的線條,則接地電位會隨電流的變化而變化,使抗噪性能降低。因此應將地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應在2~3mm 以上。
4、 接地線構成閉環路只由數字電路組成的印制板,其接地電路布成環路大多能提高抗噪聲能力。因為環形地線可以減小接地電阻,從而減小接地電位差。
二、 配置退藕電容
PCB 設計的常規做法之一是在印刷板的各個關鍵部位配置適當的退藕電容,退藕電容的一般配置原則是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會更好¡
���?原原則上每個集成電路芯片都應布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個個芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來的,這種卷起來的結構在高頻時表現為電感,最好使用鉭電容或聚碳酸醞電容)。���?對對于抗噪能力弱、關斷時電源變化大的器件,ÈRA、¡ROM存存儲器件,應在芯片的電源線和地線之間直接接入退藕電容¡
���?電電容引線不能太長,尤其是高頻旁路電容不能有引線¡
三¡過過孔設¼
在高ËPCB設設計中,看似簡單的過孔也往往會給電路的設計帶來很大的負面效應,為了減小過孔的寄生效應帶來的不利影響,在設計中可以盡量做到£
���?從從成本和信號質量兩方面來考慮,選擇合理尺寸的過孔大小。例如¶6- 10層層的內存模¿PCB設設計來說,選Ó10/20mi((鉆¿焊焊盤)的過孔較好,對于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過孔。在目前技術條件下,很難使用更小尺寸的過孔了(當孔的深度超過鉆孔直徑µ6倍倍時,就無法保證孔壁能均勻鍍銅);對于電源或地線的過孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過孔的兩種寄生參數¡
���? PCB板板上的信號走線盡量不換層,即盡量不要使用不必要的過孔¡
���?電電源和地的管腳要就近打過孔,過孔和管腳之間的引線越短越好¡
���?在在信號換層的過孔附近放置一些接地的過孔,以便為信號提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過孔¡
四¡降降低噪聲與電磁干擾的一些經Ñ
?能能用低速芯片就不用高速的,高速芯片用在關鍵地方¡
?可可用串一個電阻的方法,降低控制電路上下沿跳變速率¡
?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設設置電流阻尼¡
?使使用滿足系統要求的最低頻率時鐘¡
?時時鐘應盡量靠近到用該時鐘的器件,石英晶體振蕩器的外殼要接地¡
?用用地線將時鐘區圈起來,時鐘線盡量短¡
?石石英晶體下面以及對噪聲敏感的器件下面不要走線¡
?時時鐘、總線、片選信號要遠ÀI/O線線和接插件¡
?時時鐘線垂直ÓI/O線線比平行ÓI/O線線干擾小¡? I/O驅驅動電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對進ÈPCB的的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射¡
? MCU無無用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡
?閑閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端¡
?印印制板盡量使Ó45折折線而不Ó90折折線布線,以減小高頻信號對外的發射與耦合¡
?印印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件呀距離再遠一些¡
?單單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗¡
?模模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘¡
?對¶A/D類類器件,數字部分與模擬部分不要交叉¡
?元元件引腳盡量短,去藕電容引腳盡量短¡
?關關鍵的線要盡量粗,并在兩邊加上保護地,高速線要短要直¡
?對對噪聲敏感的線不要與大電流,高速開關線并行¡
?弱弱信號電路,低頻電路周圍不要形成電流環路¡
?任任何信號都不要形成環路,如不可避免,讓環路區盡量小¡?每每個集成電路有一個去藕電容。每個電解電容邊上都要加一個小的高頻旁路電容¡
?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲能電容,使用管狀電容時,外殼要接地¡
?對對干擾十分敏感的信號線要設置包地,可以有效地抑制串擾¡
?信信號在印刷板上傳輸,其延遲時間不應大于所有器件的標稱延遲時間¡
環境效應原Ô
要注意所應用的環境,例如在一個振動或者其他容易使板子變形的環境中采用過細的銅膜導線很容易起皮拉斷等¡
安全工作原Ô
要保證安全工作,例如要保證兩線最小間距要承受所加電壓峰值,高壓線應圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規范原則走線設計要考慮組裝是否方便,例如印制板上有大面積地線和電源線區時(面積超¹500平平方毫米),應局部開窗口以方便腐蝕等。此外還要考慮組裝規范設計,例如元件的焊接點用焊盤來表示,這些焊盤(包括過孔)均會自動不上阻焊油,但是如用填充塊當表貼焊盤或用線段當金手指插頭,而又不做特別處理,(在阻焊層畫出無阻焊油的區域),阻焊油將掩蓋這些焊盤和金手指,容易造成誤解性錯誤£SMD器器件的引腳與大面積覆銅連接時,要進行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應力集Ö而導致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過孔時,必須做一個孔蓋,以防止焊錫流出等。經濟原則遵循該原則要求設計者要對加工,組裝的工藝有足夠的認識和了解,例È5mil的的線做腐蝕要±8mil難難,所以價格要高,過孔越小越貴等熱效應原則在印制板設計時可考慮用以下幾種方法:均勻分布熱負載、給零件裝散熱器,局部或全局強迫風冷。從有利于散熱的角度出發,印制板最好是直立安裝,板與板的距離一般不應小Ó2c,,而且器件在印制板上的排列方式應遵循一定的規則£
同一印制板上的器件應盡可能按其發熱量大小及散熱程度分區排列,發熱量小或耐熱性差的器件(如小信號晶體管、小規模集³
電路、電解電容等)放在冷卻氣流的最上(入口處),發熱量大或耐熱性好的器件(如功率晶體管、大規模集成電路等)放在冷卻Æ
流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£
以便減少這些器件在工作時對其他器件溫度的影響。對溫度比較敏感的器件最好安置在溫度最低的區域(如設備的µ
部),千萬不要將它放在發熱器件的正上方,多個器件最好是在水平面上交錯布局¡設備內印制板的散熱主要依靠空氣流動,所以在設計時要研究空氣流動的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過降額使用,做等溫處理等方法也是熱設計中經常使用的手段¡
資源簡介:PCB 布線原則連線精簡原則連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當然為了達到阻抗匹配而需要進行特殊延長的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應以自己所能承載的電流為基礎進行設計,銅線的載流能力取...
上傳時間: 2013-11-24
上傳用戶:氣溫達上千萬的
資源簡介:PCB 布線原則連線精簡原則連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當然為了達到阻抗匹配而需要進行特殊延長的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應以自己所能承載的電流為基礎進行設計,銅線的載流能力取...
上傳時間: 2015-01-02
上傳用戶:15070202241
資源簡介:PCB布線規則 絕對經典 不看后悔
上傳時間: 2013-10-27
上傳用戶:elinuxzj
資源簡介:PCB布線規則 絕對經典 不看后悔
上傳時間: 2013-11-20
上傳用戶:qiao8960
資源簡介:詳細描述了本人接觸畫板以來的經驗,關于使用DXP的PCB布線擺放規則。
上傳時間: 2013-04-24
上傳用戶:小草123
資源簡介:多篇高速PCB布線的文章,高速PCB板的電源布線設計,高頻PCB設計中出現的干擾分析及對策 ,高速數字印制電路板電源地面層結構對ΔI噪聲抑制的研究,高速PCB板的電源布線設計等等
上傳時間: 2013-07-27
上傳用戶:yyyyyyyyyy
資源簡介:PCB布線經驗總結,大家參考一下,涉及內容均為我在網上收集、整理而轉載,僅用于學習或非商業非盈利目的,如果你要轉載、復制或用作商業盈利目的,請您遵守有關版權的法律法規。
上傳時間: 2013-05-19
上傳用戶:lili1990
資源簡介:PCB使用教程,PCB使用技巧,PCB布線規則
上傳時間: 2013-06-16
上傳用戶:變形金剛
資源簡介:印刷線路板制作技術大全-RF產品設計過程中降低信號耦合的PCB布線技巧
上傳時間: 2013-07-08
上傳用戶:小碼農lz
資源簡介:雖然印制電路板(PCB)布線在高速電路中具有關鍵的作用,但它往往是電路設計過程的最后幾個步驟之一。高速 PCB 布線有很多方面的問題,關于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速電路的布線問題。主要目的在于幫助新用戶當設計高速...
上傳時間: 2013-04-24
上傳用戶:DanXu
資源簡介:PCB布線的規則PCB布線的規則PCB布線的規則PCB布線的規則PCB布線的規則
上傳時間: 2013-06-15
上傳用戶:caiiicc
資源簡介:搜集的一些PCB布線規則,包括華為,及電磁兼容設計等。
上傳時間: 2013-06-06
上傳用戶:cjf0304
資源簡介:PCB布線資料匯總,我在網上搜到的比較經典的關于PCB布線的一些知識,希望對硬件設計人員有用
上傳時間: 2013-07-06
上傳用戶:爺的氣質
資源簡介:實踐電磁兼容設計-PCB布線基本措施,電磁兼容設計的入門掃盲貼,有PCB的截圖,看起來比較直觀。涉及到的理論請參看合嵌電子科技公司編寫的 完整版的 《實踐電磁兼容設計》
上傳時間: 2013-07-03
上傳用戶:glxcl
資源簡介:關于FPGA的BGA封裝的PCB布線知識,對BGA封裝的PCB布線有較大幫助
上傳時間: 2013-09-01
上傳用戶:gonuiln
資源簡介:華為PCB布線規范
上傳時間: 2013-11-22
上傳用戶:Alick
資源簡介:超強PCB布線設計經驗談附原理圖
上傳時間: 2013-11-22
上傳用戶:行者Xin
資源簡介:觸摸電容PCB布線
上傳時間: 2013-10-10
上傳用戶:540750247
資源簡介:PCB布線的直角走線、差分走線和蛇形線基礎理論
上傳時間: 2013-10-10
上傳用戶:haohao
資源簡介:PCB布線之超級攻略
上傳時間: 2013-11-16
上傳用戶:xiaowei314
資源簡介:PCB布線后檢查有錯誤的處理方法
上傳時間: 2013-11-15
上傳用戶:ginani
資源簡介:史上最強大的PCB布線攻略,從最基礎開始介紹,邊講項目邊解釋理論,實現理論和實踐的相結合
上傳時間: 2013-11-18
上傳用戶:菁菁聆聽
資源簡介:開關電源的PCB布線設計
上傳時間: 2013-10-27
上傳用戶:jennyzai
資源簡介:在進行PCB布線時需要注意的各種問題,如何走線,如何布局
上傳時間: 2013-11-25
上傳用戶:hebanlian
資源簡介:PCB布線設計
上傳時間: 2013-10-28
上傳用戶:blacklee
資源簡介:PCB布線的常見規則
上傳時間: 2014-12-24
上傳用戶:onewq
資源簡介:PCB設計原則
上傳時間: 2013-11-06
上傳用戶:zhaoke2005
資源簡介:PCB布線經驗全套
上傳時間: 2014-01-09
上傳用戶:AISINI005
資源簡介:PCB布線設計經驗。
上傳時間: 2014-12-24
上傳用戶:cazjing
資源簡介:本內容匯總了近30個PCB布線知識面試題是PCB工程師必備的知識點總結,也是面試者需要的知識。如何處理實際布線中的一些理論沖突的問題,在高速設計中,如何解決信號的完整性問題?差分布線方式是如何實現的?對于只有一個輸出端的時鐘信號線,如何實現差分布線?...
上傳時間: 2013-12-15
上傳用戶:asdfasdfd