V7610路由設(shè)置手冊(英文),我好不容易找到的,在這里分享給需要的朋友。
上傳時(shí)間: 2022-05-01
上傳用戶:
GD32F103的移植說明和開發(fā)指南,幫助新手快速了解GD32F103芯片,縮短上手時(shí)間。本教程結(jié)合官方的用戶手冊以及固件庫例程,通過實(shí)際例程講解以及實(shí)驗(yàn)現(xiàn)象來幫助讀者理解和使 用 GD32F130xx 這 個(gè) 系 列 的 芯 片 。 軟 件 平 臺(tái) 使 用 的 是 MDK-ARM 和 官 方 外 設(shè) 驅(qū) 動(dòng) 庫 GD32F1x0_Firmware_Library_v3.1.0(庫函數(shù)開發(fā)),硬件使用技新 GD32F130G8U6 核心板 V1.0 和 GD-LINK 下載&調(diào)試器。 教程從開發(fā)平臺(tái)介紹、開發(fā)環(huán)境搭建、建立工程等基礎(chǔ)內(nèi)容,到 GD13F130xx 外設(shè)應(yīng)用,包括: GPIO應(yīng)用、EXTI應(yīng)用、CLK應(yīng)用、USART 應(yīng)用、TIMER 應(yīng)用、I2C應(yīng)用、SPI應(yīng)用、ADC應(yīng)用、FWDGT 應(yīng)用和 WWDGT 應(yīng)用等十大部分內(nèi)容。外設(shè)應(yīng)用部分的內(nèi)容都配有源碼,并配合硬件平臺(tái)進(jìn)行實(shí)驗(yàn)講 解。教程面對的對象是具有一定的 MCU 編程基礎(chǔ)以及 C 語言基礎(chǔ)的,主旨是幫助開發(fā)者快速入門和快速 開發(fā)使用 GD32F130xx 系列產(chǎn)品。
標(biāo)簽: gd32f103
上傳時(shí)間: 2022-06-18
上傳用戶:1208020161
從路由器底層深度透析路由技術(shù)原理當(dāng)IP子網(wǎng)中的一臺(tái)主機(jī)發(fā)送IP分組給同一IP子網(wǎng)的另一臺(tái)主機(jī)時(shí),它將直接把IP分組送到網(wǎng)絡(luò)上,對方就能收到。而要送給不同IP于網(wǎng)上的主機(jī)時(shí),它要選擇一個(gè)能到達(dá)目的子網(wǎng)上的路由器,把IP分組送給該路由器,由路由器負(fù)責(zé)把IP分組送到目的地。如果沒有找到這樣的路由器,主機(jī)就把IP分組送給一個(gè)稱為“缺省網(wǎng)關(guān)(default gateway)”的路由器上。“缺省網(wǎng)關(guān)”是每臺(tái)主機(jī)上的一個(gè)配置參數(shù),它是接在同一個(gè)網(wǎng)絡(luò)上的某個(gè)路由器端口的IP地址。路由器轉(zhuǎn)發(fā)IP分組時(shí),只根據(jù)IP分組目的IP地址的網(wǎng)絡(luò)號部分,選擇合適的端口,把IP分組送出去。同主機(jī)一樣,路由器也要判定端口所接的是否是目的子網(wǎng),如果是,就直接把分組通過端口送到網(wǎng)絡(luò)上,否則,也要選擇下一個(gè)路由器來傳送分組。路由器也有它的缺省網(wǎng)關(guān),用來傳送不知道往哪兒送的IP分組。
標(biāo)簽: 路由器
上傳時(shí)間: 2022-06-27
上傳用戶:
近年來,近距離無線傳輸技術(shù)是發(fā)展最快、最引入注目的技術(shù),而ZigBee恰恰是填補(bǔ)了低速率無線通信技術(shù)的空缺,與其他標(biāo)準(zhǔn)在應(yīng)用上相得益彰。它專注于近距離傳輸,成本低、同時(shí)入門檻也低,雖然其出現(xiàn)較晚,但目前已經(jīng)得到人們越來越多的關(guān)注,成為無線技術(shù)研究的一個(gè)新熱點(diǎn)。 本文在詳細(xì)分析了傳統(tǒng)的抄表方式和無線抄表系統(tǒng)的發(fā)展?fàn)顩r以及相關(guān)的無線數(shù)據(jù)傳輸技術(shù)的基礎(chǔ)上,提出了基于ZigBee技術(shù)的無線抄表系統(tǒng)的方案。論文在研究ZigBee組網(wǎng)技術(shù)的基礎(chǔ)上,設(shè)計(jì)了基于ZigBee開發(fā)平臺(tái)的無線嵌入式抄表系統(tǒng),編寫了相應(yīng)的軟件,完成了相應(yīng)的調(diào)試和分析,并進(jìn)行了系統(tǒng)的可靠性、實(shí)時(shí)性和安全性等問題分析。為了減少系統(tǒng)由于節(jié)點(diǎn)路由而造成的功耗損耗過大的問題,本文在組網(wǎng)應(yīng)用過程中采用Tree+AODVjr的路由算法,從而保持系統(tǒng)能夠保持較小功耗的情況下進(jìn)行數(shù)據(jù)的多跳路由,同時(shí)以ARM S3C2410為核心實(shí)現(xiàn)了基站設(shè)計(jì),實(shí)現(xiàn)小區(qū)電表數(shù)據(jù)的集中采集,并通過GPRS/GSM模塊實(shí)現(xiàn)基站和抄表中心的數(shù)據(jù)傳輸和實(shí)時(shí)控制,在此基礎(chǔ)上,對抄表系統(tǒng)軟件也進(jìn)行了相應(yīng)的設(shè)計(jì)。 通過單點(diǎn)對單點(diǎn)、星形網(wǎng)絡(luò)數(shù)據(jù)傳輸實(shí)驗(yàn),取得了相應(yīng)的實(shí)驗(yàn)數(shù)據(jù),對于協(xié)議的特點(diǎn)、系統(tǒng)可靠性和功耗情況有了整體把握,為今后ZigBee技術(shù)的進(jìn)一步研究和應(yīng)用打下了堅(jiān)實(shí)基礎(chǔ)。 實(shí)驗(yàn)結(jié)果顯示,本文提出的方案切實(shí)可行,并且采用ZigBee技術(shù)具有節(jié)約資源、操作方便、可靠性高而且易于管理等特點(diǎn),基站和系統(tǒng)利用較為成熟的GPRS/GSM網(wǎng)絡(luò)技術(shù)進(jìn)行通訊,既滿足了實(shí)時(shí)性要求,又降低了成本。
標(biāo)簽: ZIGBEE 嵌入式 自動(dòng)抄表系統(tǒng)
上傳時(shí)間: 2013-06-27
上傳用戶:kjgkadjg
隨著生活水平的提高,人們越來越關(guān)注自己的身體健康,血壓是反映人體生理狀況的最重要指標(biāo)之一,正常的血壓是保證身體健康的重要條件。 另外血壓也是重癥病人監(jiān)護(hù)的重要指標(biāo),準(zhǔn)確、及時(shí)地監(jiān)測血壓,對于了解病情、診斷疾病和保障危重病人安全都極為重要。因此,研制高性能的血壓監(jiān)控系統(tǒng)具有重要的現(xiàn)實(shí)意義。 針對以上所述,本文提出了一種采用遠(yuǎn)程血壓監(jiān)控系統(tǒng)的解決方案,它融合計(jì)算機(jī)技術(shù)、測控技術(shù)和網(wǎng)絡(luò)通訊技術(shù)為一體,使電子血壓系統(tǒng)實(shí)現(xiàn)網(wǎng)絡(luò)化。本系統(tǒng)將采集到的血壓信息經(jīng)處理后顯示到液晶屏上,同時(shí)將此信息以TCP/IP的方式發(fā)送到網(wǎng)絡(luò)上,這就是本設(shè)計(jì)的目的所在。 本論文在開始介紹了人體生理信號的特點(diǎn)及其測量條件之后,詳細(xì)研究分析了血壓測量原理以及舒張壓和收縮壓的判別。論文的重點(diǎn)放在系統(tǒng)硬件和軟件兩個(gè)方面的設(shè)計(jì)。在硬件方面,以ARM Cortex-M3內(nèi)核的處理器LM3S8962作為控制器(內(nèi)部集成有A/D轉(zhuǎn)換器和以太網(wǎng)控制器等),使得硬件系統(tǒng)的設(shè)計(jì)簡單化。整個(gè)硬件系統(tǒng)電路由六部分構(gòu)成:處理器LM3S8962最小系統(tǒng)電路;電源模塊:JTAG接口電路:血壓檢測模塊;液晶顯示模塊;網(wǎng)絡(luò)接口。其中,血壓檢測模塊是整個(gè)系統(tǒng)設(shè)計(jì)的關(guān)鍵部分和難點(diǎn)部分,它主要是將袖壓的直流部分和交流部分分離出來送到A/D轉(zhuǎn)換器。軟件方面,這個(gè)部分是第四章的系統(tǒng)軟件的設(shè)計(jì),首先把實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ移植到處理器LM3S8962上,然后講解了應(yīng)用程序的設(shè)計(jì)(由三個(gè)部分組成),分別是A/D轉(zhuǎn)換處理程序設(shè)計(jì)、液晶顯示程序設(shè)計(jì)和網(wǎng)絡(luò)通訊程序設(shè)計(jì)。論文的最后對系統(tǒng)的軟硬件調(diào)試做了簡單的介紹以及全文的總結(jié)。 關(guān)鍵詞:TCP/IP 示波法 舒張壓 收縮壓 μc/OS-Ⅱ
標(biāo)簽: 遠(yuǎn)程 血壓監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-06-17
上傳用戶:yph853211
光伏發(fā)電是集開發(fā)可再生能源、改善生態(tài)環(huán)境于一體的重大課題,有巨大的經(jīng)濟(jì)、社會(huì)效益和學(xué)術(shù)研究價(jià)值。 本文首先介紹了3kW光伏并網(wǎng)逆變器系統(tǒng)的組成和結(jié)構(gòu)。3kW光伏并網(wǎng)逆變器采用兩級式結(jié)構(gòu),主電路由前級Boost變換器和后級的單相逆變橋組成。控制部分以DSP(DSP56F803)為核心,實(shí)現(xiàn)了光伏陣列最大功率點(diǎn)的跟蹤控制,以及產(chǎn)生與電網(wǎng)壓同頻同相的正弦電流,實(shí)現(xiàn)并網(wǎng)的功能。本文重點(diǎn)對逆變器系統(tǒng)的最大功率點(diǎn)跟蹤(MPPT)控制進(jìn)行研究。 針對基于外特性建立的光伏陣列模型雖然簡單、參數(shù)易解,但精度低的問題,本文建立了基于物理特性的光伏陣列模型,并考慮光照強(qiáng)度、環(huán)境溫度對光伏陣列的影響,模型參數(shù)與實(shí)際參數(shù)嚴(yán)格對應(yīng)。將幾種最大功率點(diǎn)跟蹤算法應(yīng)用于所建立的光伏陣列模型使用MATLAB進(jìn)行仿真,分析仿真結(jié)果,比較各種算法的優(yōu)缺點(diǎn),總結(jié)出每種算法所適用的環(huán)境,并給出了最大功率點(diǎn)跟蹤控制在并網(wǎng)逆變器系統(tǒng)的實(shí)現(xiàn)策略。 設(shè)計(jì)了適用于額定功率為100W的光伏陣列最大功率點(diǎn)跟蹤的Boost電路,分別給出了利用PIC單片機(jī)16F873實(shí)現(xiàn)擾動(dòng)觀察法和增量電導(dǎo)法的程序流程圖,實(shí)現(xiàn)了這兩種算法控制下光伏陣列的最大功率點(diǎn)跟蹤,并分析了兩種算法的跟蹤性能。
標(biāo)簽: 3kW 光伏并網(wǎng) 逆變器
上傳時(shí)間: 2013-04-24
上傳用戶:fudong911
無線傳感器網(wǎng)絡(luò)(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點(diǎn)組成,這些節(jié)點(diǎn)部署在監(jiān)測區(qū)域內(nèi)通過無線通信方式,形成的一個(gè)多跳自組織的網(wǎng)絡(luò)。整個(gè)網(wǎng)絡(luò)的作用是協(xié)作地感知、采集和處理網(wǎng)絡(luò)覆蓋區(qū)域中監(jiān)測對象的信息,并發(fā)送給觀察者,可廣泛應(yīng)用于環(huán)境監(jiān)測、醫(yī)療護(hù)理、軍事、商業(yè)等多個(gè)領(lǐng)域。 媒體訪問控制(Medium Access Control,MAC)協(xié)議處于無線傳感器網(wǎng)絡(luò)協(xié)議的物理層和路由層之間,用于在傳感器節(jié)點(diǎn)間公平有效地共享通信媒介,對傳感器網(wǎng)絡(luò)的性能有較大影響。與傳統(tǒng)無線網(wǎng)絡(luò)不同,提高能量效率和可擴(kuò)展性是無線傳感器網(wǎng)絡(luò)MAC協(xié)議設(shè)計(jì)的主要目標(biāo)。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實(shí)現(xiàn)。首先介紹了無線傳感器網(wǎng)絡(luò)的體系結(jié)構(gòu)、MAC協(xié)議的設(shè)計(jì)要求以及已有的MAC層協(xié)議,討論了無線傳感器網(wǎng)絡(luò)MAC層的主要要求和功能。然后詳細(xì)介紹和分析了IEEE802.15.4的MAC協(xié)議,并在此基礎(chǔ)上,通過NS2平臺(tái)對MAC層協(xié)議進(jìn)行了仿真,研究不同網(wǎng)絡(luò)負(fù)荷下信道訪問機(jī)制的各個(gè)參數(shù)對吞吐量,丟包率,傳輸延時(shí)的影響,分析了隱蔽站問題、確認(rèn)幀機(jī)制。 本文對MAC層中的主要功能,諸如數(shù)據(jù)收發(fā)、幀處理、信道接入方式以及幀檢驗(yàn)等提出了基于FPGA的硬件解決方法。設(shè)計(jì)選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進(jìn)行時(shí)序仿真驗(yàn)證,最終下載到自主設(shè)計(jì)Altera公司的Cyclone開發(fā)板中。 對設(shè)計(jì)的驗(yàn)證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進(jìn)行驗(yàn)證,然后下載到與CC2430開發(fā)板相連接的FPGA中對設(shè)計(jì)進(jìn)行驗(yàn)證測試。驗(yàn)證流程是功能仿真、時(shí)序仿真和板級調(diào)試,最終通過測試,驗(yàn)證了該設(shè)計(jì)的功能。測試結(jié)果表明,該模塊能滿足無線傳感器網(wǎng)絡(luò)低速率應(yīng)用環(huán)境的需要,具有優(yōu)良的擴(kuò)展性能,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。
標(biāo)簽: FPGA MAC 無線傳感器網(wǎng)絡(luò)
上傳時(shí)間: 2013-06-14
上傳用戶:竺羽翎2222
本文提出了一種基于FPGA的硬件防火墻的實(shí)現(xiàn)方案,采用了FPGA來實(shí)現(xiàn)千兆線速的防火墻。傳統(tǒng)的基于X86等通用CPU的防火墻無法支撐快速增長的網(wǎng)絡(luò)速度,無法實(shí)現(xiàn)線速過濾和轉(zhuǎn)發(fā)。本文在采用FPGA可編程器件+通用CPU模式下,快速處理網(wǎng)絡(luò)數(shù)據(jù)。網(wǎng)絡(luò)數(shù)據(jù)在建立連接跟蹤后,直接由FPGA實(shí)現(xiàn)的快速處理板直接轉(zhuǎn)發(fā),實(shí)現(xiàn)了網(wǎng)絡(luò)數(shù)據(jù)的線速處理,通用CPU在操作系統(tǒng)支持下,完成網(wǎng)絡(luò)數(shù)據(jù)的連接跟蹤的創(chuàng)建、維護(hù),對網(wǎng)絡(luò)規(guī)則表的維護(hù)等工作。FPGA硬件板和CPU各司所長,實(shí)現(xiàn)快速轉(zhuǎn)發(fā)的目的。 本文設(shè)計(jì)了基于FPGA的硬件板的硬件規(guī)格,提出了硬件連接跟蹤表的存儲(chǔ)模式,以及規(guī)則表的存儲(chǔ)模式和定義等; 防火墻系統(tǒng)軟件采用NetBSD操作系統(tǒng),完成了硬件板的NetBSD的驅(qū)動(dòng);在軟件系統(tǒng)完成了新建連接的建立、下發(fā)、老化等工作;在連接跟蹤上完成了規(guī)則的建立、刪除、修改等工作。 本文完成了防火墻的實(shí)現(xiàn)。實(shí)現(xiàn)了基于連接跟蹤的包過濾、地址轉(zhuǎn)換(NAT),設(shè)計(jì)了連接跟蹤的關(guān)鍵數(shù)據(jù)結(jié)構(gòu),包過濾的關(guān)鍵數(shù)據(jù)結(jié)構(gòu)等,重用了NetBSD操作系統(tǒng)的路由。本文針對地址轉(zhuǎn)換應(yīng)用程序的穿透問題,新增了部分實(shí)現(xiàn)。 在DoS攻擊是一種比較常見的攻擊網(wǎng)絡(luò)手段,本文采用了軟硬件結(jié)合的方法,不僅在軟件部分做了完善,也在硬件部分采取了相應(yīng)的措施,測試數(shù)據(jù)表明,對常見的Syn洪水攻擊效果明顯。 在實(shí)踐過程中,我們發(fā)現(xiàn)了NetBSD操作系統(tǒng)內(nèi)核的軟件缺陷,做了修正,使之更完善。 經(jīng)過測試分析,本方案不僅明顯的優(yōu)于X86方案,和基于NP方案、基于ASIC方案比較,具有靈活、可配置、易升級的優(yōu)點(diǎn)。
上傳時(shí)間: 2013-06-21
上傳用戶:zxh1986123
I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來實(shí)現(xiàn)一個(gè)隨機(jī)讀/寫的I2C接口電路,實(shí)現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實(shí)現(xiàn)讀、寫等功能,傳輸速率實(shí)現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開發(fā)平臺(tái)上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測試結(jié)果。 首先,介紹了微電子設(shè)計(jì)的發(fā)展概況以及設(shè)計(jì)流程,重點(diǎn)介紹了HDL/FPGA的設(shè)計(jì)流程。其次,對I2C串行總線進(jìn)行了介紹,重點(diǎn)說明了總線上的數(shù)據(jù)傳輸格式并對所使用的AT24C02 E2PROM存儲(chǔ)器的讀/寫時(shí)序作了介紹。第三,基于Verilog _HDL設(shè)計(jì)了隨機(jī)讀/寫的I2C接口電路、測試模塊和顯示電路;接口電路由同步有限狀態(tài)機(jī)(FSM)來實(shí)現(xiàn);測試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個(gè)數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r(shí)序,從而驗(yàn)證電路設(shè)計(jì)的正確性。最后,論文對所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。
上傳時(shí)間: 2013-06-27
上傳用戶:liuchee
國外信號完整性的經(jīng)典之作,中文譯本 本書全面論述了信號完警性問題,主要講述了信號完整性和物理設(shè)概念,帶寬、電感和特性阻抗的實(shí)質(zhì)含義,電阻、電容、電感和阻擾的相關(guān)分析,解決信號完整性問題的四個(gè)實(shí)用技術(shù)手段,物理互連世計(jì)對信號完格性的影響,數(shù)學(xué)推導(dǎo)背后隱藏的解決方案,以及改進(jìn)信號完整推薦的設(shè)計(jì)準(zhǔn)則等。該書與其他大多數(shù)同類書籍相比更強(qiáng)調(diào)直觀理解、實(shí)用工具和工程實(shí)踐,它以入門式的切入方式,使得讀者很容易認(rèn)識(shí)到物理互連影響電氣性能的實(shí)質(zhì),從而可以盡快掌握信號完整性設(shè)計(jì)技術(shù)。本書作者以實(shí)踐專家的視角指出了造成信號完整性問題的根源,特別給出了在設(shè)計(jì)前期階段的問題解決方案,這是面向電子工業(yè)界的設(shè)技工程師和產(chǎn)品負(fù)責(zé)人的一本具有實(shí)用價(jià)值的參考書,其目的在于幫助也們在信號完整性問題出現(xiàn)之前能提前發(fā)現(xiàn)并及早加以解決,同時(shí)也可作為相關(guān)專業(yè)水本科生及研究生的教學(xué)指導(dǎo)用書
上傳時(shí)間: 2013-04-24
上傳用戶:bangbangbang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1