發(fā)光二極體(Light Emitting Diode, LED)為半導(dǎo)體發(fā)光之固態(tài)光源。它成為具省電、輕巧、壽命長、環(huán)保(不含汞)等優(yōu)點之新世代照明光源。目前LED已開始應(yīng)用於液晶顯示
上傳時間: 2013-04-24
上傳用戶:王慶才
51單片機定時器時間計算工具,即是計算定時器溢出時間TH0,TL0也是研究51單片機定時器的軟件模形。軟件中分析了定時器的工作流程和寄存器功能。可以助你更深刻的了解51單片機定時器。
上傳時間: 2013-06-13
上傳用戶:wengtianzhu
51單片機定時器時間計算工具,即是計算定時器溢出時間TH0,TL0也是研究51單片機定時器的軟件模形。軟件中分析了定時器的工作流程和寄存器功能。可以助你更深刻的了解51單片機定時器。
上傳時間: 2013-05-24
上傳用戶:Aidane
圖像處理技術(shù)是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一。目前,數(shù)字圖像處理技術(shù)被廣泛應(yīng)用于航空航體、通信、醫(yī)學(xué)及工業(yè)生產(chǎn)領(lǐng)域中。圖像處理系統(tǒng)的硬件實現(xiàn)一般來講有三種方式:專用的圖像處理器件主要有專用集成芯片(Application SpecificIntegrated Circuit)、數(shù)字信號處理器(Digital Signal Process)和現(xiàn)場可編程門陣列(FieldProgrammable GateArray)以及相關(guān)電路組成。它們可以實時高速完成各種圖像處理算法。圖像處理中,低層的圖像預(yù)處理的數(shù)據(jù)量很大,要求處理速度快,但運算結(jié)果相對比較簡單。相對于其他兩種系統(tǒng),基于FPGA的圖像處理系統(tǒng)非常合適用于圖像的預(yù)處理。 本文設(shè)計了一種基于FPGA的圖像處理系統(tǒng)。它的主要功能有:對攝像頭送來的視頻數(shù)據(jù)進行采集,并把它數(shù)字化;實現(xiàn)中值濾波和邊緣檢測這兩種圖像增強算法;將數(shù)字視頻信號轉(zhuǎn)換為模擬信號。 圖像處理系統(tǒng)由主處理器單元、圖像編碼單元和圖像解碼單元三部分組成。FPGA作為整個系統(tǒng)的核心器件,不僅要模擬出12C總線協(xié)議,完成視頻解碼芯片和編碼芯片的初始化;還要對視頻流同步信號提取,實現(xiàn)圖像采集控制,并將圖像信號存儲在SRAM中;圖像增強算法也是在FPGA中實現(xiàn)。采用PHILIPS公司的專用視頻解碼芯片SAA7111A將模擬視頻轉(zhuǎn)化數(shù)字視頻;視頻編碼芯片SAA7121完成數(shù)字視頻到模擬視頻的轉(zhuǎn)化。
標簽: FPGA 圖像處理系統(tǒng)
上傳時間: 2013-07-19
上傳用戶:標點符號
本文針對應(yīng)用于軍用直升機上的Doppler/SINS組合導(dǎo)航系統(tǒng)對導(dǎo)航計算機高精度、高性能的要求,設(shè)計出一種基于DSP(TMS320C6713)和FPGA(Spartan-3E XC3S500E) 協(xié)同合作的機載導(dǎo)航計算機系統(tǒng)。在分析Doppler/SINS組合導(dǎo)航系統(tǒng)模型的特點和系統(tǒng)對導(dǎo)航計算機的需求后,提出了基于DSP和FPGA的機載導(dǎo)航計算機整體設(shè)計方案,該方案采用DSP負責(zé)導(dǎo)航解算,利用FPGA強大的內(nèi)部資源擴展系統(tǒng)的通信接口,完成外圍通信模塊控制信號的整合。在導(dǎo)航計算機整體設(shè)計方案,包括硬件設(shè)計方案和軟件設(shè)計方案確立的基礎(chǔ)上,首先對 DSP和FPGA芯片進行選型,其次對實現(xiàn)各個功能模塊的關(guān)鍵技術(shù)進行研究和開發(fā),包括基于FPGA的數(shù)據(jù)通信模塊、基于DSP的處理器模塊以及數(shù)據(jù)存儲模塊,開發(fā)過程中做了大量的仿真和驗證,最后對系統(tǒng)進行綜合測試和聯(lián)調(diào),并進行了地面跑車實驗。實驗結(jié)果證明:系統(tǒng)能夠?qū)崟r采集IMU角速率和加速度、Doppler雷達的速度等信息,能夠?qū)MU、Doppler、GPS、航姿系統(tǒng)、高度表等信息進行導(dǎo)航解算,生成當(dāng)前位置、姿態(tài)等導(dǎo)航數(shù)據(jù),并能夠完成與機載電子設(shè)備間的數(shù)據(jù)通信與控制。多次的聯(lián)調(diào)和跑車實驗結(jié)果證明,機載導(dǎo)航計算機達到了預(yù)期設(shè)計的目的,可以有效提高導(dǎo)航系統(tǒng)的運算精度,實現(xiàn)了高性能、小體積、低成本的要求,系統(tǒng)具有較高的應(yīng)用價值。關(guān)鍵詞:Doppler/SINS組合導(dǎo)航,導(dǎo)航計算機,DSP,FPGA
標簽: FPGA DSP 機載 導(dǎo)航計算機
上傳時間: 2013-07-25
上傳用戶:cc1915
運算放大器設(shè)計精華,助你用好運放!一起努力
標簽: 運算 放大器設(shè)計
上傳時間: 2013-07-28
上傳用戶:奈雁歸dxh
ABEL設(shè)計軟件是一種高級編譯型可編程邏輯設(shè)計軟件, 只需要輸入符合語法規(guī)定的邏輯描述,就能設(shè)計各種不同類型 的PLD器件。這種軟件可以對用戶的邏輯設(shè)計進行語法檢查、 邏輯化簡、自動生成符合標準的JEDEC文件(“.JED”文件), 還能將用戶的設(shè)計要求與所選器件的功能相結(jié)合,分析檢查用 戶的設(shè)計目的是否切實可行,目前已經(jīng)成為國際通用的PLD輔 助設(shè)計軟件之一。
上傳時間: 2013-08-03
上傳用戶:20160811
北京航空航天大學(xué)出版社,周航慈 吳光文著,【基于嵌入式實時操作系統(tǒng)的程序設(shè)計技術(shù)】,2006年11月第1版。本書詳細介紹了基于嵌入式實時操作系統(tǒng)的程序設(shè)計技術(shù),書中介紹的內(nèi)容以源碼開放的嵌入式實時操作系統(tǒng)μC/OSII為軟件運行環(huán)境,以ARM7為硬件環(huán)境。本書內(nèi)容深入淺出,為加深理解,列舉了很多程序設(shè)計實例和實驗。
標簽: 73 嵌入式 實時操作系統(tǒng) 程序設(shè)計
上傳時間: 2013-04-24
上傳用戶:新手無憂
北京航空航天大學(xué)出版社,周航慈 吳光文著,【基于嵌入式實時操作系統(tǒng)的程序設(shè)計技術(shù)】,2006年11月第1版。本書詳細介紹了基于嵌入式實時操作系統(tǒng)的程序設(shè)計技術(shù),書中介紹的內(nèi)容以源碼開放的嵌入式實時操作系統(tǒng)μC/OSII為軟件運行環(huán)境,以ARM7為硬件環(huán)境。本書內(nèi)容深入淺出,為加深理解,列舉了很多程序設(shè)計實例和實驗。
標簽: 146 74 嵌入式 實時操作系統(tǒng)
上傳時間: 2013-07-06
上傳用戶:時代電子小智
北京航空航天大學(xué)出版社,周航慈 吳光文著,【基于嵌入式實時操作系統(tǒng)的程序設(shè)計技術(shù)】,2006年11月第1版。本書詳細介紹了基于嵌入式實時操作系統(tǒng)的程序設(shè)計技術(shù),書中介紹的內(nèi)容以源碼開放的嵌入式實時操作系統(tǒng)μC/OSII為軟件運行環(huán)境,以ARM7為硬件環(huán)境。本書內(nèi)容深入淺出,為加深理解,列舉了很多程序設(shè)計實例和實驗。
標簽: 147 218 嵌入式 實時操作系統(tǒng)
上傳時間: 2013-07-30
上傳用戶:chongchong2016
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1