以太網(wǎng)是局域網(wǎng)中應用最廣泛的聯(lián)網(wǎng)技術,其速率已經(jīng)從最初的10Mbit/s發(fā)展到現(xiàn)在的10Gbit/s,而且其應用領域也已經(jīng)從最初的局域網(wǎng)延伸到城域網(wǎng)、廣域網(wǎng).介質訪問控制(MAC)子層是以太網(wǎng)的核心,以太網(wǎng)的操作是基于MAC協(xié)議的.該文的主要內容是以太網(wǎng)MAC的FPGA設計,設計的MAC符合IEEE802.3規(guī)范,可以通過MII或RMII連到物理層,并且提供流量控制、統(tǒng)計信息收集、內部寄存器配置等功能.該論文的設計輸入是采用VHDL語言來完成的,通過在EDA工具下的仿真和綜合,驗證了設計的正確性和實用性.
標簽:
10100M
FPGA
MAC
以太網(wǎng)
上傳時間:
2013-04-24
上傳用戶:stampede
該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統(tǒng)中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現(xiàn),不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現(xiàn),大大的降低了硬件實現(xiàn)的復雜度,并且因為在硬件實現(xiàn)上,采用了3級流水線(pipe-line)的處理結構.RS編碼器的設計中,利用有限域常數(shù)乘法器的特性對編碼電路進行優(yōu)化.這些技術的采用大大的提高了RS編/解碼器的效率,節(jié)省了RS編/解碼器所占用資源.
標簽:
FPGA
DVB
RS編解碼
上傳時間:
2013-08-05
上傳用戶:BOBOniu