亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通信、數(shù)(shù)字信號(hào)處理

  • 基于ARM9的嵌入式Linux開發(fā)平臺構建與Boa的實現(xiàn).rar

    隨著計算機技術、通信技術的飛速發(fā)展和3C(計算機、通信、消費電子)的融合,嵌入式系統(tǒng)已經(jīng)滲透到各個領域。在32位嵌入式微處理器市場上,基于ARM(Advanced RISC Machine)內核的微處理器在市場上處于絕對的領導地位,因此追蹤ARM技術的發(fā)展趨勢顯得尤為重要。在嵌入式操作系統(tǒng)的選擇上,Linux一直因其內核精簡、代碼開放、易于移植等特點受到廣大嵌入式系統(tǒng)工程師的青睞。另外,嵌入式系統(tǒng)一旦具備網(wǎng)絡接入功能,其信息處理能力更加強大,因此有必要為嵌入式系統(tǒng)構建Web服務器。 本文主要目的是研究基于ARM的嵌入式Linux開發(fā)平臺構建,并在此基礎上進行網(wǎng)絡應用程序的開發(fā)。 文章深入剖析了ARM9的體系結構,介紹了基于ARM9的S3C2410開發(fā)板的特性及資源;闡述了嵌入式操作系統(tǒng)的相關知識及嵌入式Linux移植的基本方法;搭建了移植所需要的開發(fā)環(huán)境,主要包括在宿主機Linux操作系統(tǒng)下編譯arm-linux交叉編譯工具等;然后詳細闡述了嵌入式Linux開發(fā)平臺的構建過程,包括對BootLoader的分析和移植,Linux2.6內核的結構分析、代碼修改以及內核裁減、配置和移植,網(wǎng)卡驅動程序的移植,以及根文件系統(tǒng)的創(chuàng)建。按文中提供的方法和技巧可以很方便的建立一個ARM-Linux開發(fā)平臺。 文章最后給出了基于所建平臺的網(wǎng)絡應用,即在上述所建的軟硬件平臺上創(chuàng)建Web服務器Boa,并基于Boa進行應用開發(fā)。最終實現(xiàn)了基于Boa嵌入式Web服務器的服務器端表單處理程序,實現(xiàn)了PC機與目標板的動態(tài)網(wǎng)頁交互功能,并且,通過PC機IE瀏覽器可以直接控制目標板上的硬件和可執(zhí)行程序,以實現(xiàn)對目標板的遠程監(jiān)控功能。

    標簽: Linux ARM9 Boa

    上傳時間: 2013-04-24

    上傳用戶:kernaling

  • 基于CAN總線的嵌入式測控系統(tǒng)的研究.rar

    本文在分析了嵌入式技術及控制系統(tǒng)的發(fā)展概況后,首先對現(xiàn)場總線,主要是CAN總線的技術特點進行了全面的介紹,并重點對CAN總線網(wǎng)絡中數(shù)據(jù)傳輸?shù)膶崟r性問題及改善的方案進行了分析和研究。之后利用嵌入式技術實現(xiàn)了基于CAN總線的網(wǎng)絡測控系統(tǒng)。該系統(tǒng)的主控節(jié)點,即ARM平臺采用32位的嵌入式處理器AR2M和嵌入式實時操作系統(tǒng)μC/OS-Ⅱ來實現(xiàn),并在該平臺上完成了系統(tǒng)多任務的建立,包括與底層CAN網(wǎng)絡的通信、液晶顯示輸出和嵌入式Web服務器等。 論文共分六章。第一章介紹了控制系統(tǒng)的發(fā)展過程、嵌入式技術及其發(fā)展現(xiàn)狀,并引出了課題的背景和研究意義,給出了主要研究內容。第二章著重介紹了CAN現(xiàn)場總線技術,并對其工作原理和CAN總線系統(tǒng)的實時性進行了分析。第三章論述了CAN總線測控網(wǎng)絡的實現(xiàn)以及CAN測控網(wǎng)絡與Internet集成的必要性,并給出了本文的系統(tǒng)設計方案、工作原理和組成。第四章論述了基于CAN總線的嵌入式測控系統(tǒng)的設計與實現(xiàn),詳細闡述了系統(tǒng)的硬件、軟件設計思路和實現(xiàn)方法。硬件方面,介紹了硬件平臺中的主處理器LPC2292和整個硬件邏輯模塊。軟件設計上實現(xiàn)了μC/OS-Ⅱ實時操作系統(tǒng)在ARM7上的移植,并完成了嵌入式系統(tǒng)下多任務的建立。第五章介紹了以QXLPC-Ⅲ過程控制系統(tǒng)為應用對象,進行的實際應用實驗,該實驗對被控過程的部分物理量進行了檢測,驗證了本方案的可行性。第六章對全文進行了總結,給出了有待進一步研究的問題,并對后續(xù)工作進行了展望。

    標簽: CAN 總線 嵌入式

    上傳時間: 2013-06-03

    上傳用戶:zttztt2005

  • 基于USB2.0FPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設計.rar

    隨著科學技術的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規(guī)范,以其使用方便、易于擴展、速度快等優(yōu)點而被廣泛地應用于數(shù)據(jù)采集系統(tǒng)中。現(xiàn)場可編程門陣列最大的特點是結構靈活,開發(fā)周期較短,適合于實時信號處理,已被廣泛應用于通信、數(shù)據(jù)采集、圖像處理等諸多領域。 @@ 本文充分利用USB和FPGA的上述優(yōu)點,設計了一種基于USB2.0技術和FPGA技術相結合的高速數(shù)據(jù)采集系統(tǒng)。 @@ 首先,對數(shù)據(jù)采集基本理論及系統(tǒng)相關技術進行了簡單地介紹。 @@ 其次,對以ADC轉換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數(shù)據(jù)采集系統(tǒng)進行了硬件設計和分析,并在此設計的基礎上給出相應的原理圖、PCB。硬件設計主要包括FPGA與ADC和FX2之間的接口電路設計以及硬件邏輯設計。 @@ 再次,根據(jù)系統(tǒng)需求,對系統(tǒng)軟件部分進行了設計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統(tǒng)下利用GPD編寫USB設備驅動程序;三是充分了解FX2的主要功能特點,并編寫出應用程序。 @@ 最后,對系統(tǒng)的軟硬件進行了調試,給出了調試結果和分析,對出現(xiàn)的問題給出了解決方案。結果表明,系統(tǒng)符合設計要求。 @@關鍵詞:USB2.0;FPGA;SOPC;數(shù)據(jù)采集;固件;

    標簽: FPGA USB 2.0

    上傳時間: 2013-06-21

    上傳用戶:cath

  • 基于FPGA的數(shù)字圖像處理.rar

    數(shù)字圖像處理技術是信息科學中近幾十年來發(fā)展最為迅速的學科之一。目前,數(shù)字圖像處理技術被廣泛應用于航空航天、通信、醫(yī)學及工業(yè)生產(chǎn)等領域中。數(shù)字圖像處理的特點是處理的數(shù)據(jù)量大,處理非常耗時,本文研究了在FPGA上用硬件描述語言實現(xiàn)圖像處理算法,通過功能模塊的硬件化,解決了視頻圖像處理的速度問題。隨著微電子技術的高速發(fā)展,F(xiàn)PGA為數(shù)字圖像信號處理在算法、系統(tǒng)結構上帶來了新的方法和思路。 本文設計的基于FPGA的圖像處理系統(tǒng),是一個具有視頻圖像采集、圖像處理、圖像顯示功能的圖像處理系統(tǒng)。該系統(tǒng)采用Altera公司FPGA芯片作為中央處理器,由視頻解碼模塊、圖像處理模塊、視頻編碼模塊組成。模擬視頻信號由CCD傳感器送入,經(jīng)視頻解碼芯片SAA7113轉換成數(shù)字視頻信號后,圖像處理模塊完成中值濾波和邊緣檢測這兩種圖像處理算法,視頻編碼芯片SAA7121將數(shù)字視頻信號轉換成模擬視頻信號輸出。 整個設計及各個模塊都在Altera公司的開發(fā)環(huán)境QuartusⅡ以及第三方仿真軟件Modelsim上進行了仿真及邏輯綜合。仿真結果表明,使用FPGA硬件處理圖像數(shù)據(jù)不僅能夠獲得良好的處理效果,處理速度也遠遠高于軟件法處理的方法。

    標簽: FPGA 數(shù)字圖像處理

    上傳時間: 2013-04-24

    上傳用戶:han_zh

  • 基于FPGA的Viterbi譯碼器設計與實現(xiàn).rar

    卷積碼是廣泛應用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現(xiàn)結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發(fā)展,使用FPGA實現(xiàn)Viterbi譯碼器的設計方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應用需求,具有很重要的現(xiàn)實意義。 本文設計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎上,重點研究了Viterbi譯碼器核心組成模塊的電路實現(xiàn)算法。本設計中分支度量計算模塊采用只計算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結構保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結構,大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎上,擴展了Viterbi譯碼器的通用性,使其能夠對不同的卷積碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達200MHz。在FPGA和DSP組成的硬件平臺上進一步測試譯碼器,譯碼器運行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對本文設計的Viterbi譯碼器的譯碼性能進行了分析,仿真結果表明,在同等條件下,本文設計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-06-24

    上傳用戶:myworkpost

  • FPGA內全數(shù)字延時鎖相環(huán)的設計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設計和模擬設計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數(shù)字延時鎖相環(huán)(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產(chǎn)權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數(shù)字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數(shù)。在設計中,用Verilog-XL對部分電路進行數(shù)字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產(chǎn)品的相應指標。最后完成了輸出電路設計,可以實現(xiàn)時鐘占空比調節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于DSP和FPGA的車牌識別系統(tǒng)設計及實現(xiàn).rar

    隨著我國國民經(jīng)濟的高速發(fā)展,國內高速公路、城市道路、停車場建設越來越多,對交通控制、安全管理的要求也日益提高,智能交通系統(tǒng)( IntelligentTransportation Systems,簡稱ITS)已成為當前交通管理發(fā)展的主要方向,而車牌識別系統(tǒng)(License Plate Recognition System,簡稱LPRS)技術作為智能交通系統(tǒng)的核心,起著舉足輕重的作用,可以被廣泛地應用于高速公路自動收費(ElectronicToll Collection,簡稱ETC)、停車場安全管理、被盜車輛的追蹤、車流統(tǒng)計等。 目前,車牌識別系統(tǒng)大多都是基于PC平臺的,其優(yōu)勢是實現(xiàn)容易,但是成本高、實時性不強、穩(wěn)定性不高等缺點使其不能廣泛推廣。為了克服以上的缺點,且滿足識別速度和識別率的要求,本文在原有車牌識別硬件系統(tǒng)設計的基礎上做了一定的改進(原系統(tǒng)在圖像采集、接口通信、系統(tǒng)穩(wěn)定、脫機工作等方面存在一定問題),與團隊成員一起設計出了新的車牌識別硬件系統(tǒng),采用單DSP+FPGA和雙DSP+FPGA雙板子的方式來共同實現(xiàn)(本人負責單DSP+FPGA的原理圖和PCB繪制,另一成員負責雙DSP+FPGA的原理圖和PCB繪制)。 本文所涉及的該車牌硬件系統(tǒng),主要工作由以下幾個部分組成: 1.團隊共同完成了新車牌識別系統(tǒng)的硬件設計,采用兩個板子實現(xiàn)。其中,本人負責單DSP+FPGA板子繪制。 2.團隊一起完成了整個系統(tǒng)的硬件電路調試。主要分為如下模塊進行調試:電源,DSP,F(xiàn)PGA,SAA7113H視頻解碼器,LCD液晶顯示和UART接口等。 3.負責完成了整個系統(tǒng)的DSP應用程序設計。采用DSP/BIOS操作系統(tǒng)來構建系統(tǒng)的框架,添加了多個任務對象進行管理系統(tǒng)的調度;用CSL編寫了DSP上的底層驅動:完成了車牌識別算法在DSP上的移植與優(yōu)化。 4.參與完成了部分FPGA程序的開發(fā),主要包括圖像采集、存儲、傳輸幾個模塊等。 最終,本系統(tǒng)實現(xiàn)了高效、快速的車牌識別,各模塊工作穩(wěn)定,能脫機實現(xiàn)圖像采集、傳輸、識別、結果輸出和顯示為一體化的功能;為以后進行高性能的車牌識別算法開發(fā)提供了一個很好的硬件平臺。

    標簽: FPGA DSP 車牌識別

    上傳時間: 2013-04-24

    上傳用戶:slforest

  • 基于FPGA的RS255,223編解碼器的高速并行實現(xiàn).rar

    隨著信息時代的到來,用戶對數(shù)據(jù)保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經(jīng)信道傳輸后,到達接收端不可避免地會受到干擾而出現(xiàn)信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發(fā)錯誤的糾錯能力也很強,被廣泛應用在數(shù)字通信、數(shù)據(jù)存儲系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經(jīng)濟價值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統(tǒng)的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現(xiàn)的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現(xiàn)。由于進行了超前運算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經(jīng)過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態(tài)時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現(xiàn)數(shù)據(jù)的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟價值。

    標簽: FPGA 255 223

    上傳時間: 2013-04-24

    上傳用戶:思琦琦

  • 基于FPGA的LDPC碼的實現(xiàn).rar

    低密度校驗碼(LDPC)是一種能逼近Shannon容量限的漸進好碼,其長碼性能甚至超過了Turbo碼。低密度校驗碼以其迭代譯碼復雜度低,沒有錯誤平層,碼率和碼長可靈活改變的優(yōu)點成為Turbo碼強有力的競爭對手。目前,LDPC碼已廣泛應用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領域,因此LDPC碼編譯碼器的硬件實現(xiàn)已成為糾錯編碼領域的研究熱點之一。 本文在分析LDPC碼的基本編碼結構基礎上,首先研究了LDPC碼的隨機構造方法,并給出了有效的PEG算法實現(xiàn)方法,重點分析了用環(huán)消除(cycle elimination)算法實現(xiàn)的準循環(huán)LDPC碼的構造。然后對LDPC碼的幾種不同譯碼算法進行分析比較,討論了一種適合硬件實現(xiàn)的譯碼算法-TDMP算法,并對易于硬件實現(xiàn)的TDMP算法進行了性能仿真,仿真結果表明TDMP算法作為硬件實現(xiàn)的譯碼算法具有優(yōu)異的性能優(yōu)勢。最后針對Altera公司的StratixEPIS25 FPGA芯片設計了一個基于TDMP算法的(4096,2048)非規(guī)則LDPC碼譯碼器,內部用了4個單校驗碼譯碼器并行譯1幀數(shù)據(jù),3幀同時譯碼,作者詳細介紹了該譯碼器芯片的設計過程和內部結構和工作流程。

    標簽: FPGA LDPC

    上傳時間: 2013-05-23

    上傳用戶:fujun35303

  • 基于FPGA的高速數(shù)據(jù)采集存儲系統(tǒng)設計.rar

    高速大容量數(shù)據(jù)采集存儲技術在通信、航天、氣象、雷達等多個領域中擁有著廣泛應用。各領域科技與信息技術不斷發(fā)展,對數(shù)據(jù)的采集和傳輸速率要求越來越高,對數(shù)據(jù)存儲的速度和容量要求也越來越高。高速數(shù)據(jù)存儲主要包括存儲介質選取、存儲器控制、數(shù)據(jù)存儲和總線應用等,如何實時、高速、連續(xù)大量地采集存儲數(shù)據(jù)是一個關鍵性問題。 本文設計了一種基于FPGA控制的高速數(shù)據(jù)采集存儲系統(tǒng)。該系統(tǒng)選用符合ATA-6規(guī)范的IDE硬盤作為數(shù)據(jù)存儲介質,采用RAID0配置的磁盤陣列形式,并配合板載的128MB內存實現(xiàn)對數(shù)據(jù)的高速大容量穩(wěn)定存儲。 該磁盤陣列同時管理五個IDE硬盤,平均數(shù)據(jù)流達到250MB/s,峰值傳輸速率達到500MB/s,也可以擴展更多硬盤構成大容量的磁盤陣列。系統(tǒng)采用PCI-9054橋芯片與計算機連接,可同時存儲四路AD數(shù)據(jù),可以通過人機交互界面實時監(jiān)控數(shù)據(jù)采集情況,在計算機上實現(xiàn)整個磁盤陣列的實時控制。

    標簽: FPGA 高速數(shù)據(jù) 采集

    上傳時間: 2013-06-14

    上傳用戶:2404

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产精品免费| 国产欧美成人| 亚洲一区在线看| 欧美一区二区免费视频| 亚洲视频专区在线| 午夜精品婷婷| 欧美日韩精品系列| 国产伦理一区| 一区二区三区免费网站| 欧美一级精品大片| 欧美成人午夜视频| 国产曰批免费观看久久久| 99精品视频一区二区三区| 欧美呦呦网站| 国产精品久久久久秋霞鲁丝| 一区二区自拍| 久久国产精品亚洲va麻豆| 欧美视频在线观看免费| 伊人一区二区三区久久精品| 午夜欧美大尺度福利影院在线看| 欧美激情免费观看| 亚洲国产精品小视频| 久久久青草婷婷精品综合日韩| 国产精品毛片大码女人| 亚洲国产欧美久久| 一本久道久久综合狠狠爱| 亚洲资源在线观看| 六月丁香综合| 国产欧美日韩综合精品二区| 一区二区精品| 欧美一区二区三区日韩视频| 欧美小视频在线观看| 一区二区三区国产盗摄| 欧美精品一区二区三区在线看午夜 | 亚洲国产精品va在线看黑人动漫 | 久久久久久9999| 欧美精品一区二区三区高清aⅴ| 国产伦精品一区二区三区照片91 | 午夜天堂精品久久久久| 欧美日精品一区视频| 亚洲全部视频| 蜜桃视频一区| 在线观看成人网| 午夜精品三级视频福利| 国产精品久久久久久久久果冻传媒| 亚洲黄色三级| 欧美日韩综合久久| 亚洲亚洲精品三区日韩精品在线视频| 欧美午夜精品久久久久久孕妇| 亚洲免费播放| 国产精品美女主播| 久久久亚洲高清| 亚洲激情亚洲| 欧美日韩伦理在线免费| 亚洲欧美久久久久一区二区三区| 国产精品爽黄69| 久久久久久综合网天天| 91久久极品少妇xxxxⅹ软件| 欧美日韩一区二区在线| 欧美在现视频| 亚洲麻豆av| 国产欧美日本| 欧美精品久久99| 久久精品盗摄| 一本一本久久a久久精品综合麻豆 一本一本久久a久久精品牛牛影视 | 国产亚洲欧洲| 欧美成人一区在线| 亚洲——在线| 亚洲欧洲日本在线| 国产亚洲成av人在线观看导航| 欧美电影免费| 久久国产直播| 亚洲天堂av图片| 在线看视频不卡| 国产精品乱码妇女bbbb| 免费视频久久| 久久精品视频99| 一区二区三区欧美在线| 在线精品观看| 国内精品国产成人| 欧美午夜视频在线| 欧美激情va永久在线播放| 欧美影院精品一区| 一本色道久久综合亚洲精品不卡| 狠狠88综合久久久久综合网| 国产精品国产精品国产专区不蜜| 另类尿喷潮videofree| 先锋影音网一区二区| 亚洲毛片在线免费观看| 在线国产亚洲欧美| 国产在线国偷精品产拍免费yy| 国产精品观看| 欧美性大战久久久久久久| 欧美日韩国产一区二区三区| 欧美jizz19hd性欧美| 久久综合久久综合久久综合| 久久精品99久久香蕉国产色戒| 亚洲——在线| 亚洲午夜激情| 亚洲一区二区精品视频| 亚洲天堂成人| 亚洲午夜精品福利| 亚洲影院免费观看| 亚洲欧美中文另类| 欧美亚洲视频一区二区| 亚洲欧美中文另类| 小处雏高清一区二区三区| 香蕉乱码成人久久天堂爱免费 | 国产一区二区欧美日韩| 国产精品视频999| 国产美女精品一区二区三区 | 久久不射2019中文字幕| 午夜在线不卡| 久久精品国产精品亚洲| 久久米奇亚洲| 欧美激情在线狂野欧美精品| 欧美日本国产精品| 欧美午夜精品理论片a级按摩| 国产精品国产三级国产专区53| 国产精品羞羞答答xxdd| 国产一区二区高清视频| 好看不卡的中文字幕| 亚洲日本在线观看| 亚洲午夜久久久久久尤物| 欧美一区二区高清在线观看| 久久久不卡网国产精品一区| 欧美不卡一区| 国产精品美女在线观看| 激情视频一区二区| 99re6这里只有精品| 性色av一区二区三区红粉影视| 久久午夜羞羞影院免费观看| 你懂的国产精品永久在线| 欧美午夜不卡| 一区二区在线观看视频| 日韩一级成人av| 欧美一区二区三区的| 免费试看一区| 国产日韩精品一区| 亚洲欧洲偷拍精品| 欧美一级免费视频| 欧美日韩一级大片网址| 黄色成人片子| 亚洲一区二区三| 男人的天堂亚洲在线| 国产日韩在线视频| 99视频国产精品免费观看| 久久视频在线免费观看| 国产精品成人aaaaa网站| 红桃视频国产一区| 亚洲一区国产视频| 欧美成人免费观看| 国产一区二区视频在线观看| 亚洲免费成人av| 久久裸体视频| 国产精品人人爽人人做我的可爱| 亚洲日本欧美天堂| 裸体女人亚洲精品一区| 国产日产欧产精品推荐色| 亚洲视频在线免费观看| 欧美极品一区| 在线观看日韩一区| 久久成人一区| 国产伦精品一区二区三区四区免费 | 日韩一级在线| 久色成人在线| 国产一区二区三区四区在线观看| 在线视频亚洲欧美| 欧美精品在线视频观看| 亚洲福利av| 久久亚洲综合| 国产自产女人91一区在线观看| 亚洲女同在线| 国产欧美一区二区三区在线老狼| 亚洲一区二区三区视频| 国产精品xvideos88| 亚洲一二三区在线| 国产欧美精品在线播放| 欧美在线观看视频在线| 国产麻豆9l精品三级站| 欧美在线综合视频| 国产综合色一区二区三区| 久久精品视频在线看| 尤物在线观看一区| 欧美高清视频在线播放| 亚洲精品一区二| 欧美午夜www高清视频| 亚洲中无吗在线| 国产农村妇女毛片精品久久麻豆 | 国产伦精品一区二区三区在线观看 | 国产精品国产a| 国产精品99久久久久久www| 欧美日韩中文字幕在线| 亚洲亚洲精品在线观看| 国产一区二区成人| 欧美黄在线观看| 午夜久久电影网| 永久免费视频成人| 欧美日韩美女在线观看| 午夜精品久久久久久久久久久|