cpld與單片機8051的通信的設計方法 以及cpld和單片機的端口對應
標簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
單片機與cpld總線方式通信,通過單片機io口模擬總線
標簽: cpld 單片機 總線 方式
上傳用戶:epson850
基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發環境下新建一個工程,然后將文檔中的各個模塊程序添加進去,即可運行仿真。源程序已經過本人的仿真驗證。
標簽: FPGA UART 串行通信 控制器
上傳時間: 2013-09-03
上傳用戶:xieguodong1234
結合XILINXCPLD所做的模擬RS232通信verilog源程序
標簽: XILINXCPLD verilog 232 RS
上傳用戶:gps6888
用VHDL語言在CPLD上實現串行通信
標簽: VHDL CPLD 語言 串行通信
上傳時間: 2013-09-06
上傳用戶:q3290766
程序主要用硬件描述語言(VHDL)實現:\r\n單片機與FPGA接口通信的問題
標簽: VHDL FPGA 單片機 接口通信
上傳用戶:ddddddos
1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現FPGA和PC機之間串行通信,從而實現用PC機改變頻率控制字,實現對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳用戶:zhuimenghuadie
數字通信系統設計關注的一個主要問題是誤碼率(BER)。ADC噪聲對系統BER的影響可以分析得出,但前提是該噪聲須為高斯噪聲。遺憾的是,ADC可能存在非高斯誤碼,簡單分析根本無法預測其對BER的貢獻。在數字示波器等儀表應用中,誤碼率也可能造成問題,尤其是當器件工作于“單發”模式時,或者當器件嘗試捕獲偶爾出現的瞬變脈沖時。誤碼可能被誤解為瞬變脈沖,從而導致錯誤的結果。本指南介紹ADC中可能貢獻誤差率的基本因素,減少問題的辦法,以及BER的測量方法。
標簽: 011 ADC MT 狀態
上傳時間: 2014-01-01
上傳用戶:banlangen
針對傳統第二代電流傳輸器(CCII)電壓跟隨不理想的問題,提出了新型第二代電流傳輸器(CCCII)并通過采用新型第二代電流傳輸器(CCCII)構成二階電流模式帶通濾波器,此濾波器只需使用2個電流傳輸器和2個電容即可完成設計。設計結構簡單,其中心頻率可由電流傳輸器的偏置電流控制。利用HSpice軟件仿真分析并驗證了理論設計的準確性和可行性。
標簽: CCCII 電流模式 二階 帶通濾波器設計
上傳時間: 2013-11-15
上傳用戶:jqy_china
為了將通信系統中數字基帶信號調制到中頻信號上,采用數字上變頻技術,通過對數字I、Q兩路基帶信號進行FIR成形濾波、半帶插值濾波、數字混頻處理得到正交調制后的中頻信號,最后經MATLAB仿真分析得到相應的時域和頻域圖,來驗證電路設計的有效性。
標簽: 通信系統 數字 變頻技術
上傳時間: 2013-10-22
上傳用戶:1318695663
蟲蟲下載站版權所有 京ICP備2021023401號-1