自己現(xiàn)在用的CPLD下載線,用74HC244芯片\r\n要注意設(shè)置下載模式
標(biāo)簽: CPLD 244 74 HC
上傳時間: 2013-08-31
上傳用戶:dancnc
cpld與單片機8051的通信的設(shè)計方法 以及cpld和單片機的端口對應(yīng)
標(biāo)簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
單片機與cpld總線方式通信,通過單片機io口模擬總線
標(biāo)簽: cpld 單片機 總線 方式
上傳用戶:epson850
并口epp模式下與fpga通信例子,附源碼
標(biāo)簽: fpga epp 并口 模式
上傳時間: 2013-09-03
上傳用戶:caiqinlin
結(jié)合XILINXCPLD所做的模擬RS232通信verilog源程序
標(biāo)簽: XILINXCPLD verilog 232 RS
上傳用戶:gps6888
用VHDL語言在CPLD上實現(xiàn)串行通信
標(biāo)簽: VHDL CPLD 語言 串行通信
上傳時間: 2013-09-06
上傳用戶:q3290766
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達(dá)到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達(dá)到256Hz; 4、 通過RS232C通信,實現(xiàn)FPGA和PC機之間串行通信,從而實現(xiàn)用PC機改變頻率控制字,實現(xiàn)對輸出正弦波頻率的控制。
標(biāo)簽: FPGA PC機 串行通信 輸出
上傳用戶:zhuimenghuadie
CPLD/FPGA是目前誚用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產(chǎn)品的樣品開發(fā)與小批量生產(chǎn)。本書從現(xiàn)代電子系統(tǒng)設(shè)計的角度出發(fā),以全球著名的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能特點、設(shè)計方法以及相應(yīng)的EDA工具軟件,重點介紹CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計、數(shù)字通信與數(shù)字信號處理等領(lǐng)域中的應(yīng)用。\r\n 本書內(nèi)容新穎、技術(shù)先進(jìn)、由淺入深,既有關(guān)于大規(guī)模可編輯邏輯器件的系統(tǒng)論述,又有豐富的設(shè)計應(yīng)用實例。對于從事各類
標(biāo)簽: CPLD FPGA 數(shù)字系統(tǒng)設(shè)計 電子書
上傳用戶:Maple
用cpld實現(xiàn)曼徹斯特編碼\r\n用verilog HDL進(jìn)行曼徹斯特編碼,用于通信中
標(biāo)簽: cpld 曼徹斯特編碼
上傳時間: 2013-09-07
上傳用戶:786334970
\r\n經(jīng)典的Protel99se入門教程,孫輝著北京郵電大學(xué)出版社出版
標(biāo)簽: Protel 99 se
上傳時間: 2013-09-11
上傳用戶:Yukiseop
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1