亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通用數(shù)據(jù)

  • 手機電池通用查詢工具軟件

    手機電池通用查詢工具

    標簽: 手機電池 查詢 軟件

    上傳時間: 2013-10-24

    上傳用戶:unmwq

  • DVB-DVD通用升級小板2

    DVB-DVD通用升級小板2

    標簽: DVB-DVD

    上傳時間: 2013-11-12

    上傳用戶:lanjisu111

  • 印制板用硬質合金鉆頭通用規范

    印制板用硬質合金鉆頭通用規范 本規范規定了制造印制板用的硬質合金麻花鉆頭的術語及技術要求。

    標簽: 印制板 硬質合金 通用規范

    上傳時間: 2013-10-12

    上傳用戶:yangbo69

  • 通用FPGA架構匯總

    通用FPGA架構匯總

    標簽: FPGA 架構

    上傳時間: 2014-01-16

    上傳用戶:金宜

  • 用VerilogHDL實現基于FPGA的通用分頻器的設計

    用VerilogHDL實現基于FPGA的通用分頻器的設計

    標簽: VerilogHDL FPGA 分頻器

    上傳時間: 2015-01-02

    上傳用戶:oooool

  • GD-06 ALLEGRO通用GSM撥號器

    D-06  ALLEGRO 是通用型的GSM撥號器和控制器,它既可以用于家庭又可以用于工業自動控制,用于安全防范或遠程數據傳輸工程,觸發任何一個輸入端將會使得該裝置以短信的方式發送報告到已編好程的電話號碼上或直接打電話,通過發送特定的短信到該裝置上,你可以打開或關閉遠端控制輸出端。基本設定是,GD-06提供4個輸入觸發端和3個輸出端。  可以通過對該裝置發送短信進行編程或通過互聯網用捷豹GSMLINK網頁進行編程。 專業模式允許所有的輸入和輸出端的全面編程,觸發監聽模式,GPRS數據通訊和模擬數據發送。 

    標簽: ALLEGRO GSM GD 06

    上傳時間: 2013-11-18

    上傳用戶:CHINA526

  • 用GAL、EPROM設計測量顯示控制裝置

    本文提出j以通用陣列邏輯器件GAL 和只讀存貯器EPROM 為核心器件.設計測量 顯示控制裝置的方法。配以數字式傳感器及用 最小二乘法編制的曲線自動分段椒合程序生成 的EPROM 中的數據.可用于力、溫度、光強等 非電量的測量顯示和控制。該裝置與采用微處 理器的電路相比.有相同的洲量精度,電路簡 單.而且保密性好

    標簽: EPROM GAL 測量 顯示控制

    上傳時間: 2013-11-10

    上傳用戶:langliuer

  • 采用EEPROM工藝設計通用陣列邏輯器件

    采用EEPROM 工藝設計通用陣列邏輯器件 ——遇到的問題與解決方案 深圳市國微電子股份有限公司 裴國旭 電可擦除只讀存儲器(EEPROM)工藝可廣泛運用于各種消費產品中,像微控制器、 無線電話、數字信號處理器、無線通訊設備以及諸如專用芯片設計等諸多應用設備中。0.18μmEEPROM 智能模塊平臺可廣泛應用于快速增長的IC 卡市場,如手機SIM 卡、借記卡、信用卡、身份證、智能卡、USB 鑰匙以及其他需要安全認證或需時常更新和編寫資料的應用設備中。

    標簽: EEPROM 工藝設計 陣列 邏輯器件

    上傳時間: 2013-11-10

    上傳用戶:baba

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

  • J-LIN仿真器操作步驟

    J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。

    標簽: J-LIN 仿真器 操作

    上傳時間: 2013-10-31

    上傳用戶:1966640071

主站蜘蛛池模板: 汉川市| 海晏县| 洱源县| 舒城县| 蓬安县| 左权县| 鲁甸县| 永和县| 庆云县| 东丽区| 突泉县| 略阳县| 左权县| 密山市| 沙湾县| 德化县| 遂溪县| 浮梁县| 仪陇县| 巴里| 吴川市| 新疆| 麻江县| 体育| 福州市| 余江县| 岳普湖县| 进贤县| 眉山市| 玉环县| 永宁县| 枣阳市| 长垣县| 和田市| 贵阳市| 台州市| 灌南县| 仁寿县| 云南省| 白水县| 科尔|