亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通用數據

  • 通用FPGA架構匯總

    通用FPGA架構匯總

    標簽: FPGA 架構

    上傳時間: 2014-01-16

    上傳用戶:金宜

  • 用VerilogHDL實現基于FPGA的通用分頻器的設計

    用VerilogHDL實現基于FPGA的通用分頻器的設計

    標簽: VerilogHDL FPGA 分頻器

    上傳時間: 2015-01-02

    上傳用戶:oooool

  • GD-06 ALLEGRO通用GSM撥號器

    D-06  ALLEGRO 是通用型的GSM撥號器和控制器,它既可以用于家庭又可以用于工業(yè)自動控制,用于安全防范或遠程數據傳輸工程,觸發(fā)任何一個輸入端將會使得該裝置以短信的方式發(fā)送報告到已編好程的電話號碼上或直接打電話,通過發(fā)送特定的短信到該裝置上,你可以打開或關閉遠端控制輸出端。基本設定是,GD-06提供4個輸入觸發(fā)端和3個輸出端。  可以通過對該裝置發(fā)送短信進行編程或通過互聯(lián)網用捷豹GSMLINK網頁進行編程。 專業(yè)模式允許所有的輸入和輸出端的全面編程,觸發(fā)監(jiān)聽模式,GPRS數據通訊和模擬數據發(fā)送。 

    標簽: ALLEGRO GSM GD 06

    上傳時間: 2013-11-18

    上傳用戶:CHINA526

  • 采用EEPROM工藝設計通用陣列邏輯器件

    采用EEPROM 工藝設計通用陣列邏輯器件 ——遇到的問題與解決方案 深圳市國微電子股份有限公司 裴國旭 電可擦除只讀存儲器(EEPROM)工藝可廣泛運用于各種消費產品中,像微控制器、 無線電話、數字信號處理器、無線通訊設備以及諸如專用芯片設計等諸多應用設備中。0.18μmEEPROM 智能模塊平臺可廣泛應用于快速增長的IC 卡市場,如手機SIM 卡、借記卡、信用卡、身份證、智能卡、USB 鑰匙以及其他需要安全認證或需時常更新和編寫資料的應用設備中。

    標簽: EEPROM 工藝設計 陣列 邏輯器件

    上傳時間: 2013-11-10

    上傳用戶:baba

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發(fā)軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統(tǒng)速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態(tài)機、狀態(tài)控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統(tǒng)編程,每片ispGAL22V10需要有四個在系統(tǒng)編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統(tǒng)編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統(tǒng)編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統(tǒng)進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優(yōu)化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發(fā)者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

  • 通用電路板自動測試系統(tǒng)電路圖

    通用電路板自動測試系統(tǒng)電路圖

    標簽: 通用電路板 自動測試系統(tǒng) 電路圖

    上傳時間: 2013-12-28

    上傳用戶:洛木卓

  • 基于MASON公式的多功能二階通用濾波器設計

    基于通用集成運算放大器,利用MASON公式設計了一個多功能二階通用濾波器,能同時或分別實現低通、高通和帶通濾波,也能設計成一個正交振蕩器。電路的極點頻率和品質因數能夠獨立、精確地調節(jié)。電路使用4個集成運放、2個電容和11個電阻,所有集成運放的反相端虛地。利用計算機仿真電路的通用濾波功能、極點頻率和品質因數的獨立控制和正交正弦振蕩,從而證明該濾波器正確有效。 Abstract:  A new multifunctional second-order filter based on OPs was presented by MASON formula. Functions, such as high-pass, band-pass, low-pass filtering, can be realized respectively and simultaneously, and can become a quadrature oscillator by modifying resistance ratio. Its pole angular frequency and quality factor can be tuned accurately and independently. The circuit presented contains four OPs, two capacitors, and eleven resistances, and inverting input of all OPs is virtual ground. Its general filtering, the independent control of pole frequency and quality factor and quadrature sinusoidal oscillation were simulated by computer, and the result shows that the presented circuit is valid and effective.

    標簽: MASON 多功能 二階 濾波器設計

    上傳時間: 2013-10-09

    上傳用戶:13788529953

  • POSIX線程使用Semaphore的通用代碼

    POSIX線程使用Semaphore的通用代碼

    標簽: Semaphore POSIX 線程 代碼

    上傳時間: 2013-12-27

    上傳用戶:wangzhen1990

  • 高效率的一種通用壓縮/解壓程序

    高效率的一種通用壓縮/解壓程序

    標簽: 高效率 解壓 程序

    上傳時間: 2014-01-01

    上傳用戶:1583060504

  • 使用ASPI包裝成的一些通用類

    使用ASPI包裝成的一些通用類

    標簽: ASPI 包裝

    上傳時間: 2015-01-03

    上傳用戶:wkchong

主站蜘蛛池模板: 鸡西市| 遂昌县| 沈丘县| 义马市| 莱芜市| 合肥市| 正安县| 宣化县| 高唐县| 东阿县| 四会市| 霍山县| 镇江市| 乌海市| 古交市| 英吉沙县| 涪陵区| 遂宁市| 静乐县| 西安市| 高要市| 精河县| 波密县| 泸水县| 平阳县| 贡嘎县| 时尚| 平利县| 大同市| 开化县| 洞口县| 额敏县| 清水县| 抚顺市| 灵台县| 资中县| 喀什市| 拉萨市| 道真| 金华市| 琼结县|