亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通訊接口

  • 16QAM調(diào)制解調(diào)器設(shè)計(jì)與FPGA實(shí)現(xiàn)

    本文將高效數(shù)字調(diào)制方式QAM和軟件無線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對16QAM算法實(shí)現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實(shí)意義。 論文對16QAM軟件實(shí)現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無線電核心技術(shù)數(shù)字下變頻原理和其實(shí)現(xiàn)結(jié)構(gòu);對CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計(jì)采用自項(xiàng)向下設(shè)計(jì)思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環(huán)境下實(shí)現(xiàn)代碼輸入;對系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實(shí)測調(diào)試相結(jié)合方法。 論文首先對16QAM調(diào)制解調(diào)算法進(jìn)行系統(tǒng)級仿真,并對實(shí)現(xiàn)的各模塊的可行性仿真驗(yàn)證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號的時(shí)鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實(shí)現(xiàn)了16QAM調(diào)制器;給出了中頻信號時(shí)域測試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實(shí)現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對增強(qiáng)型數(shù)字鎖相環(huán)EPLL的實(shí)現(xiàn)結(jié)構(gòu)進(jìn)行了研究和性能分析。

    標(biāo)簽: FPGA QAM 16 調(diào)制

    上傳時(shí)間: 2013-07-29

    上傳用戶:hwl453472107

  • 可布性驅(qū)動(dòng)的層次式FPGA布局算法研究

    在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計(jì)中至關(guān)重要的一步。由于現(xiàn)場可編程門陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標(biāo),從FPGA芯片結(jié)構(gòu)和布局算法兩方面進(jìn)行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結(jié)構(gòu)模型及布局模型,并且給出了該模型的數(shù)學(xué)計(jì)算公式;提出將元件之間的層次距離轉(zhuǎn)化為線長的方法,實(shí)現(xiàn)了基于線網(wǎng)模型的高精度布局算法:提出利用矩形的對角線元件之間層次來代替線長,從而達(dá)到優(yōu)化線長的同時(shí)提高布通率的快速布局算法。實(shí)驗(yàn)結(jié)果表明,兩種算法均在北卡羅來納微電子中心(MCNC)學(xué)術(shù)芯片測試案例上取得了較理想的布局實(shí)驗(yàn)效果,為下一步的布線工作建立了良好的基礎(chǔ)接口,并且完成了初始布線的工作。本FPGA結(jié)構(gòu)模型的提出和布局算法的實(shí)現(xiàn)也都為工業(yè)界提供了借鑒價(jià)值。

    標(biāo)簽: FPGA 驅(qū)動(dòng) 布局 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:nbdedu

  • 基于FPGA的USB接口協(xié)議及驅(qū)動(dòng)技術(shù)研究

    基于FPGA的USB接口協(xié)議及驅(qū)動(dòng)技術(shù)研究基于FPGA的USB接口協(xié)議及驅(qū)動(dòng)技術(shù)研究

    標(biāo)簽: FPGA USB 接口協(xié)議 技術(shù)研究

    上傳時(shí)間: 2013-06-04

    上傳用戶:564708051@qq.com

  • 單片機(jī)及接口技術(shù)實(shí)驗(yàn)指導(dǎo)書

    《單片機(jī)及接口技術(shù)》實(shí)驗(yàn)指導(dǎo)書,實(shí)驗(yàn)平臺針對偉福仿真器,分為軟件模擬部分和系統(tǒng)仿真部分,包括簡單程序設(shè)計(jì)、循環(huán)程序設(shè)計(jì)、分支程序設(shè)計(jì)、數(shù)碼轉(zhuǎn)換、查表程序、算術(shù)及邏輯運(yùn)算指令實(shí)現(xiàn)、流水燈、鍵盤實(shí)驗(yàn)、數(shù)碼管實(shí)驗(yàn)、AD轉(zhuǎn)換、DA轉(zhuǎn)換、定時(shí)器等實(shí)驗(yàn)。

    標(biāo)簽: 單片機(jī) 接口技術(shù) 實(shí)驗(yàn)指導(dǎo)書

    上傳時(shí)間: 2013-04-24

    上傳用戶:hakim

  • 基于Matlab的IIR數(shù)字低通濾波器

    本文介紹了用MATLAB 分析、設(shè)計(jì)、和實(shí)現(xiàn)IIR數(shù)字低通濾波器的方法。并依據(jù)IIR型數(shù)字濾波器設(shè)計(jì)的傳統(tǒng)方法,利用MATLAB工具采用兩種不同的方法快速有效的實(shí)現(xiàn)了對IIR數(shù)字濾波器的設(shè)計(jì). 關(guān)鍵詞:MATLAB IIR數(shù)字低通濾波器

    標(biāo)簽: Matlab IIR 數(shù)字 低通濾波器

    上傳時(shí)間: 2013-08-05

    上傳用戶:ljthhhhhh123

  • 嵌入式GSM短信息接口的軟硬件設(shè)計(jì)

    《單片機(jī)與嵌入式系統(tǒng)應(yīng)用》論文--嵌入式GSM短信息接口的軟硬件設(shè)計(jì),文章給出一個(gè)小型的嵌入式SMS中/英文短信信息接口的設(shè)計(jì),并詳細(xì)討論P(yáng)DU模式的短信息格式和中文短信息軟件解碼的設(shè)計(jì)。

    標(biāo)簽: GSM 嵌入式 短信息 接口

    上傳時(shí)間: 2013-07-12

    上傳用戶:lanwei

  • FPGA布線研究與實(shí)現(xiàn)

    現(xiàn)場可編程門陣列(FPGA)能夠減少電子系統(tǒng)的開發(fā)風(fēng)險(xiǎn)和開發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級成本,故廣泛地應(yīng)用在電子系統(tǒng)中。最新的FPGA都采用了層次化的布線資源結(jié)構(gòu),與以前的結(jié)構(gòu)發(fā)生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開發(fā)適用于這種層次化的FPGA結(jié)構(gòu)并提高布線資源有效利用率的布線算法。同時(shí)由于晶體管尺寸的不斷減小,有必要在FPGA布線算法中考慮功耗和時(shí)序問題。 本論文所作的研究工作主要包括:提出一種基于Tile的FPGA結(jié)構(gòu)描述方法,對FPGA功耗模型和時(shí)序模型進(jìn)行了研究,實(shí)現(xiàn)了考慮FPGA功耗、布線資源利用率的布線算法。 在FPGA結(jié)構(gòu)描述方面,本文在分析現(xiàn)代商用FPGA層次化結(jié)構(gòu)及學(xué)術(shù)上對FPGA描述方法的基礎(chǔ)上,提出一種基于Tile的FPGA結(jié)構(gòu)描述。由于基本Tile的重復(fù)性,采用該方法可以簡化FPGA結(jié)構(gòu)的描述,同時(shí)由于該方法是以硬件結(jié)構(gòu)為根據(jù),為FPGA軟硬件提供了簡單而靈活的接口,該方法在原型系統(tǒng)中測試證明是正確的。 在FPGA功耗模型方面,本文研究了ASIC中關(guān)于電路功耗計(jì)算的基本方法,并將其應(yīng)用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括動(dòng)態(tài)功耗模型和靜態(tài)功耗模型。動(dòng)態(tài)功耗的計(jì)算采用基于節(jié)點(diǎn)狀態(tài)轉(zhuǎn)換率的開關(guān)級動(dòng)態(tài)功耗計(jì)算和邏輯塊宏模型,靜態(tài)功耗則采用基于公式計(jì)算的晶體管漏電功耗模型和邏輯塊基于仿真的LUT/MUX表達(dá)式計(jì)算模型。這些功耗模型將運(yùn)用到我們后面的功耗計(jì)算和基于功耗驅(qū)動(dòng)的布線算法中。 在FPGA布線算法研究和實(shí)現(xiàn)方面,本文在介紹基本的搜索算法之后,介紹了將FPGA硬件結(jié)構(gòu)轉(zhuǎn)變?yōu)镕PGA布線程序可識別的布線資源圖的方法,并將基本的搜索算法運(yùn)用的FPGA布線資源圖上,實(shí)現(xiàn)FPGA的基于布通率的布線算法。在此基礎(chǔ)上,借鑒了FPGA時(shí)序分析方法,將時(shí)序分析作為布線算法的一子模塊,對基于時(shí)序的布線算法進(jìn)行了研究;同時(shí)采用了FPGA功耗模型,在布線算法實(shí)現(xiàn)中考慮了動(dòng)態(tài)功耗的問題。最后在布線算法中實(shí)現(xiàn)兩種啟發(fā)式策略以提高可布線資源有效利用率。

    標(biāo)簽: FPGA 布線

    上傳時(shí)間: 2013-04-24

    上傳用戶:long14578

  • 基于FX2LP的USB2.0接口模塊設(shè)計(jì)

    詳細(xì)描述如何使用68013來設(shè)計(jì)從USB接口

    標(biāo)簽: FX2LP 2.0 USB 接口

    上傳時(shí)間: 2013-05-22

    上傳用戶:18752787361

  • SDIO接口介紹及其實(shí)現(xiàn)

    SDIO接口介紹及其實(shí)現(xiàn),第一次接觸SDIO的朋友,值得一看!通俗易懂,深入淺出!

    標(biāo)簽: SDIO 接口

    上傳時(shí)間: 2013-04-24

    上傳用戶:xc216

  • AVR單片機(jī)RS232通信接口應(yīng)用設(shè)計(jì)

    AVR單片機(jī)RS232通信接口應(yīng)用設(shè)計(jì),里面有源代碼與電路圖,可以作為學(xué)習(xí)參考之用^_^

    標(biāo)簽: AVR 232 RS 單片機(jī)

    上傳時(shí)間: 2013-07-04

    上傳用戶:ommshaggar

主站蜘蛛池模板: 桦甸市| 济阳县| 洪江市| 铁岭县| 广西| 江山市| 巫山县| 丰宁| 祁阳县| 丰台区| 迭部县| 马关县| 象山县| 井冈山市| 堆龙德庆县| 宁乡县| 曲麻莱县| 婺源县| 沽源县| 台前县| 禹城市| 宝应县| 牙克石市| 长沙县| 芷江| 齐河县| 科技| 花莲县| 蒙自县| 苏州市| 新乐市| 辛集市| 齐齐哈尔市| 锦屏县| 民权县| 丘北县| 三穗县| 金川县| 邢台县| 鹿泉市| 应用必备|