該文首先分析了線路碼的一般問題;其次分析了正碼速調(diào)整的基本原理及所涉及的一般問題,并說明了用FPGA進行電路設(shè)計的一般方法;最后分析了該系統(tǒng)所產(chǎn)生的抖動,如抖動的產(chǎn)生,分類以及如何減小抖動等,并對該課題所產(chǎn)生的兩類抖動即正碼速調(diào)整引入的侯時抖動和平滑鎖相環(huán)引入的抖動進行了分析,并用Matlab仿真工具對鎖相環(huán)的抖動與其環(huán)路帶寬之間的關(guān)系進行了仿真與計算. 作者的工作主要包括: 1.利用FPGA完成了復(fù)接、分接系統(tǒng)的設(shè)計和調(diào)試.2.利用FPGA完成了HDB3線路碼的設(shè)計與調(diào)試.3.利用鎖相環(huán)完成了碼速恢復(fù).4,對該復(fù)接分接系統(tǒng)所產(chǎn)生的抖動進行了理論分析和仿真.5.對FPGA進行了誤碼率測試,誤碼性能優(yōu)于10
標(biāo)簽: FPGA 數(shù)字復(fù)接器
上傳時間: 2013-04-24
上傳用戶:songnanhua
在比較常用串口通信實現(xiàn)形式的利弊基礎(chǔ)上,針對某廠輪胎里程試驗機監(jiān)控系統(tǒng)的特點,設(shè)計并實現(xiàn)了串口通信動態(tài)鏈接庫(DLL),詳細介紹了多線程理論、重疊I/O方式,給出了程序流程圖,對一些關(guān)鍵代碼進行了說明
上傳時間: 2013-07-19
上傳用戶:songnanhua
隨著信息技術(shù)的發(fā)展,數(shù)字信號的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴(yán)重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當(dāng)今最流行的計算機局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設(shè)計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計了內(nèi)部控制邏輯,并進行了相關(guān)的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設(shè)備驅(qū)動程序的設(shè)計是一個重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設(shè)備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設(shè)備驅(qū)動程序時的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對PCI數(shù)據(jù)采集卡進行了整體方案的設(shè)計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。
上傳時間: 2013-05-22
上傳用戶:彭玖華
實時紅外圖像處理是紅外成像制導(dǎo)的關(guān)鍵技術(shù)。本課題來源于兵器工業(yè)部第209研究所承擔(dān)研制的紅外成像制導(dǎo)技術(shù)背景下的紅外圖像信息處理機項目。 本文在總結(jié)國內(nèi)外研究現(xiàn)狀的基礎(chǔ)上,做了大量紅外圖像信息處理系統(tǒng)硬件部分的設(shè)計工作。主要有以下幾點: 1.系統(tǒng)方案和總體結(jié)構(gòu)設(shè)計 在分析比較目前幾種主流系統(tǒng)方案后,將紅外圖像處理機設(shè)計成“雙FPGA+雙DSP+CPCI”結(jié)構(gòu)。選用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作為系統(tǒng)高層算法處理的核心處理器,選用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作為底層算法處理和接口控制的核心,選用高速CPCI總線作為紅外圖像信息處理機與主機的通訊橋梁。 2.FPGA部分的設(shè)計是本課題的核心,對FPGA部分進行了設(shè)計和調(diào)試 (1)圖像預(yù)處理模塊:FPGA負責(zé)系統(tǒng)的底層預(yù)處理算法和相應(yīng)控制。首先對采集來的圖像數(shù)據(jù)進行中值濾波和直方圖統(tǒng)計,然后按照鏈路口(Linkport)的通信協(xié)議,將預(yù)處理后的圖像數(shù)據(jù)實時地從FPGA傳給DSP。 (2)DSP-CPCI橋接模塊:FPGA負責(zé)DSP與CPCI的接口,將DSP處理后的結(jié)果通過DSP-CPCI橋接模塊傳給主機。 聯(lián)調(diào)實驗測試表明,實時紅外圖像信息處理成功實現(xiàn)了對典型紅外目標(biāo)的檢測、識別和跟蹤,從而驗證系統(tǒng)核心FPGA部分的設(shè)計是成功的。
標(biāo)簽: DSPCPCI 圖像預(yù)處理 橋接設(shè)計
上傳時間: 2013-07-13
上傳用戶:gjzeus
計算機有關(guān)的接插件的引腳說明,hlp格式。比如串口,并口,PS/2,VGA,PC2,SCSI,IDE,ATA等,均有詳細的引腳定義,還附送了幾個濾波器電路,十分值得收藏。
上傳時間: 2013-04-24
上傳用戶:520
VC++動態(tài)鏈接庫(dll)編程深入淺出及源碼 非常好的一本書,深入淺出,還有隨書源代碼可以學(xué)習(xí)
標(biāo)簽: VC 動態(tài)鏈接庫 編程 源碼
上傳時間: 2013-07-07
上傳用戶:busterman
DM642 接硬盤的方案,利用FPGA作FIFO緩沖,達到數(shù)據(jù)/圖像/視頻的實時高速寫入。
上傳時間: 2013-08-13
上傳用戶:lgd57115700
CPLD與51單片機總線接
上傳時間: 2013-09-03
上傳用戶:ewtrwrtwe
Allegro 里面如何在端接匹配的情況下調(diào)等長線
上傳時間: 2013-09-06
上傳用戶:gdgzhym
常用的和不常用的各種接插件的封裝尺寸資料,可作PCB參考。【奇文共欣賞】
標(biāo)簽: 接插件封裝
上傳時間: 2013-10-11
上傳用戶:88mao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1