這個(gè)程試是利用基因演算法來進(jìn)行模擬路徑繞送,並試著找出一組最佳解。
上傳時(shí)間: 2016-11-30
上傳用戶:nairui21
地 理 信 息 系 統(tǒng) 經(jīng) 典 教 程 之 一
標(biāo)簽:
上傳時(shí)間: 2017-03-26
上傳用戶:youlongjian0
地 理 信 息 系 統(tǒng) 經(jīng) 典 教 程 之 一
標(biāo)簽:
上傳時(shí)間: 2017-03-26
上傳用戶:youke111
地 理 信 息 系 統(tǒng) 經(jīng) 典 教 程 之 三
標(biāo)簽:
上傳時(shí)間: 2013-12-23
上傳用戶:txfyddz
地 理 信 息 系 統(tǒng) 經(jīng) 典 教 程 之 四
標(biāo)簽:
上傳時(shí)間: 2017-03-26
上傳用戶:gtzj
地 理 信 息 系 統(tǒng) 經(jīng) 典 教 程 之 五
標(biāo)簽:
上傳時(shí)間: 2014-01-02
上傳用戶:gxrui1991
m a t l a b 編 程 實(shí) 例!
標(biāo)簽:
上傳時(shí)間: 2013-12-21
上傳用戶:skfreeman
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。
上傳時(shí)間: 2014-01-20
上傳用戶:蒼山觀海
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。
上傳時(shí)間: 2013-11-04
上傳用戶:372825274
摘要文章介紹了作者在過擊5年中在微內(nèi)核技術(shù)上所做的工作.給出了3個(gè)算法.① 通過特任務(wù)調(diào)度 和線程調(diào)度算法相結(jié)合的方法.來解決單純以線程為單位的調(diào)度系統(tǒng)的效率和公平性問題;③ 一個(gè)改進(jìn) 的寫時(shí)拷貝算法,它結(jié)合寫時(shí)拷貝算法和詩問時(shí)拷用算法的優(yōu)點(diǎn).來解決寫時(shí)拷貝算法在I386體系結(jié)抽 上的適應(yīng)性問題;@ 提出了一個(gè)微內(nèi)核操作系蜿計(jì)時(shí)模型,它解決了傳統(tǒng)計(jì)時(shí)算法在微內(nèi)核系統(tǒng)中計(jì)時(shí) 不準(zhǔn)確的問題h
標(biāo)簽: 線程 微內(nèi)核 任務(wù)調(diào)度 單位
上傳時(shí)間: 2013-12-15
上傳用戶:thinode
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1