響鈴和內(nèi)存管理功能的VHDL語(yǔ)言,用于程控交換機(jī)中的Xillinx芯片與DSP和ADDA等芯片配合實(shí)現(xiàn)交換機(jī)的功能
標(biāo)簽: VHDL 內(nèi)存管理 語(yǔ)言
上傳時(shí)間: 2013-12-22
上傳用戶(hù):zhuyibin
Verilog HDL的程式,上網(wǎng)找到SPI程式, vspi.v這程式相當(dāng)好用可用來(lái)接收與傳送SPI,並且寫(xiě)了一個(gè)傳輸信號(hào)測(cè)試,spidatasent.v這程式就是傳送的資料,分別為00 66... 01 77...... 02 55這樣的資料,並透過(guò)MAX+PULS II軟體進(jìn)行模擬,而最外層的程式是test_createspi.v!
上傳時(shí)間: 2017-03-06
上傳用戶(hù):onewq
作者的課外作業(yè),模擬封包(packet)標(biāo)頭,將之轉(zhuǎn)成二進(jìn)制,再顯示二進(jìn)制的相加結(jié)果,再做一的補(bǔ)數(shù)。 (並附上html檔,不會(huì)java的,直接開(kāi)啟html即可執(zhí)行)
標(biāo)簽:
上傳時(shí)間: 2014-01-06
上傳用戶(hù):xjz632
使用ASP元件(請(qǐng)自行下載、安裝或登錄) AspUpload+AspJpeg+Jmail[或AspMail] 整合JS與FLASH套件 Highslide JS+SWFUpload+TitleView+FPV4[請(qǐng)自行下載] 新增相薄圖檔後[Web上傳或FTP上傳後批次新增],自動(dòng)生成TitleView/FPV4,使用的XML腳本檔。刪除或搬移圖檔,同樣更新XML腳本檔。 使用 4.1_先用記事本設(shè)定編輯config.asp/menu.asp 4.2_瀏覽器進(jìn)入addphoto.asp新增相簿分類(lèi)(請(qǐng)事先作好規(guī)劃) 4.3_瀏覽器進(jìn)入index.asp[被轉(zhuǎn)到NewPhoto.asp],簽入後按上傳圖檔,按新增相片後上傳圖檔 更詳細(xì)解說(shuō): http://www.chome.idv.tw/article.asp?id=158
標(biāo)簽: AspUpload Highslide SWFUpload AspJpeg
上傳時(shí)間: 2013-12-21
上傳用戶(hù):84425894
通過(guò)DNS解析IP地址,或者反向查詢(xún)。 根據(jù)給定的地址段進(jìn)行解析
上傳時(shí)間: 2014-01-13
上傳用戶(hù):來(lái)茴
是Nios II處理器下客製化指令的一個(gè)32位元浮點(diǎn)數(shù)除法器,可將兩IEEE 754格式的值進(jìn)行相除
上傳時(shí)間: 2014-01-21
上傳用戶(hù):star_in_rain
摘要:電壓監(jiān)測(cè)儀的校驗(yàn)工作量大、 效率和精度低, 為保證電壓監(jiān)測(cè)儀性能指標(biāo), 研制了一種對(duì)單相電壓監(jiān)測(cè)統(tǒng)計(jì)儀進(jìn)行精度、 靈敏度、 諧波、 時(shí)間試驗(yàn)的校驗(yàn)裝置。裝置以高速單片機(jī)為核心, 利用豐富的P C機(jī)資源、 融合F P G A 技術(shù)、 點(diǎn)陣圖形液晶等技術(shù), 實(shí)現(xiàn)監(jiān)測(cè)儀誤差校驗(yàn)過(guò)程的自動(dòng)控制、微機(jī)數(shù)據(jù)管理、 程控操作、 故障保護(hù)。實(shí)驗(yàn)結(jié)果表明裝置綜合誤差為0 . 1 級(jí), 輸出電壓失真度小于0 . 5 , 系 統(tǒng)運(yùn)行準(zhǔn)確、 數(shù)據(jù)傳輸可靠、 操作方便及功能完善。
標(biāo)簽: 電壓監(jiān)測(cè)儀 效率 精度
上傳時(shí)間: 2014-07-05
上傳用戶(hù):stella2015
L3_1.m: 純量量化器的設(shè)計(jì)(程式) L3_2.m: 量化造成的假輪廓(程式) L3_3.m: 向量量化器之碼簿的產(chǎn)生(程式) L3_4.m: 利用LBG訓(xùn)練三個(gè)不同大小與維度的碼簿並分別進(jìn)行VQ(程式) gau.m: ML量化器設(shè)計(jì)中分母的計(jì)算式(函式) gau1.m: ML量化器設(shè)計(jì)中分子的計(jì)算式(函式) LBG.m: LBG訓(xùn)練法(函式) quantize.m:高斯機(jī)率密度函數(shù)的非均勻量化(函式) VQ.m: 向量量化(函式) L3_2.bmp: 影像檔 lena.mat: Matlab的矩陣變數(shù)檔
上傳時(shí)間: 2013-12-26
上傳用戶(hù):jiahao131
數(shù)控直流穩(wěn)壓電源源程序 本設(shè)計(jì)由兩個(gè)電路模塊構(gòu)成:直流穩(wěn)壓源電路(+15V,+5V,-15V),程控電路。并且巧妙得反置使用D/A變換器。使程控輸出電壓0-9.9手動(dòng)可調(diào),步距為0.2V。并可預(yù)置電壓值,采用LED同步顯示。
標(biāo)簽: 15 數(shù)控直流 穩(wěn)壓電源 源程序
上傳時(shí)間: 2017-06-14
上傳用戶(hù):懶龍1988
同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn) 在簡(jiǎn)要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語(yǔ)言對(duì)同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)接功能。 基群速率數(shù)字信號(hào)的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機(jī)的用戶(hù)模塊、小靈通基站控制器和集團(tuán)電話(huà)中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來(lái),隨著需要自建內(nèi)部通信系統(tǒng)的公司和企業(yè)不斷增多,同步數(shù)字復(fù)接設(shè)備的使用需求也在增加。FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)器件的高性能簡(jiǎn)化了數(shù)字通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。本文基于FPGA的技術(shù)特點(diǎn),結(jié)合數(shù)字復(fù)接技術(shù)的基本原理,實(shí)現(xiàn)了基群速率(2048kbps)數(shù)字信號(hào)的數(shù)字分接與復(fù)接。
標(biāo)簽: FPGA 數(shù)字復(fù)接
上傳時(shí)間: 2013-12-20
上傳用戶(hù):ommshaggar
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1