可編程邏輯器件的開發與應用實驗教學大綱\r\n本課程是高等院校電氣、信息、通信類專業的一門技術基礎課。通過本課程的學習,使學生獲得數字系統設計和可編程邏輯器件方面的基本概念、基本知識和基本技能,培養他們對數字系統的分析與設計的能力,為后續課程的學習及今后的實際工作打下良好的基礎。
標簽: 可編程邏輯器件 實驗 教學大綱
上傳時間: 2013-08-26
上傳用戶:shinesyh
可編程邏輯器件cpld與單片機雙向通信的源程序
標簽: cpld 可編程邏輯器件 單片機 雙向通信
上傳時間: 2013-08-28
上傳用戶:梧桐
嵌入式系統外圍接口電路的復雜可編程邏輯器件實現
標簽: 嵌入式系統 外圍接口電路 可編程邏輯器件
上傳時間: 2013-08-31
上傳用戶:zhouli
該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
標簽: FPGA 現場可編程 邏輯器件
上傳時間: 2013-09-04
上傳用戶:qweqweqwe
該工程文件實現ARM系統中CPLD的邏輯工作,起到外圍資源的邏輯地址譯碼功能
標簽: CPLD ARM 工程
上傳時間: 2013-09-05
上傳用戶:zcs023047
這是可編程邏輯器件(CPLD)初學者的入門級文章,僅供參考。
標簽: CPLD 可編程邏輯器件 初學者 入門級
上傳時間: 2013-09-06
上傳用戶:dudu121
用maxplus2實現的一種通用邏輯模塊,背景是一個基于dsp的嵌入式開發板,上面的邏輯模塊全用cpld實現。此模塊可以供以后的嵌入式開發作參考。
標簽: maxplus2 邏輯 模塊
上傳用戶:懶龍1988
可逆邏輯電路能大幅度降低能耗,越來越受到研究人員重視。運用可逆邏輯電路對傳統脈沖分配器進行可逆設計,并提供了物理實現方法。首先對傳統的脈沖分配器中的觸發器和計數器進行可逆設計,然后將傳統脈沖分配器的中的計數器進行替換,最后將可逆計數器和譯碼器級聯,從而構建可逆脈沖分配器。仿真結果表明實現了脈沖分配器的功能。
標簽: 可逆邏輯電路 脈沖分配器
上傳時間: 2013-11-02
上傳用戶:zhangchu0807
時序邏輯電路的分析和設計
標簽: 時序邏輯電路 分
上傳時間: 2013-11-08
上傳用戶:1159797854
復雜數字邏輯系統的VerilogHDL 設計技術和方法
標簽: verilog hdl 數字 邏輯設計
上傳時間: 2014-12-23
上傳用戶:niumeng16
蟲蟲下載站版權所有 京ICP備2021023401號-1