一種由可編程邏輯器件集成的數字濾波器的設計
標簽: 可編程邏輯器件 集成 數字濾波器
上傳時間: 2015-10-30
上傳用戶:gundamwzc
在多數情況下,集成電路芯片的管腳不會全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管腳,但實際上通常不會全部使用,這樣就會存在懸空端子。所有數字邏輯器件的無用端子必須連接到一個高電平或低電平,以防止電流漂移(具有總線保持功能的器件無需處理不用輸入管腳)。究竟上拉還是下拉由實際器件在何種方式下功耗最低確定。
標簽: 16244 ABT 管腳 端子
上傳時間: 2013-12-04
上傳用戶:bakdesec
可編程邏輯器件cpld與單片機雙向通信的源程序
標簽: cpld 可編程邏輯器件 單片機 雙向通信
上傳時間: 2015-12-11
上傳用戶:bruce
用可編程邏輯器件實現PWM波形即PWM波形發生器
標簽: PWM 可編程邏輯器件 波形 波形發生器
上傳時間: 2015-12-15
上傳用戶:x4587
可編程邏輯器件的開發與應用實驗教學大綱 本課程是高等院校電氣、信息、通信類專業的一門技術基礎課。通過本課程的學習,使學生獲得數字系統設計和可編程邏輯器件方面的基本概念、基本知識和基本技能,培養他們對數字系統的分析與設計的能力,為后續課程的學習及今后的實際工作打下良好的基礎。
標簽: 可編程邏輯器件 實驗 教學大綱 技術基礎
上傳時間: 2016-02-04
上傳用戶:希醬大魔王
可編程邏輯器件畫時序圖的工具軟件,便于大家設計時使用!
標簽: 可編程邏輯器件 時序圖 軟件
上傳時間: 2016-03-03
上傳用戶:anng
基于復雜可編程邏輯器件(CPLD)的120MHz高速A_D采集卡的設計
標簽: CPLD 120 A_D MHz
上傳時間: 2014-01-04
上傳用戶:jhksyghr
簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、下載,得到實物。由于采用純數字硬件設計制作,穩定性、可靠性遠遠高于使用單片機或模擬方式實現的系統,外圍電路簡單。該數字頻率計達到預期要求,實現了可變量程測量,測量范圍0.1Hz—9999MHz,精度可達0.1Hz。
標簽: FPGA VHDL 模塊 分
上傳時間: 2016-03-20
上傳用戶:qq521
現場可編程邏輯器件設計的十條鐵律,可以提高設計質量
標簽: 現場可編程 器件設計 邏輯
上傳時間: 2013-12-26
上傳用戶:klin3139
可編程邏輯器件設計百問資料,資源多多共享!不亦樂乎!
標簽: 可編程邏輯 器件設計 資源
上傳時間: 2014-01-07
上傳用戶:zjf3110
蟲蟲下載站版權所有 京ICP備2021023401號-1