亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

運維管理工具

  • 一個較簡單的圖書管理系統(tǒng).rar

    一個 較簡單 的 圖書 管理 系統(tǒng)

    標(biāo)簽: 圖書管理

    上傳時間: 2013-06-01

    上傳用戶:luke5347

  • 基于CAN總線的電池數(shù)據(jù)采集與管理系統(tǒng)的設(shè)計.rar

    控制器局域網(wǎng)(CAN)最初是由德國BOSCH公司為汽車的監(jiān)測、控制系統(tǒng)設(shè)計的。它是一種有效的支持分布式控制或者實時控制的串行通信網(wǎng)絡(luò)。由于其具有多主機、高性能以及高可靠性,CAN總線已經(jīng)廣泛應(yīng)用于汽車電子控制、過程控制、機械工業(yè)、紡織機械、機器人、數(shù)控機床、醫(yī)療器械以及傳感器等領(lǐng)域。CAN總線已經(jīng)形成國際標(biāo)準(zhǔn),并已被公認(rèn)為幾種最有前途的現(xiàn)場總線之一。 另一方面,隨著電動車的技術(shù)的不斷發(fā)展,電動車已經(jīng)開始邁向了市場普及的道路。對于電動車電池的管理和維護越來越成為電動車發(fā)展的重點之一。由于CAN具有抗干擾性強、連接簡單、無主通信等特點,非常適合用來實現(xiàn)實時數(shù)據(jù)的采集和傳輸。因此,本文利用CAN總線為基礎(chǔ)設(shè)計了一個電池實時數(shù)據(jù)采集與管理系統(tǒng),經(jīng)分析、設(shè)計、編程和調(diào)試,在實際應(yīng)用中得以實現(xiàn)。 該系統(tǒng)主要包括數(shù)據(jù)采集層,數(shù)據(jù)傳輸層和用戶管理層三個部分。數(shù)據(jù)采集層的主要任務(wù)是電池實時數(shù)據(jù)的采集和發(fā)送;數(shù)據(jù)傳輸層的主要功能是通過CAN總線接收數(shù)據(jù)采集層發(fā)送的實時數(shù)據(jù),并將其轉(zhuǎn)換成RS232串口協(xié)議發(fā)送到上位機;用戶管理層的主要功能是通過串口接收數(shù)據(jù),實時顯示,存儲和分析。 論文完成的主要工作有: (1) 通過對系統(tǒng)需求的分析,將整個系統(tǒng)分為三個獨立的層,分別進行了軟硬件設(shè)計,實現(xiàn)了系統(tǒng)的模塊化,增強了系統(tǒng)的應(yīng)用性; (2) 詳細(xì)的研究了CAN2.0B協(xié)議和SAE J1939協(xié)議,并在此基礎(chǔ)上,編寫了適合本設(shè)計的通訊協(xié)議; (3) 深入研究了MC9S12DG128芯片的硬件結(jié)構(gòu)和軟件設(shè)計方法; 本課題的創(chuàng)新點在于利用目前汽車工業(yè)廣泛采用的CAN總線協(xié)議,設(shè)計了一套簡單,高效,穩(wěn)定的電池數(shù)據(jù)采集與管理系統(tǒng),并在實際中得以應(yīng)用。在系統(tǒng)設(shè)計過程中將整個系統(tǒng)分為3個層,大大提升了系統(tǒng)的模塊化水平,有利于系統(tǒng)的擴展和維護。

    標(biāo)簽: CAN 總線 電池

    上傳時間: 2013-07-07

    上傳用戶:1417818867

  • 20kW車用鉛酸電池智能管理系統(tǒng).rar

    環(huán)境的不斷污染、石油能源的加劇消耗促使純電動車成為了各國各汽車廠商爭相研究的對象。而閥控免維護鉛酸蓄電池(VRLA)憑著其低廉的價格優(yōu)勢占據(jù)了車用蓄電池的大部分市場份額。本文旨在開發(fā)一套完整的VRLA蓄電池管理系統(tǒng),包括蓄電池狀態(tài)檢測、均衡充放電管理、溫度管理、充放電管理等。 本文首先討論了車用VRLA蓄電池的特性,包括其失效模式、改進方式以及各種充電方法對其物理上的影響。隨后,針對VRLA車用蓄電池,本文著重討論了電動汽車蓄電池的智能管理系統(tǒng),第三章到第四章詳細(xì)介紹了裝載車內(nèi)的管理系統(tǒng)(檢測系統(tǒng)、均衡系統(tǒng));第五章著重討論了置于車外的充放電管理系統(tǒng)的設(shè)計和實現(xiàn)。 狀態(tài)檢測系統(tǒng)系統(tǒng)主要包括電池狀態(tài)采集系統(tǒng)以及剩余容量SoC、健康狀態(tài)SoH測量系統(tǒng)。本文針對電動汽車這個特殊應(yīng)用場合,提出了一種新的同時基于AH定律、Peukert方程、溫度修正、SoH以及開路電壓的的容量預(yù)測方法。 均衡充電系統(tǒng)的目的是保持串聯(lián)電池組單體電池容量的均衡。均衡管理系統(tǒng)主要包括控制器、開關(guān)組件以及輔助均衡充電器三個部分。 主充電系統(tǒng)采用的是正負(fù)脈沖的充電方式,本系統(tǒng)通過一個全橋雙向DC/DC變流器來實現(xiàn)。主充電器的功率等級為20kW,在本課題組中,這個功率等級較之以往有較大的突破。

    標(biāo)簽: 20 kW 車用

    上傳時間: 2013-04-24

    上傳用戶:飛翔的胸毛

  • 51單片機常用工具包.rar

    51常用的一些工具 包括時鐘計算,等等

    標(biāo)簽: 51單片機 工具包

    上傳時間: 2013-07-05

    上傳用戶:

  • ARM開發(fā)工具ADS原理與應(yīng)用.part1.rar

    介紹ARM的調(diào)試方法,及ARM開發(fā)工具ads的原理與應(yīng)用(講的很詳細(xì),共三部分)

    標(biāo)簽: part ARM ADS

    上傳時間: 2013-07-24

    上傳用戶:www123lll

  • ARM開發(fā)工具ADS原理與應(yīng)用.part2.rar

    介紹ARM的調(diào)試方法,及ARM開發(fā)工具ads的原理與應(yīng)用(講的很詳細(xì),共三部分)

    標(biāo)簽: part ARM ADS

    上傳時間: 2013-05-29

    上傳用戶:zhuoying119

  • FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計和模擬設(shè)計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設(shè)計難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時鎖相環(huán)(DLL)電路進行分析研究和設(shè)計,在此基礎(chǔ)上設(shè)計出具有自主知識產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設(shè)計、晶體管級電路設(shè)計和仿真以及最后對設(shè)計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權(quán)的FPGA奠定了堅實的基礎(chǔ)。 本文先簡要介紹FPGA及其時鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應(yīng)用參數(shù)。在設(shè)計中,用Verilog-XL對部分電路進行數(shù)字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計采用TSMC0.18μmCMOS工藝庫建模,設(shè)計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達(dá)到了國外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計,可以實現(xiàn)時鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標(biāo)簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的固態(tài)硬盤控制器設(shè)計.rar

    近年來,大容量數(shù)據(jù)存儲設(shè)備主要是機械硬盤,機械硬盤采用機械馬達(dá)和磁片作為載體,存在抗震性能低、高功耗和速度提升難度大等缺點。固態(tài)硬盤是以半導(dǎo)體作為存儲介質(zhì)及控制載體,無機械裝置,具有抗震、寬溫、無噪、可靠和節(jié)能等特點,是目前存儲領(lǐng)域所存在問題的解決方案之一。本文針對這一問題,設(shè)計基于FPGA的固態(tài)硬盤控制器,實現(xiàn)數(shù)據(jù)的固態(tài)存儲。 文章首先介紹硬盤技術(shù)的發(fā)展,分析固態(tài)硬盤的技術(shù)現(xiàn)狀和發(fā)展趨勢,闡述課題研究意義,并概述了本文研究的主要內(nèi)容及所做的工作。然后從分析固態(tài)硬盤控制器的關(guān)鍵技術(shù)入手,研究了SATA接口協(xié)議和NANDFLASH芯片特性。整體設(shè)計采用SOPC架構(gòu),所有功能由單片F(xiàn)PGA完成。移植MicroBlaze嵌入式處理器軟核作為主控制器,利用Verilog HDL語言描述IP核形式設(shè)計SATA控制器核和NAND FLASH控制器核。SATA控制器核作為高速串行傳輸接口,實現(xiàn)SATA1.0協(xié)議,根據(jù)協(xié)議劃分四層模型,通過狀態(tài)機和邏輯電路實現(xiàn)協(xié)議功能。NAND FLASH控制器核管理NANDFLASH芯片陣列,將NAND FLASH接口轉(zhuǎn)換成通用的SRAM接口,提高訪問效率。控制器完成NAND FLASH存儲管理和糾錯算法,實現(xiàn)數(shù)據(jù)的存儲和讀取。最后完成固態(tài)硬盤控制器的模塊測試和整體測試,介紹了測試方法、測試工具和測試流程,給出測試數(shù)據(jù)和結(jié)果分析,得出了驗證結(jié)論。 本文設(shè)計的固態(tài)硬盤控制器,具有結(jié)構(gòu)簡單和穩(wěn)定性高的特點,易于升級和二次開發(fā),是實現(xiàn)固態(tài)硬盤和固態(tài)存儲系統(tǒng)的關(guān)鍵技術(shù)。

    標(biāo)簽: FPGA 固態(tài)硬盤 制器設(shè)計

    上傳時間: 2013-05-28

    上傳用戶:sssnaxie

  • 基于FPGA的對象存儲控制器原型的硬件設(shè)計與實現(xiàn).rar

    本文對基于FPGA的對象存儲控制器原型的硬件設(shè)計進行了研究。主要內(nèi)容如下: ⑴研究了對象存儲控制器的硬件設(shè)計,使其高效完成對象級接口的智能化管理和復(fù)雜存儲協(xié)議的解析,對對象存儲系統(tǒng)整體性能提升有重要意義。基于SoPC(片上可編程系統(tǒng))技術(shù),在FPGA(現(xiàn)場可編程門陣列)上實現(xiàn)的對象存儲控制器,具有功能配置靈活,調(diào)試方便,成本較低等優(yōu)點。 ⑵采用Cyclone II器件實現(xiàn)的對象存儲控制器的網(wǎng)絡(luò)接口,包含處理器模塊、內(nèi)存模塊、Flash模塊等核心組成部分,提供千兆以太網(wǎng)的網(wǎng)絡(luò)接口和PCI(周邊元件擴展接口)總線的主機接口,還具備電源模塊、時鐘模塊等以保證系統(tǒng)正常運行。在設(shè)計實現(xiàn)PCB(印制電路板)時,從疊層設(shè)計、布局、布線、阻抗匹配等多方面解決高達(dá)100MHz的全局時鐘帶來的信號完整性問題,并基于IBIS模型進行了信號完整性分析及仿真。針對各功能模塊提出了相應(yīng)的調(diào)試策略,并完成了部分模塊的調(diào)試工作。 ⑶提出了基于Virtex-4的對象存儲控制器系統(tǒng)設(shè)計方案,Virtex-4內(nèi)嵌PowerPC高性能處理器,可更好地完成對象存儲設(shè)備相關(guān)的控制和管理工作。實現(xiàn)了豐富的接口設(shè)計,包括千兆以太網(wǎng)、光纖通道、SATA(串行高級技術(shù)附件)等網(wǎng)絡(luò)存儲接口以及較PCI性能更優(yōu)異的PCI-X(并連的PCI總線)主機接口;提供多種FPGA配置方式。使用Cadence公司的Capture CIS工具完成了該系統(tǒng)硬件的原理圖繪制,通過了設(shè)計規(guī)則檢查,生成了網(wǎng)表用作下一步設(shè)計工作的交付文件。

    標(biāo)簽: FPGA 對象存儲 原型

    上傳時間: 2013-04-24

    上傳用戶:lijinchuan

  • 基于FPGA的多通道DMA控制器的IP核設(shè)計.rar

    當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無法滿足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲器訪問)技術(shù)就是較理想的解決方案之一,能夠滿足信息處理實時性和準(zhǔn)確性的要求。 本文以EDA工具、硬件描述語言和可編程邏輯器件(FPGA)為技術(shù)支撐,設(shè)計DMA控制器的總體結(jié)構(gòu)。在通道檢測模塊中,解決了信號抗干擾和請求信號撤銷問題,并提出并行通道檢測算法;在優(yōu)先級管理模塊中提出了動態(tài)優(yōu)先級端口響應(yīng)機制;在傳輸模塊中采用狀態(tài)機的設(shè)計思想設(shè)計多個通道的數(shù)據(jù)傳輸。通過各模塊問題的解決及新方法的采用,最終設(shè)計出基于FPGA的多通道DMA控制器的IP軟核。實驗仿真結(jié)果表明,本控制器傳輸速度較快,主頻達(dá)100MHz以上,且工作穩(wěn)定。

    標(biāo)簽: FPGA DMA 多通道

    上傳時間: 2013-05-16

    上傳用戶:希醬大魔王

主站蜘蛛池模板: 颍上县| 阿勒泰市| 康马县| 崇文区| 福泉市| 布尔津县| 瓦房店市| 察隅县| 四平市| 涡阳县| 宜宾市| 永德县| 丹凤县| 永昌县| 安宁市| 松桃| 大悟县| 奉化市| 松潘县| 班玛县| 滨海县| 巍山| 克拉玛依市| 腾冲县| 靖宇县| 长乐市| 全南县| 攀枝花市| 安国市| 天镇县| 建平县| 江都市| 施甸县| 十堰市| 贵定县| 拜泉县| 达拉特旗| 高台县| 连城县| 林西县| 金山区|