亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

遠(yuǎn)距離通信

  • ARM嵌入式系統在家用通信平臺中的應用與研究

    智能家庭信息系統是集自動化、計算機、通信技術于一體的“3C”系統,它將各種家電產品結合成一個有機整體,實現了對家電設備進行集中或異地控制和管理,以及能夠與外界進行信息交互,以控制終端為突破口作為對家庭信息系統的研究,將有可能在以后的競爭中占據制高點,取得良好的經濟和社會效益。 本課題開發的智能家庭信息系統是以實際項目為背景,對基于網絡的嵌入式家庭信息系統進行了研究。通過對傳統智能家居的特點進行分析,指出了目前市場上的智能家居系統的局限性,提出了基于短距無線網絡的現代智能家居系統是將來的發展趨勢。 接著對智能家居控制的系統構架以及相關關鍵技術進行了分析和比較,指出基于IEEE802.15.4的ZigBee技術是目前最適合無線家居控制系統的無線標準,并對該標準進行了深入研究。 論文充分考慮到家庭信息化網絡的現狀和家庭內部各信息家電的互連、集中控制、遠程訪問與控制的需求,以及低成本實現的實際需要,及設備互連對傳輸帶寬和使用靈活性等特點的需要,設計了以無線ZigBee技術組成家庭網絡體系總體結構,避免了在家庭內部布線的缺陷,且滿足了功耗低,成本低,網絡容量大等要求。 設計了新型無線通訊模塊,該模塊主控芯片采用8位低功耗微控制器ATMEGA64及CHIPCON公司推出的首款符合2.4 GHZ IEEE802.15.4標準的射頻收發器CC2420來實現ZigBee模塊,它可以降低無線通訊的成本和提高無線通訊的可靠性,可以單獨使用,也可以嵌入其它設備。 論文采用了免費、公開的linux操作系統,并給出了在Linux上的開發流程。 最后,論文具體分析了無線ZigBee協議、ZigBee組網技術以及它們在將來的廣泛應用。深入地研究了HTTP超文本傳輸協議,設計了遠程客戶端訪問和控制家用電器的界面,并給出了部分軟件設計流程圖。

    標簽: ARM 嵌入式系統 中的應用

    上傳時間: 2013-04-24

    上傳用戶:agent

  • 利用FPGA技術解決ARINC429通信的實現方案

    提出了一種利用FPGA技術解決ARINC429通信的實現方案,該方案不僅使國內的ARINC429通信設備擺脫了對國外ASIC電路的依賴,還降低了設備成本,并且克服了國外ASIC電路的不足,實現了任意長度數據幀的群收和群發功能,具有較好的應用前景。利用該方案研制的ARINC429數據通信卡,已成功應用于空空導彈測控設備中。\r\n

    標簽: ARINC FPGA 429 通信

    上傳時間: 2013-08-13

    上傳用戶:極客

  • FPGA和單片機串行通信接口的實現

    杜曉斌和陳興文-FPGA和單片機串行通信接口的實現一文提出了FPGA與單片機實現數據串行通信的解決方案。在通信過程中完全遵守RS232 協議,給出了發送模塊的vhdl源代碼。\r\n

    標簽: FPGA 單片機串行 通信接口

    上傳時間: 2013-08-15

    上傳用戶:cylnpy

  • FPGA和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信

    FPGA 和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信   \r\n 功能:FPGA對MCU的寫(FPGA發給MCU的地址是寫進E2PROM的地址 ,E2PROM中的數據是      FPGA發送的數據。)\r\n    FPGA對MCU的讀(FPGA讀取它發給MCU在E2PROM中存取的數據)\r\n    程序和圖見附件   懇請高手指導  小弟急啊!

    標簽: MCU E2PROM FPGA 25H

    上傳時間: 2013-08-15

    上傳用戶:h886166

  • 基于QUARTUSII軟件 實現FPGA(ATERA CYCLONE II系列)與SD卡SD模式通信源碼

    基于QUARTUSII軟件 實現FPGA(ATERA CYCLONE II系列)與SD卡SD模式通信\r\n所用語言位verilog HDL

    標簽: QUARTUSII CYCLONE ATERA FPGA

    上傳時間: 2013-08-20

    上傳用戶:it男一枚

  • FPGA的串行通信UART控制器

    基于FPGA的串行通信UART控制器,采用VHDL語言編寫,包含多個子模塊。\r\n在ISE或FPGA的其它開發環境下新建一個工程,然后將文檔中的各個模塊程序添加進去,即可運行仿真。源程序已經過本人的仿真驗證。

    標簽: FPGA UART 串行通信 控制器

    上傳時間: 2013-09-03

    上傳用戶:xieguodong1234

  • VHDL實現:單片機與FPGA接口通信源文件

    程序主要用硬件描述語言(VHDL)實現:\r\n單片機與FPGA接口通信的問題

    標簽: VHDL FPGA 單片機 接口通信

    上傳時間: 2013-09-06

    上傳用戶:ddddddos

  • (N+X)熱插拔模塊并聯逆變電源應用前景

    隨著我國通信、電力事業的發展,通信、電力網絡的規模越來越大,系統越來越復雜。與之相應的對交流供電的可靠性、靈活性、智能化、免維護越來越重要。在中國通信、電力網絡中,傳統的交流供電方案是以UPS或單機式逆變器提供純凈不間斷的交流電源。由于控制技術的進步、完善,(N+X)熱插拔模塊并聯逆變電源已經非常成熟、可靠;在歐美的通信、電力發達的國家,各大通信運營商、電力供應商、軍隊均大量應用了這種更合理的供電方案。與其它方案相比較,(N+X)熱插拔模塊并聯逆變電源具有以下明顯的優點。

    標簽: 熱插拔 模塊 并聯 應用前景

    上傳時間: 2014-03-24

    上傳用戶:alan-ee

  • PC機之間串口通信的實現

    PC機之間串口通信的實現一、實驗目的 1.熟悉微機接口實驗裝置的結構和使用方法。 2.掌握通信接口芯片8251和8250的功能和使用方法。 3.學會串行通信程序的編制方法。 二、實驗內容與要求 1.基本要求主機接收開關量輸入的數據(二進制或十六進制),從鍵盤上按“傳輸”鍵(可自行定義),就將該數據通過8251A傳輸出去。終端接收后在顯示器上顯示數據。具體操作說明如下:(1)出現提示信息“start with R in the board!”,通過調整乒乓開關的狀態,設置8位數據;(2)在小鍵盤上按“R”鍵,系統將此時乒乓開關的狀態讀入計算機I中,并顯示出來,同時顯示經串行通訊后,計算機II接收到的數據;(3)完成后,系統提示“do you want to send another data? Y/N”,根據用戶需要,在鍵盤按下“Y”鍵,則重復步驟(1),進行另一數據的通訊;在鍵盤按除“Y”鍵外的任意鍵,將退出本程序。2.提高要求 能夠進行出錯處理,例如采用奇偶校驗,出錯重傳或者采用接收方回傳和發送方確認來保證發送和接收正確。 三、設計報告要求 1.設計目的和內容 2.總體設計 3.硬件設計:原理圖(接線圖)及簡要說明 4.軟件設計框圖及程序清單5.設計結果和體會(包括遇到的問題及解決的方法) 四、8251A通用串行輸入/輸出接口芯片由于CPU與接口之間按并行方式傳輸,接口與外設之間按串行方式傳輸,因此,在串行接口中,必須要有“接收移位寄存器”(串→并)和“發送移位寄存器”(并→串)。能夠完成上述“串←→并”轉換功能的電路,通常稱為“通用異步收發器”(UART:Universal Asynchronous Receiver and Transmitter),典型的芯片有:Intel 8250/8251。8251A異步工作方式:如果8251A編程為異步方式,在需要發送字符時,必須首先設置TXEN和CTS#為有效狀態,TXEN(Transmitter Enable)是允許發送信號,是命令寄存器中的一位;CTS#(Clear To Send)是由外設發來的對CPU請求發送信號的響應信號。然后就開始發送過程。在發送時,每當CPU送往發送緩沖器一個字符,發送器自動為這個字符加上1個起始位,并且按照編程要求加上奇/偶校驗位以及1個、1.5個或者2個停止位。串行數據以起始位開始,接著是最低有效數據位,最高有效位的后面是奇/偶校驗位,然后是停止位。按位發送的數據是以發送時鐘TXC的下降沿同步的,也就是說這些數據總是在發送時鐘TXC的下降沿從8251A發出。數據傳輸的波特率取決于編程時指定的波特率因子,為發送器時鐘頻率的1、1/16或1/64。當波特率指定為16時,數據傳輸的波特率就是發送器時鐘頻率的1/16。CPU通過數據總線將數據送到8251A的數據輸出緩沖寄存器以后,再傳輸到發送緩沖器,經移位寄存器移位,將并行數據變為串行數據,從TxD端送往外部設備。在8251A接收字符時,命令寄存器的接收允許位RxE(Receiver Enable)必須為1。8251A通過檢測RxD引腳上的低電平來準備接收字符,在沒有字符傳送時RxD端為高電平。8251A不斷地檢測RxD引腳,從RxD端上檢測到低電平以后,便認為是串行數據的起始位,并且啟動接收控制電路中的一個計數器來進行計數,計數器的頻率等于接收器時鐘頻率。計數器是作為接收器采樣定時,當計數到相當于半個數位的傳輸時間時再次對RxD端進行采樣,如果仍為低電平,則確認該數位是一個有效的起始位。若傳輸一個字符需要16個時鐘,那么就是要在計數8個時鐘后采樣到低電平。之后,8251A每隔一個數位的傳輸時間對RxD端采樣一次,依次確定串行數據位的值。串行數據位順序進入接收移位寄存器,通過校驗并除去停止位,變成并行數據以后通過內部數據總線送入接收緩沖器,此時發出有效狀態的RxRDY信號通知CPU,通知CPU8251A已經收到一個有效的數據。一個字符對應的數據可以是5~8位。如果一個字符對應的數據不到8位,8251A會在移位轉換成并行數據的時候,自動把他們的高位補成0。 五、系統總體設計方案根據系統設計的要求,對系統設計的總體方案進行論證分析如下:1.獲取8位開關量可使用實驗臺上的8255A可編程并行接口芯片,因為只要獲取8位數據量,只需使用基本輸入和8位數據線,所以將8255A工作在方式0,PA0-PA7接實驗臺上的8位開關量。2.當使用串口進行數據傳送時,雖然同步通信速度遠遠高于異步通信,可達500kbit/s,但由于其需要有一個時鐘來實現發送端和接收端之間的同步,硬件電路復雜,通常計算機之間的通信只采用異步通信。3.由于8251A本身沒有時鐘,需要外部提供,所以本設計中使用實驗臺上的8253芯片的計數器2來實現。4:顯示和鍵盤輸入均使用DOS功能調用來實現。設計思路框圖,如下圖所示: 六、硬件設計硬件電路主要分為8位開關量數據獲取電路,串行通信數據發送電路,串行通信數據接收電路三個部分。1.8位開關量數據獲取電路該電路主要是利用8255并行接口讀取8位乒乓開關的數據。此次設計在獲取8位開關數據量時采用8255令其工作在方式0,A口輸入8位數據,CS#接實驗臺上CS1口,對應端口為280H-283H,PA0-PA7接8個開關。2.串行通信電路串行通信電路本設計中8253主要為8251充當頻率發生器,接線如下圖所示。

    標簽: PC機 串口通信

    上傳時間: 2013-12-19

    上傳用戶:小火車啦啦啦

  • VTS(VisuaI Test Shelf) V3.4.7的源代碼。VTS是美國國家聯邦實驗室N.I.S.T.所開發的BACnet協議下的報文的測試工具。BACnet(A Data Communica

    VTS(VisuaI Test Shelf) V3.4.7的源代碼。VTS是美國國家聯邦實驗室N.I.S.T.所開發的BACnet協議下的報文的測試工具。BACnet(A Data Communication Protocol for Building Automation and Control Network)是由美國采暖、制冷和空調工程師協會制定的開放樓宇自動控制網絡數據通信協議。

    標簽: BACnet N.I.S.T. VTS Communica

    上傳時間: 2014-10-12

    上傳用戶:壞天使kk

主站蜘蛛池模板: 嘉鱼县| 邛崃市| 德昌县| 阆中市| 金坛市| 崇文区| 甘孜| 天长市| 巫山县| 武汉市| 扶余县| 偏关县| 红桥区| 青神县| 淳化县| 平阴县| 南和县| 双鸭山市| 夏邑县| 崇义县| 东台市| 崇明县| 连山| 巍山| 响水县| 汾阳市| 林西县| 万年县| 临海市| 新巴尔虎左旗| 青田县| 霍邱县| 白河县| 大丰市| 南澳县| 吉木乃县| 宁河县| 灵川县| 丰镇市| 连南| 靖宇县|