16QAM調(diào)側(cè)解調(diào)界的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)點(diǎn)介紹了設(shè)計(jì)中的幾個(gè)關(guān)健部分,并結(jié)合工 程實(shí)踐給出了其體實(shí)現(xiàn)方法
標(biāo)簽: QAM 16 解調(diào) 分
上傳時(shí)間: 2013-12-19
上傳用戶:李夢晗
可編程顯示卡的相關(guān)文章,工有三部分,這是第一部分!
標(biāo)簽: 可編程 分 顯示卡
上傳時(shí)間: 2016-03-02
上傳用戶:zhouli
可編程顯示卡的相關(guān)文章,工有三部分,這是第2部分!
上傳時(shí)間: 2014-01-20
上傳用戶:dongbaobao
可編程顯示卡的相關(guān)文章,工有三部分,這是第3部分!
上傳用戶:sqq
一個(gè)SOCKET的源碼,基于VC++環(huán)境下編寫,可用于UNIX下進(jìn)行,包含服務(wù)器與客戶機(jī)部分
標(biāo)簽: SOCKET UNIX VC 源碼
上傳時(shí)間: 2016-03-06
上傳用戶:氣溫達(dá)上千萬的
ftp 服務(wù)器端編程代碼 其主要部分代碼 其他可自己完成
標(biāo)簽: ftp 服務(wù)器 分 代碼
上傳時(shí)間: 2016-03-12
上傳用戶:playboys0
簡易數(shù)字頻率計(jì)利用復(fù)雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時(shí)基脈沖發(fā)生器、計(jì)數(shù)器、數(shù)據(jù)鎖存器和顯示電路4部分。設(shè)計(jì)時(shí)先分別設(shè)計(jì)各功能模塊,并調(diào)試得到正確仿真結(jié)果,然后將各個(gè)功能模塊組合起來。最后作整體仿真、下載,得到實(shí)物。由于采用純數(shù)字硬件設(shè)計(jì)制作,穩(wěn)定性、可靠性遠(yuǎn)遠(yuǎn)高于使用單片機(jī)或模擬方式實(shí)現(xiàn)的系統(tǒng),外圍電路簡單。該數(shù)字頻率計(jì)達(dá)到預(yù)期要求,實(shí)現(xiàn)了可變量程測量,測量范圍0.1Hz—9999MHz,精度可達(dá)0.1Hz。
標(biāo)簽: FPGA VHDL 模塊 分
上傳時(shí)間: 2016-03-20
上傳用戶:qq521
/*目的:使一個(gè)複數(shù)可顯數(shù)出來,可做+-/*,還要可以做>>跟<<的功能 題目:定義一個(gè)複數(shù)的class叫Complex,a(實(shí)部)與b(虛部)為double的型態(tài),i表示根號(hào)-1, 1.必須包含一個(gè)建構(gòu)子有兩個(gè)參數(shù)(double型態(tài)),能被用來設(shè)定物件中的變數(shù)為任意值 2.包含一個(gè)建構(gòu)子只有一個(gè)參數(shù)(double型態(tài)),呼叫參數(shù)的實(shí)部且定義為"實(shí)部+0i" 3.包含一個(gè)預(yù)建構(gòu)子可把物件初始化為0+0i 4.overload以下的operator以致於可以正確的執(zhí)行:+ - * / << >> */
標(biāo)簽:
上傳時(shí)間: 2013-12-27
上傳用戶:lindor
LINUX+9200基礎(chǔ)實(shí)驗(yàn) :點(diǎn)亮板子上的LED 驅(qū)動(dòng)程序部分led_module.c 說明:程序默認(rèn)PBO,PB1,PB2,PB3接LED燈,主設(shè)備號(hào)43,可根據(jù)實(shí)際情況修改參數(shù).
標(biāo)簽: led_module LED PB LINUX
上傳時(shí)間: 2016-03-26
上傳用戶:ANRAN
詳細(xì)介紹DBF文件數(shù)據(jù)庫各個(gè)部分的定義,可根據(jù)定義寫文件結(jié)構(gòu).
標(biāo)簽: DBF 定義 詳細(xì)介紹 數(shù)據(jù)庫
上傳時(shí)間: 2014-01-18
上傳用戶:ruixue198909
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1