電位計訊號轉換器 AT-PM1-P1-DN-ADL 1.產品說明 AT系列轉換器/分配器主要設計使用于一般訊號迴路中之轉換與隔離;如 4~20mA、0~10V、熱電偶(Type K, J, E, T)、熱電阻(Rtd-Pt100Ω)、荷重元、電位計(三線式)、電阻(二線式)及交流電壓/電流等訊號,機種齊全。 此款薄型設計的轉換器/分配器,除了能提供兩組訊號輸出(輸出間隔離)或24V激發電源供傳送器使用外,切換式電源亦提供了安裝的便利性。上方并設計了電源、輸入及輸出指示燈及可插拔式接線端子方便現場施工及工作狀態檢視。 2.產品特點 可選擇帶指撥開關切換,六種常規輸出信號0-5V/0~10V/1~5V/2~10V/4~20mA/ 0~20mA 可自行切換。 雙回路輸出完全隔離,可選擇不同信號。 設計了電源、輸入及輸出LED指示燈,方便現場工作狀態檢視。 規格選擇表中可指定選購0.1%精度 17.55mm薄型35mm導軌安裝。 依據CE國際標準規范設計。 3.技術規格 用途:信號轉換及隔離 過載輸入能力:電流:10×額定10秒 第二組輸出:可選擇 輸入范圍:P1:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ P2:0 Ω ~ 2.0 KΩ / ~ 100.0 KΩ 精確度: ≦±0.2% of F.S. ≦±0.1% of F.S. 偵測電壓:1.6V 輸入耗損: 交流電流:≤ 0.1VA; 交流電壓:≤ 0.15VA 反應時間: ≤ 250msec (10%~90% of FS) 輸出波紋: ≤ ±0.1% of F.S. 滿量程校正范圍:≤ ±10% of F.S.,2組輸出可個別調整 零點校正范圍:≤ ±10% of F.S.,2組輸出可個別調整 隔離:AC 2.0 KV 輸出1與輸出2之間 隔離抗阻:DC 500V 100MΩ 工作電源: AC 85~265V/DC 100~300V, 50/60Hz 或 AC/DC 20~56V (選購規格) 消耗功率: DC 4W, AC 6.0VA 工作溫度: 0~60 ºC 工作濕度: 20~95% RH, 無結露 溫度系數: ≤ 100PPM/ ºC (0~50 ºC) 儲存溫度: -10~70 ºC 保護等級: IP 42 振動測試: 1~800 Hz, 3.175 g2/Hz 外觀尺寸: 94.0mm x 94.0mm x 17.5mm 外殼材質: ABS防火材料,UL94V0 安裝軌道: 35mm DIN導軌 (EN50022) 重量: 250g 安全規范(LVD): IEC 61010 (Installation category 3) EMC: EN 55011:2002; EN 61326:2003 EMI: EN 55011:2002; EN 61326:2003 常用規格:AT-PM1-P1-DN-ADL 電位計訊號轉換器,一組輸出,輸入范圍:0 Ω ~ 50.0 Ω / ~ 2.0 KΩ,輸出一組輸出4-20mA,工作電源AC/DC20-56V
上傳時間: 2013-11-05
上傳用戶:feitian920
近年來,隨著集成電路工藝技術的進步,電子系統的構成發生了兩個重要的變化: 一個是數字信號處理和數字電路成為系統的核心,一個是整個電子系統可以集成在一個芯片上(稱為片上系統)。這些變化改變了模擬電路在電子系統中的作用,并且影響著模擬集成電路的發展。 數字電路不僅具有遠遠超過模擬電路的集成規模,而且具有可編程、靈活、易于附加功能、設計周期短、對噪聲和制造工藝誤差的抗擾性強等優點,因而大多數復雜系統以數字信號處理和數字電路為核心已成為必然的趨勢。雖然如此,模擬電路仍然是電子系統中非常重要的組成部分。這是因為我們接觸到的外部世界的物理量主要都是模擬量,比如圖像、聲音、壓力、溫度、濕度、重量等,要將它們變換為數字信號,需要模擬信號處理和數據轉換電路,如果這些電路性能不夠高,將會影響整個系統的性能。其次,系統中的許多功能不可能或很難用數字電路完成,如微弱信號放大,很高頻率和寬頻帶信號的實時處理等。因此,雖然模擬電路在系統中不再是核心,但作為固有的模擬世界與數字系統的接口,其地位和作用仍然十分重要。 片上系統要求將數字電路和模擬電路集成在一個芯片上,這希望模擬電路使用與數字電路相同的制造工藝。隨著MOS器件的線寬不斷減小,使MOS器件的性能不斷提高,MOS數字電路成為數字集成電路的主流,并因此促進了MOS模擬集成電路的迅速發展。為了適應電子系統功能的不斷擴展和性能的不斷提高,對模擬電路在降低電源電壓、提高工作頻率、擴大線性工作范圍和提高性能指標的精度和穩定度等方面提出更高要求,促進了新電路技術的發展。 作為研究生課程的教材,本書內容是在本科相關課程基礎上的深化和擴展,同時涉及實際設計中需要考慮的一些問題,重點介紹具有高工作頻率、低電源電壓和高工作穩定性的新電路技術和在電子系統中占有重要地位的功能電路及其中的新技術。全書共7章,大致可分為三個部分。第一部分包括第1章和第7章。第1章為MOS模擬集成電路基礎,比較全面地介紹MOS器件的工作原理和特性以及由MOS器件構成的基本單元電路,為學習本教材其他內容提供必要的知識。由于版圖設計與工藝參數對模擬集成電路性能的影響很大,因此第7章簡單介紹制造MOS模擬集成電路的CMOS工藝過程和版圖設計技術,讀者可以通過對該章所介紹的相關背景知識的了解,更深入地理解MOS器件和電路的特性,有助于更好地完成模擬集成電路的可實現性設計。第二部分為新電路技術,由第2章、第3章和第5章的部分組成,包括近年來逐步獲得廣泛應用的電流模電路、抽樣數據電路和對數域電路,它們在提高工作頻率、降低電源電壓、擴大線性工作范圍和提高性能指標的精度和穩定度方面具有明顯的潛力,同時它們也引入了一些模擬電路的新概念。這些內容有助于讀者開拓提高電路性能方面的思路。第2章介紹電流模電路的工作原理、特點和典型電路。與傳統的以電壓作為信號載體的電路不同,這是一種以電流作為信號載體的電路,雖然在電路中電壓和電流總是共同存在并相互作用的,但由于信號載體不同,不僅電路性能不同而且電路結構也不同。第3章介紹抽樣數據電路的特點和開關電容與開關電流電路的工作原理、分析方法與典型電路。抽樣數據電路類似于數字電路,處理的是時間離散信號,又類似于模擬電路,處理的是幅度連續信號,它比模擬電路具有穩定準確的時間常數,解決了模擬電路實際應用中的一大障礙。對數域電路在第5章中結合其在濾波器中的應用介紹,這類電路除具有良好的電性能外,還提出了一種利用器件的非線性特性實現線性電路的新思路。第三部分介紹幾個模擬電路的功能模塊,它們是電子系統中的關鍵組成部分,并且與信號和信號處理聯系密切,有助于在信號和電路間形成整體觀念。這部分包括第4章至第6章。第4章介紹數據轉換電路的技術指標和高精度與高速度轉換電路的構成、工作原理、特點和典型電路。第5章介紹模擬集成濾波器的設計方法和主要類型,包括連續時間濾波器、對數域濾波器和抽樣數據濾波器。第6章介紹通信系統中的收發器與射頻前端電路,包括收信器、發信器的技術指標、結構和典型電路。因為載波通信系統傳輸的是模擬信號,射頻前端電路的性能對整個通信系統有直接的影響,所以射頻集成電路已成為重要的研究課題。 〖〗高等模擬集成電路〖〗〖〗前言〖〗〖〗本書是在為研究生開設的“高等模擬集成電路”課程講義的基礎上整理而成,由董在望主編,第1、4、7章由李冬梅編寫,第6章由王志華編寫,第5章由李永明和董在望編寫,第2、3章由董在望編寫,李國林參加了部分章節的校核工作。 本書可作為信息與通信工程和電子科學與技術學科相關課程的研究生教材或教學參考書,也可作為本科教學參考書或選修課教材和供相關專業的工程技術人員參考。 清華大學出版社多位編輯為本書的出版做了卓有成效的工作,深致謝意。 限于編者水平,難免有錯誤和疏漏之處,歡迎批評指正。 目錄 1.1MOS器件基礎及器件模型 1.1.1結構及工作原理 1.1.2襯底調制效應 1.1.3小信號模型 1.1.4亞閾區效應 1.1.5短溝效應 1.1.6SPICE模型 1.2基本放大電路 1.2.1共源(CS)放大電路 1.2.2共漏(CD)放大電路 1.2.3共柵(CG)放大電路 1.2.4共源共柵(CSCG)放大電路 1.2.5差分放大電路 1.3電流源電路 1.3.1二極管連接的MOS器件 1.3.2基本鏡像電流源 1.3.3威爾遜電流源 1.3.4共源共柵電流源 1.3.5有源負載放大電路 1.4運算放大器 1.4.1運算放大器的主要參數 1.4.2單級運算放大器 1.4.3兩級運算放大器 1.4.4共模反饋(CMFB) 1.4.5運算放大器的頻率補償 1.5模擬開關 1.5.1導通電阻 1.5.2電荷注入與時鐘饋通 1.6帶隙基準電壓源 1.6.1工作原理 1.6.2與CMOS工藝兼容的帶隙基準電壓源 思考題 2電流模電路 2.1概述 2.1.1電流模電路的概念 2.1.2電流模電路的特點 2.2基本電流模電路 2.2.1電流鏡電路 2.2.2電流放大器 2.2.3電流模積分器 2.3電流模功能電路 2.3.1跨導線性電路 2.3.2電流傳輸器 2.4從電壓模電路變換到電流模電路 2.5電流模電路中的非理想效應 2.5.1MOSFET之間的失配 2.5.2寄生電容對頻率特性的影響 思考題 3抽樣數據電路 3.1開關電容電路和開關電流電路的基本分析方法 3.1.1開關電容電路的時域分析 3.1.2開關電流電路的時域分析 3.1.3抽樣數據電路的頻域分析 3.2開關電容電路 3.2.1開關電容單元電路 3.2.2開關電容電路的特點 3.2.3非理想因素的影響 3.3開關電流電路 3.3.1開關電流單元電路 3.3.2開關電流電路的特點 3.3.3非理想因素的影響 思考題 4A/D轉換器與D/A轉換器 4.1概述 4.1.1電子系統中的A/D與D/A轉換 4.1.2A/D與D/A轉換器的基本原理 4.1.3A/D與D/A轉換器的性能指標 4.1.4A/D與D/A轉換器的分類 4.1.5A/D與D/A轉換器中常用的數碼類型 4.2高速A/D轉換器 4.2.1全并行結構A/D轉換器 4.2.2兩步結構A/D轉換器 4.2.3插值與折疊結構A/D轉換器 4.2.4流水線結構A/D轉換器 4.2.5交織結構A/D轉換器 4.3高精度A/D轉換器 4.3.1逐次逼近型A/D轉換器 4.3.2雙斜率積分型A/D轉換器 4.3.3過采樣ΣΔA/D轉換器 4.4D/A轉換器 4.4.1電阻型D/A轉換器 4.4.2電流型D/A轉換器 4.4.3電容型D/A轉換器 思考題 5集成濾波器 5.1引言 5.1.1濾波器的數學描述 5.1.2濾波器的頻率特性 5.1.3濾波器設計的逼近方法 5.2連續時間濾波器 5.2.1連續時間濾波器的設計方法 5.2.2跨導電容(GmC)連續時間濾波器 5.2.3連續時間濾波器的片上自動調節電路 5.3對數域濾波器 5.3.1對數域電路概念及其特點 5.3.2對數域電路基本單元 5.3.3對數域濾波器 5.4抽樣數據濾波器 5.4.1設計方法 5.4.2SZ域映射 5.4.3開關電容電路轉換為開關電流電路的方法 思考題 6收發器與射頻前端電路 6.1通信系統中的射頻收發器 6.2集成收信器 6.2.1外差式接收與鏡像信號 6.2.2復數信號處理 6.2.3收信器前端結構 6.3集成發信器 6.3.1上變換器 6.3.2發信器結構 6.4收發器的技術指標 6.4.1噪聲性能 6.4.2靈敏度 6.4.3失真特性與線性度 6.4.4動態范圍 6.5射頻電路設計 6.5.1晶體管模型與參數 6.5.2噪聲 6.5.3集成無源器件 6.5.4低噪聲放大器 6.5.5混頻器 6.5.6頻率綜合器 6.5.7功率放大器 思考題 7CMOS集成電路制造工藝及版圖設計 7.1集成電路制造工藝簡介 7.1.1單晶生長與襯底制備 7.1.2光刻 7.1.3氧化 7.1.4擴散及離子注入 7.1.5化學氣相淀積(CVD) 7.1.6接觸與互連 7.2CMOS工藝流程與集成電路中的元件 7.2.1硅柵CMOS工藝流程 7.2.2CMOS集成電路中的無源元件 7.2.3CMOS集成電路中的寄生效應 7.3版圖設計 7.3.1硅柵CMOS集成電路的版圖構成 7.3.2版圖設計規則 7.3.3CMOS版圖設計技術 思考題
標簽: 模擬集成電路
上傳時間: 2013-11-13
上傳用戶:chengxin
為解決ISM頻段低噪聲放大器降低失配與減小噪聲之間的矛盾,提出了一種改善放大器性能的設計方法.分析了單項參數的變化規律,提出了提高綜合性能的方法,給出了放大器封裝模型的電路結構.對射頻放大器SP模型和封裝模型進行仿真.仿真結果表明,輸入和輸出匹配網絡對放大器的性能有影響,所提出的設計方法能有效分配性能指標,為改善ISM頻段低噪聲放大器的性能提出了一種新的途徑
上傳時間: 2013-11-10
上傳用戶:909000580
模擬集成電路的設計與其說是一門技術,還不如說是一門藝術。它比數字集成電路設計需要更嚴格的分析和更豐富的直覺。嚴謹堅實的理論無疑是嚴格分析能力的基石,而設計者的實踐經驗無疑是誕生豐富直覺的源泉。這也正足初學者對學習模擬集成電路設計感到困惑并難以駕馭的根本原因。.美國加州大學洛杉機分校(UCLA)Razavi教授憑借著他在美國多所著名大學執教多年的豐富教學經驗和在世界知名頂級公司(AT&T,Bell Lab,HP)卓著的研究經歷為我們提供了這本優秀的教材。本書自2000午出版以來得到了國內外讀者的好評和青睞,被許多國際知名大學選為教科書。同時,由于原著者在世界知名頂級公司的豐富研究經歷,使本書也非常適合作為CMOS模擬集成電路設計或相關領域的研究人員和工程技術人員的參考書。... 本書介紹模擬CMOS集成電路的分析與設計。從直觀和嚴密的角度闡述了各種模擬電路的基本原理和概念,同時還闡述了在SOC中模擬電路設計遇到的新問題及電路技術的新發展。本書由淺入深,理論與實際結合,提供了大量現代工業中的設計實例。全書共18章。前10章介紹各種基本模塊和運放及其頻率響應和噪聲。第11章至第13章介紹帶隙基準、開關電容電路以及電路的非線性和失配的影響,第14、15章介紹振蕩器和鎖相環。第16章至18章介紹MOS器件的高階效應及其模型、CMOS制造工藝和混合信號電路的版圖與封裝。 1 Introduction to Analog Design 2 Basic MOS Device Physics 3 Single-Stage Amplifiers 4 Differential Amplifiers 5 Passive and Active Current Mirrors 6 Frequency Response of Amplifiers 7 Noise 8 Feedback 9 Operational Amplifiers 10 Stability and Frequency Compensation 11 Bandgap References 12 Introduction to Switched-Capacitor Circuits 13 Nonlinearity and Mismatch 14 Oscillators 15 Phase-Locked Loops 16 Short-Channel Effects and Device Models 17 CMOS Processing Technology 18 Layout and Packaging
上傳時間: 2014-12-23
上傳用戶:杜瑩12345
橋架設計合理,保證合適的線纜彎曲半徑。上下左右繞過其他線槽時,轉彎坡度要平緩,重點注意兩端線纜下垂受力后是否還能在不壓損線纜的前提下蓋上蓋板。放線過程中主要是注意對拉力的控制,對于帶卷軸包裝的線纜,建議兩頭至少各安排一名工人,把卷軸套在自制的拉線桿上,放線端的工人先從卷軸箱內預拉出一部分線纜,供合作者在管線另一端抽取,預拉出的線不能過多,避免多根線在場地上纏結環繞。拉線工序結束后,兩端留出的冗余線纜要整理和保護好,盤線時要順著原來的旋轉方向,線圈直徑不要太小,有可能的話用廢線頭固定在橋架、吊頂上或紙箱內,做好標注,提醒其他人員勿動勿踩。
標簽: 綜合布線系統
上傳時間: 2013-10-18
上傳用戶:zhangjinzj
今天,電視機與視訊轉換盒應用中的大多數調諧器采用的都是傳統單變換MOPLL概念。這種調諧器既能處理模擬電視訊號也能處理數字電視訊號,或是同時處理這兩種電視訊號(即所謂的混合調諧器)。在設計這種調諧器時需考慮的關鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調諧芯片TUA6039-2或其影像版TUA6037實現超低成本調諧器參考設計。這種單芯片ULC調諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設計采用一塊單層PCB,進一步降低了系統成本,同時能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區標準。圖1為采用TUA6039-2/TUA6037設計單變換調諧器架構圖。該調諧器實際上不僅是一個射頻調諧器,也是一個half NIM,因為它包括了中頻模塊。射頻輸入訊號透過一個簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進行分離。該設計沒有采用PIN二極管進行頻段切換,而是采用一個非常簡單的三工電路進行頻段切換。天線阻抗透過高感抗耦合電路變換至已調諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預選訊號進行放大。BG5120K雙MOSFET可以用于兩個VHF頻段。在接下來的調諧后帶通濾波器電路中,則進行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補償電路就是專門用來抑制影像頻率。
上傳時間: 2013-11-19
上傳用戶:ryb
PCB 被動組件的隱藏特性解析 傳統上,EMC一直被視為「黑色魔術(black magic)」。其實,EMC是可以藉由數學公式來理解的。不過,縱使有數學分析方法可以利用,但那些數學方程式對實際的EMC電路設計而言,仍然太過復雜了。幸運的是,在大多數的實務工作中,工程師并不需要完全理解那些復雜的數學公式和存在于EMC規范中的學理依據,只要藉由簡單的數學模型,就能夠明白要如何達到EMC的要求。本文藉由簡單的數學公式和電磁理論,來說明在印刷電路板(PCB)上被動組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設計的電子產品通過EMC標準時,事先所必須具備的基本知識。導線和PCB走線導線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經常成為射頻能量的最佳發射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會影響導線的阻抗大小,而且對頻率很敏感。依據LC 的值(決定自共振頻率)和PCB走線的長度,在某組件和PCB走線之間,可以產生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時,導線大致上只具有電阻的特性。但在高頻時,導線就具有電感的特性。因為變成高頻后,會造成阻抗大小的變化,進而改變導線或PCB 走線與接地之間的EMC 設計,這時必需使用接地面(ground plane)和接地網格(ground grid)。導線和PCB 走線的最主要差別只在于,導線是圓形的,走線是長方形的。導線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時,此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時,感抗大于電阻,此時導線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導線或走線應該視為電感,不能再看成電阻,而且可以是射頻天線。
上傳時間: 2013-10-09
上傳用戶:時代將軍
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-12-20
上傳用戶:康郎
磁芯電感器的諧波失真分析 摘 要:簡述了改進鐵氧體軟磁材料比損耗系數和磁滯常數ηB,從而降低總諧波失真THD的歷史過程,分析了諸多因數對諧波測量的影響,提出了磁心性能的調控方向。 關鍵詞:比損耗系數, 磁滯常數ηB ,直流偏置特性DC-Bias,總諧波失真THD Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033 Abstract: Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward. Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD 近年來,變壓器生產廠家和軟磁鐵氧體生產廠家,在電感器和變壓器產品的總諧波失真指標控制上,進行了深入的探討和廣泛的合作,逐步弄清了一些似是而非的問題。從工藝技術上采取了不少有效措施,促進了質量問題的迅速解決。本文將就此熱門話題作一些粗淺探討。 一、 歷史回顧 總諧波失真(Total harmonic distortion) ,簡稱THD,并不是什么新的概念,早在幾十年前的載波通信技術中就已有嚴格要求<1>。1978年郵電部公布的標準YD/Z17-78“載波用鐵氧體罐形磁心”中,規定了高μQ材料制作的無中心柱配對罐形磁心詳細的測試電路和方法。如圖一電路所示,利用LC組成的150KHz低通濾波器在高電平輸入的情況下測量磁心產生的非線性失真。這種相對比較的實用方法,專用于無中心柱配對罐形磁心的諧波衰耗測試。 這種磁心主要用于載波電報、電話設備的遙測振蕩器和線路放大器系統,其非線性失真有很嚴格的要求。 圖中 ZD —— QF867 型阻容式載頻振蕩器,輸出阻抗 150Ω, Ld47 —— 47KHz 低通濾波器,阻抗 150Ω,阻帶衰耗大于61dB, Lg88 ——并聯高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB Ld88 ——并聯高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB FD —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次諧波衰耗b3(0)≥91 dB, DP —— Qp373 選頻電平表,輸入高阻抗, L ——被測無心罐形磁心及線圈, C ——聚苯乙烯薄膜電容器CMO-100V-707APF±0.5%,二只。 測量時,所配用線圈應用絲包銅電磁線SQJ9×0.12(JB661-75)在直徑為16.1mm的線架上繞制 120 匝, (線架為一格) , 其空心電感值為 318μH(誤差1%) 被測磁心配對安裝好后,先調節振蕩器頻率為 36.6~40KHz, 使輸出電平值為+17.4 dB, 即選頻表在 22′端子測得的主波電平 (P2)為+17.4 dB,然后在33′端子處測得輸出的三次諧波電平(P3), 則三次諧波衰耗值為:b3(+2)= P2+S+ P3 式中:S 為放大器增益dB 從以往的資料引證, 就可以發現諧波失真的測量是一項很精細的工作,其中測量系統的高、低通濾波器,信號源和放大器本身的三次諧波衰耗控制很嚴,阻抗必須匹配,薄膜電容器的非線性也有相應要求。濾波器的電感全由不帶任何磁介質的大空心線圈繞成,以保證本身的“潔凈” ,不至于造成對磁心分選的誤判。 為了滿足多路通信整機的小型化和穩定性要求, 必須生產低損耗高穩定磁心。上世紀 70 年代初,1409 所和四機部、郵電部各廠,從工藝上改變了推板空氣窯燒結,出窯后經真空罐冷卻的落后方式,改用真空爐,并控制燒結、冷卻氣氛。技術上采用共沉淀法攻關試制出了μQ乘積 60 萬和 100 萬的低損耗高穩定材料,在此基礎上,還實現了高μ7000~10000材料的突破,從而大大縮短了與國外企業的技術差異。當時正處于通信技術由FDM(頻率劃分調制)向PCM(脈沖編碼調制) 轉換時期, 日本人明石雅夫發表了μQ乘積125 萬為 0.8×10 ,100KHz)的超優鐵氧體材料<3>,其磁滯系數降為優鐵
上傳時間: 2014-12-24
上傳用戶:7891