隨著現(xiàn)代計算機技術(shù)、微電子技術(shù)的進一步結(jié)合和發(fā)展,可編程邏輯技術(shù)已成為當(dāng)前電子設(shè)計領(lǐng)域中最具活力和發(fā)展前途的技術(shù)。通過采用FPGA/EDA技術(shù),對通信卡的PCI接口、E1接口、外部邏輯電路進行集成,并利用目前通用計算機強大的數(shù)字信息處理能力,可大大簡化CTI硬件的設(shè)計,降低制造成本,提高系統(tǒng)可靠性。 據(jù)此,本論文提出了基于FPGA/EDA技術(shù)的PCI-E1接口設(shè)計方法,文中對PCI總線接口、E1接口及兩接口的互連等相關(guān)技術(shù)進行了深入分析,對各功能模塊和系統(tǒng)進行了VHDL建模與仿真。 同時,論文還介紹了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平臺的設(shè)計原理和基于DriverWorks的WDM驅(qū)動程序的設(shè)計方法。 本論文涉及的軟件、硬件系統(tǒng)已經(jīng)開發(fā)、調(diào)試完成。測試結(jié)果表明:1、論文所研究的PCI接口(主/從設(shè)備)在進行配置讀/寫、I/O讀寫、存儲器讀寫及總線的猝發(fā)數(shù)據(jù)傳送等操作中,各項性能符合PCI2.3規(guī)范的要求。 2、論文所研究的E1接口支持成幀和不成幀兩種傳輸方式:在成幀模式下,信息的有效傳送速率為31×64Kbit/s;在不成幀的模式下,信息的有效傳送速率為2.048Mbit/s。E1輸出口各項參數(shù)符合CCITT相關(guān)規(guī)范要求。 3、論文所研究的PCI-E1接口在與現(xiàn)網(wǎng)設(shè)備、模塊的對接測試中,性能穩(wěn)定。基于本論文的產(chǎn)品已經(jīng)正式發(fā)布。國內(nèi)部分廠家已對該產(chǎn)品進行了多方面的綜合測試,并計劃將其應(yīng)用到實際的生產(chǎn)和研究中。 本論文對于CTI硬件的設(shè)計是一項嘗試和革新。測試和應(yīng)用證明該方法行之有效,符合設(shè)計目標(biāo),具有較廣闊的應(yīng)用前景。
標(biāo)簽: PCIE1 FPGA 接口設(shè)計
上傳時間: 2013-06-02
上傳用戶:wpwpwlxwlx
軟件無線電作為一種新的無線通信概念和體制,近年來隨著3G標(biāo)準的提出,日益受到國內(nèi)外相關(guān)通信廠商的重視。尤其是基于軟件無線電和智能天線技術(shù)的TD-SCDMA作為通信史上第一個“中國標(biāo)準”,有望扭轉(zhuǎn)多年來我國移動通信制造業(yè)的被動局面,是實現(xiàn)信息產(chǎn)業(yè)騰飛的一個絕好機會。軟件無線電使得通信體制具有很好的通用性、靈活性和可配置性,并使系統(tǒng)互聯(lián)和升級變得容易。本文以軟件無線電中的FIR濾波器為線索,貫穿了信號重構(gòu)、多抽樣率信號處理、積分梳狀濾波器等理論分析,重點闡釋了FIR濾波器的設(shè)計方法及濾波器的FPGA實現(xiàn)等技術(shù)問題。 本文首先針對軟件無線電中的多抽樣率信號處理理論進行了討論和分析。討論了軟件無線電中如何實現(xiàn)整數(shù)倍抽取、整數(shù)倍內(nèi)插、分數(shù)倍抽樣率變換,并分析了網(wǎng)絡(luò)結(jié)構(gòu)的等效變換、多相濾波及積分梳狀濾波器的設(shè)計理論。 緊接著重點闡述了軟件無線電中FIR濾波器的設(shè)計理論,包括窗函數(shù)法、頻率抽樣法及等紋波法。分析了各種設(shè)計方法所能達到的性能指標(biāo)及優(yōu)缺點,并結(jié)合工程實例給出了相關(guān)的Matlab程序。并對FIR濾波器結(jié)構(gòu)的選擇及系數(shù)字長的確定等問題進行了分析。此外,也介紹了在Matlab進行輔助設(shè)計時一些常用函數(shù)和命令的用法。 本文選用FPGA來實現(xiàn)中頻軟件無線電,F(xiàn)PGA與參數(shù)化ASIC、DSP比較有很多優(yōu)勢,它不但在功耗、體積、成本方面優(yōu)于參數(shù)化ASIC、DSP,而且處理效率高、現(xiàn)場可編程性能良好。不同于DSP的單流處理方式,F(xiàn)PGA是多流并行處理,這種處理方式使FPGA能完成DSP難以實現(xiàn)的許多功能。在簡單介紹了FPGA的一般原理,以及FPGA設(shè)計中的關(guān)鍵技術(shù)和在信號處理中的設(shè)計原則以后,重點介紹了FIR濾波器的FPGA實現(xiàn)方法。提出了分布式算法、加法器網(wǎng)絡(luò)法以及分段FIFO等實現(xiàn)方法。最后,提出了一種QuartusII與MATLAB聯(lián)合仿真的方法。此方法能夠直觀的檢驗濾波器的濾波效果,提高設(shè)計效率。并結(jié)合工程實例詳盡的介紹了FIR濾波器的設(shè)計開發(fā)流程。
上傳時間: 2013-04-24
上傳用戶:gengxiaochao
隨著存儲技術(shù)的迅速發(fā)展,存儲業(yè)務(wù)需求的不斷增長,獨立的磁盤冗余陣列可利用多個磁盤并行存取提高存儲系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實現(xiàn)磁盤冗余陣列功能,對系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計算提高軟件RAID性能。針對RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實現(xiàn)RAID控制器硬件設(shè)計,完成磁盤陣列啟動、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計方案:獨立微處理器和較大容量的內(nèi)存;實現(xiàn)RAID級別遷移,在線容量擴展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個獨立的系統(tǒng),成為磁盤陣列的調(diào)試平臺。 隨著集成電路的發(fā)展,芯片的體積越來越小,電路的布局布線密度越來越大,信號的工作頻率也越來越高,高速電路的傳輸線效應(yīng)和信號完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實現(xiàn)時分別從疊層設(shè)計、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進行了信號完整性分析及仿真。
上傳時間: 2013-04-24
上傳用戶:jeffery
碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點。人們不斷的對傳統(tǒng)的Rake接收機進行改進,獲得性能更佳的Rake接收機。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計的方法。FPGA以其龐大的規(guī)模、開發(fā)過程投資小、開發(fā)周期短、保密性好等優(yōu)點,為人們對Rake接收機的研究提供了方便。 本文旨在設(shè)計一種功耗低、硬件實現(xiàn)相對簡單的Rake接收機結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對Rake技術(shù)的抗衰落性能進行了分析,然后,對各種Rake接收機進行了比較,最終提出了一種靈活配置的Rake接收機的改進方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個接收機的功耗更低。最后利用VerilogHDL語言對其中的主要模塊進行編程設(shè)計,并在Xilinx公司的集成開發(fā)工具ISE6.1中進行仿真,仿真平臺為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計模塊的正確性。所設(shè)計模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實際意義。
上傳時間: 2013-06-21
上傳用戶:gaorxchina
本文主要研究基于FPGA的高速流水線工作方式的FFT實現(xiàn)。圍繞這個目標(biāo)利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE設(shè)計工具、modelsim仿真工具、Synplify綜合工具及MATLAB,完成了流水線工作方式的FFT中基于每一階運算單元的高效復(fù)數(shù)乘法器的設(shè)計、各階控制單元的設(shè)計、數(shù)據(jù)存儲器的設(shè)計,從而完成1024點流水線工作方式的FFT,達到工作在50MHZ時鐘頻率的設(shè)計要求。
上傳時間: 2013-04-24
上傳用戶:KSLYZ
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點做了特定設(shè)計,集成了存儲器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計工程師提供了新的選擇。實時圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個復(fù)雜的圖像處理算法。將圖像處理算法進行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實現(xiàn)簡單、運算量大、實時性高的這類處理過程由大容量高性能的FPGA實現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運行算法結(jié)構(gòu)復(fù)雜,乘加運算多的算法。整個系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計圖。并對電路板進行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計,并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實驗與經(jīng)濟效果。(3)充分利用FPGA的設(shè)計開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實現(xiàn),并給出了詳細的實現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗調(diào)試,達到要求。(4)研究了PCI接口通訊的實現(xiàn)方式,選用PCI9054芯片實現(xiàn)通訊,完成PCI接口電路設(shè)計,經(jīng)過調(diào)試,實現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲器的擴展、時鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時間: 2013-07-16
上傳用戶:xiaowei314
jm編碼算法描述及配置文件參數(shù)解釋,包括h.264算法描述和參數(shù)解釋
上傳時間: 2013-06-06
上傳用戶:cjf0304
目前,許多高校在機房管理上使用了IC 卡,其中少數(shù)機房是使用接觸式IC卡,眾所周知,接觸式IC 卡在可靠性、易用性、安全性、高抗干擾性和工作距離方面不及非接觸式IC 卡,因此很多接觸式IC 卡基本已被非接觸式IC 卡取代。 經(jīng)過調(diào)研發(fā)現(xiàn),使用IC 卡的機房管理系統(tǒng)的基本工作方式是每個機房中配置了1個IC 卡讀寫終端和1 臺監(jiān)控機。IC 卡讀卡終端只是一個普通的讀卡器,只負責(zé)讀取卡內(nèi)信息,并通過串口等通信方式將IC 卡信息傳輸給監(jiān)控機,讀卡終端本身沒有信息存儲功能,實際的計費管理完全是通過監(jiān)控計算機控制,監(jiān)控計算機向中心服務(wù)器端定時或?qū)崟r傳輸刷卡信息。由于整個系統(tǒng)要占用一臺微機,而且中間的信息傳遞、計費環(huán)節(jié)都要由它來完成,不僅浪費資源,而且也增加了安全隱患。在這種工作模式下,會出現(xiàn)一些問題和漏洞: 1) 可靠性不高由于讀卡設(shè)備與監(jiān)控計算機之間的信息傳輸只是暫時保存在監(jiān)控計算機中,如果監(jiān)控計算機遭到病毒襲擊或者出現(xiàn)硬件故障,將出現(xiàn)無法挽回的后果。而且由于學(xué)生信息都保存在監(jiān)控計算機中,因此存在著人為偽造、篡改和徇私舞弊行為的極大可能。 2) IC卡的特點未完全體現(xiàn)IC卡除了能標(biāo)識身份外,還有電子錢包功能,能對其進行充值和扣款,但是上述方法基本上IC卡只用做標(biāo)識身份,實際的每次扣款,都是由監(jiān)控計算機和中心服務(wù)器來完成,基本與讀卡設(shè)備無關(guān)。 3) 不方便學(xué)生上機和收費管理學(xué)生每次上機刷卡,都要由監(jiān)控計算機連接中心服務(wù)器端,由中心服務(wù)器端讀出學(xué)生信息,進行核對,而且對學(xué)生的扣款需要額外的計算機軟件來進行計時和計費處理,顯得比較繁瑣。 鑒于以上問題,為提高機房管理效率,降低工作強度,并及時處理機房發(fā)生的故障,采用機房計費管理系統(tǒng)勢在必行。如果能在讀卡終端設(shè)備中完成計費的大部分功能,并且增加存儲功能,這樣就可以減少監(jiān)控計算機的負擔(dān),甚至讀卡終端設(shè)備可以直接與中心服務(wù)器通信,不僅能增加系統(tǒng)的可靠性和安全性而且還充分利用了IC 卡的功能,還降低了財務(wù)統(tǒng)計和計算帶來的麻煩。 目前已經(jīng)應(yīng)用于機房管理的解決方案主要有3種方式,即:軟硬件結(jié)合控制方式、帳號方式和門禁方式。鑒于設(shè)計要求,并且考慮到安全、可靠、簡單等因素,如果在軟硬件結(jié)合控制方式中,把更多的任務(wù)交由讀卡終端,比如由讀卡終端來存儲數(shù)據(jù)、計費管理,同時如果讀卡終端能實現(xiàn)TCP/IP 通信,那么監(jiān)控計算機的任務(wù)就大大降低,甚至可以由讀卡終端直接與中心服務(wù)器通信。就減少了一些不必要的麻煩和安全風(fēng)險。本論文的設(shè)計就是基于這一點來進行的。 本系統(tǒng)要求數(shù)據(jù)傳輸穩(wěn)定可靠,實時性要好,另外考慮到性價比等因素,綜合考慮選擇將μC/OS-II 操作系統(tǒng)移植到ARM7 上作為開發(fā)平臺。在此平臺基礎(chǔ)上,考慮到TCP/IP協(xié)議棧的實現(xiàn)與要采用的硬件的性能以及實現(xiàn)的成本有關(guān)。從解決這一技術(shù)問題出發(fā),結(jié)合本論文研究的應(yīng)用對象,決定使用嵌入式操作系統(tǒng),此種方案可以描述為嵌入式TCP/IP協(xié)議棧+嵌入式操作系統(tǒng)+微控制器。 本文介紹了一種基于ARM7的IC 卡機房管理終端的設(shè)計方案。該系統(tǒng)在ARM7的基礎(chǔ)上實現(xiàn)了μC/OS-Ⅱ操作系統(tǒng)的移植和TCP/IP協(xié)議棧的嵌入,能夠正確讀寫IC 卡信息,增加了SD 卡存儲功能,完成計費操作,實現(xiàn)液晶顯示功能,能夠通過以太網(wǎng)或串口直接與服務(wù)器通信。 本文詳細介紹了整個機房管理系統(tǒng)終端的硬軟件設(shè)計,給出了嵌入式操作系統(tǒng)μC/OS-Ⅱ在ARM7 處理器上的詳細移植過程,介紹了一種TCP/IP協(xié)議棧和基于套接字的編程方法,同時也提供了一種多卡操作的防沖突機制。 同目前大多數(shù)機房管理系統(tǒng)相比,該系統(tǒng)有如下特點: 1) 由于使用了嵌入式操作系統(tǒng)μC/OS-Ⅱ,提高了系統(tǒng)的實時性和反應(yīng)時間,任務(wù)管理和調(diào)度更加方便有效。 2) 由讀卡終端來進行計費操作,降低了服務(wù)器端的工作壓力,同時降低了安全風(fēng)險。 3) 增加了數(shù)據(jù)存儲功能,提高了系統(tǒng)的可靠性,有利于數(shù)據(jù)的查詢和故障的恢復(fù)。 4) 增加了對無效卡、注銷卡和欠費卡的判斷與處理,對惡意操作或者有意或者無意的逃費操作采取了積極有效的措施。 5) 以太網(wǎng)通信克服了以往串口通信的傳輸距離短、傳輸速率慢等缺點,使得通信更加方便、高效,并且可以進行遠距離傳輸和控制。
標(biāo)簽: ARM IC卡 機房管理 終端設(shè)計
上傳時間: 2013-07-09
上傳用戶:淺言微笑
本文研究了基于ARM的嵌入式微處理器構(gòu)成的傳感圖像液晶顯示系統(tǒng),該系統(tǒng)充分利用ARM9的嵌入式微處理器芯片S3C2410內(nèi)部豐富的接口資源,采取軟硬件協(xié)同設(shè)計的方法完成設(shè)計,使系統(tǒng)更易集成。本文首先針對系統(tǒng)需求設(shè)計了各相關(guān)模塊的接口電路,然后對Linux系統(tǒng)下整個圖像采集系統(tǒng)的程序設(shè)計作了詳細的分析,重點設(shè)計完成了LCD驅(qū)動程序與USB接口驅(qū)動程序。在完成各相關(guān)模塊驅(qū)動的基礎(chǔ)上設(shè)計完成了圖像采集與顯示程序,實現(xiàn)了圖像數(shù)據(jù)的采集、傳輸和圖像正常顯示。系統(tǒng)設(shè)計采集速率為30幀/秒,圖像畫面流暢,功能穩(wěn)定,并且數(shù)據(jù)傳輸采用DMA傳輸方式,使顯示數(shù)據(jù)不經(jīng)過CPU而直接傳送到顯示緩沖區(qū),加快了數(shù)據(jù)傳輸速度。本系統(tǒng)結(jié)構(gòu)緊湊,運行過程中不需PC機介入,使配置更靈活,顯示界面更友好。基于嵌入式系統(tǒng)的圖像采集處理技術(shù)在當(dāng)前正處于起步階段,研究前景廣闊,可廣泛應(yīng)用于工業(yè)自動化生產(chǎn),監(jiān)護、防盜系統(tǒng),機器人視覺等技術(shù)領(lǐng)域中。
上傳時間: 2013-08-05
上傳用戶:guh000
海洋臺站自動觀測系統(tǒng)是一套應(yīng)用于海濱觀測的儀器設(shè)備,負責(zé)對氣象、水文參數(shù)進行實時觀測。諸多的參數(shù)通過相應(yīng)的傳感器進行測量,海洋臺站自動觀測系統(tǒng)對測量的信息進行匯總,再將其通過有線或無線的通訊方式傳輸?shù)礁骷壓Q蟓h(huán)境監(jiān)測預(yù)報中心,供天氣預(yù)報和海洋預(yù)報使用。 本文以我國“海洋臺站自動觀測系統(tǒng)政府采購計劃”為背景,重點設(shè)計了低成本、低功耗、高性能、高可靠性的新型海洋臺站自動觀測系統(tǒng)。本課題主要研究基于arm7+uClinux海洋臺站自動觀測系統(tǒng)的設(shè)計與開發(fā)。根據(jù)實際的需要,分析海洋臺站自動觀測系統(tǒng)的整體要求,對傳感器進行選型,進行方案設(shè)計,完成整個系統(tǒng)的搭建。為了降低系統(tǒng)功耗,CPU所采用的是Samsung公司推出的無內(nèi)存管理單元的處理器S3C44BO,設(shè)計了8MFLASH、64MSDRAM、液晶、USB以及鍵盤等相關(guān)電路。同時,為了減少驅(qū)動開發(fā)所帶來的不便,使用TL16C554A對串口電路進行了擴展,便于數(shù)據(jù)處理,也使得系統(tǒng)具有更好的可擴展性。軟件方面設(shè)計主要涉及了BootLoader引導(dǎo)裝載程序的建立,選用uClinux操作系統(tǒng),并對其內(nèi)核進行配置和裁剪,添加源代碼中沒有的驅(qū)動程序。為了縮短研發(fā)周期和降低開發(fā)難度,選用MiniGUI作為圖形用戶界面系統(tǒng),深入分析了MiniGUI的結(jié)構(gòu)、原理,并將其移植到uClinux系統(tǒng)中。本系統(tǒng)采用的是MiniGUI-Threads多線程模式,主線程協(xié)調(diào)各個線程進行相應(yīng)的數(shù)據(jù)處理。為了使系統(tǒng)操作變得直觀、簡單,對用戶界面進行了初步設(shè)計,使用復(fù)用I/O的方法解決多串口通訊容易造成的數(shù)據(jù)阻塞問題。此外,為了更好的將臺站所測得的信息量發(fā)送給海洋環(huán)境監(jiān)測預(yù)報中心,需要完善通訊協(xié)議以便于數(shù)據(jù)交換。 最后,根據(jù)本系統(tǒng)實際研究開發(fā)結(jié)果,總結(jié)分析了系統(tǒng)的特點,并對下一步設(shè)計工作進行了展望。
上傳時間: 2013-07-12
上傳用戶:juyuantwo
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1