一個(gè) 較簡(jiǎn)單 的 圖書(shū) 管理 系統(tǒng)
標(biāo)簽: 圖書(shū)管理
上傳時(shí)間: 2013-06-01
上傳用戶:luke5347
控制器局域網(wǎng)(CAN)最初是由德國(guó)BOSCH公司為汽車的監(jiān)測(cè)、控制系統(tǒng)設(shè)計(jì)的。它是一種有效的支持分布式控制或者實(shí)時(shí)控制的串行通信網(wǎng)絡(luò)。由于其具有多主機(jī)、高性能以及高可靠性,CAN總線已經(jīng)廣泛應(yīng)用于汽車電子控制、過(guò)程控制、機(jī)械工業(yè)、紡織機(jī)械、機(jī)器人、數(shù)控機(jī)床、醫(yī)療器械以及傳感器等領(lǐng)域。CAN總線已經(jīng)形成國(guó)際標(biāo)準(zhǔn),并已被公認(rèn)為幾種最有前途的現(xiàn)場(chǎng)總線之一。 另一方面,隨著電動(dòng)車的技術(shù)的不斷發(fā)展,電動(dòng)車已經(jīng)開(kāi)始邁向了市場(chǎng)普及的道路。對(duì)于電動(dòng)車電池的管理和維護(hù)越來(lái)越成為電動(dòng)車發(fā)展的重點(diǎn)之一。由于CAN具有抗干擾性強(qiáng)、連接簡(jiǎn)單、無(wú)主通信等特點(diǎn),非常適合用來(lái)實(shí)現(xiàn)實(shí)時(shí)數(shù)據(jù)的采集和傳輸。因此,本文利用CAN總線為基礎(chǔ)設(shè)計(jì)了一個(gè)電池實(shí)時(shí)數(shù)據(jù)采集與管理系統(tǒng),經(jīng)分析、設(shè)計(jì)、編程和調(diào)試,在實(shí)際應(yīng)用中得以實(shí)現(xiàn)。 該系統(tǒng)主要包括數(shù)據(jù)采集層,數(shù)據(jù)傳輸層和用戶管理層三個(gè)部分。數(shù)據(jù)采集層的主要任務(wù)是電池實(shí)時(shí)數(shù)據(jù)的采集和發(fā)送;數(shù)據(jù)傳輸層的主要功能是通過(guò)CAN總線接收數(shù)據(jù)采集層發(fā)送的實(shí)時(shí)數(shù)據(jù),并將其轉(zhuǎn)換成RS232串口協(xié)議發(fā)送到上位機(jī);用戶管理層的主要功能是通過(guò)串口接收數(shù)據(jù),實(shí)時(shí)顯示,存儲(chǔ)和分析。 論文完成的主要工作有: (1) 通過(guò)對(duì)系統(tǒng)需求的分析,將整個(gè)系統(tǒng)分為三個(gè)獨(dú)立的層,分別進(jìn)行了軟硬件設(shè)計(jì),實(shí)現(xiàn)了系統(tǒng)的模塊化,增強(qiáng)了系統(tǒng)的應(yīng)用性; (2) 詳細(xì)的研究了CAN2.0B協(xié)議和SAE J1939協(xié)議,并在此基礎(chǔ)上,編寫(xiě)了適合本設(shè)計(jì)的通訊協(xié)議; (3) 深入研究了MC9S12DG128芯片的硬件結(jié)構(gòu)和軟件設(shè)計(jì)方法; 本課題的創(chuàng)新點(diǎn)在于利用目前汽車工業(yè)廣泛采用的CAN總線協(xié)議,設(shè)計(jì)了一套簡(jiǎn)單,高效,穩(wěn)定的電池?cái)?shù)據(jù)采集與管理系統(tǒng),并在實(shí)際中得以應(yīng)用。在系統(tǒng)設(shè)計(jì)過(guò)程中將整個(gè)系統(tǒng)分為3個(gè)層,大大提升了系統(tǒng)的模塊化水平,有利于系統(tǒng)的擴(kuò)展和維護(hù)。
上傳時(shí)間: 2013-07-07
上傳用戶:1417818867
環(huán)境的不斷污染、石油能源的加劇消耗促使純電動(dòng)車成為了各國(guó)各汽車廠商爭(zhēng)相研究的對(duì)象。而閥控免維護(hù)鉛酸蓄電池(VRLA)憑著其低廉的價(jià)格優(yōu)勢(shì)占據(jù)了車用蓄電池的大部分市場(chǎng)份額。本文旨在開(kāi)發(fā)一套完整的VRLA蓄電池管理系統(tǒng),包括蓄電池狀態(tài)檢測(cè)、均衡充放電管理、溫度管理、充放電管理等。 本文首先討論了車用VRLA蓄電池的特性,包括其失效模式、改進(jìn)方式以及各種充電方法對(duì)其物理上的影響。隨后,針對(duì)VRLA車用蓄電池,本文著重討論了電動(dòng)汽車蓄電池的智能管理系統(tǒng),第三章到第四章詳細(xì)介紹了裝載車內(nèi)的管理系統(tǒng)(檢測(cè)系統(tǒng)、均衡系統(tǒng));第五章著重討論了置于車外的充放電管理系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)。 狀態(tài)檢測(cè)系統(tǒng)系統(tǒng)主要包括電池狀態(tài)采集系統(tǒng)以及剩余容量SoC、健康狀態(tài)SoH測(cè)量系統(tǒng)。本文針對(duì)電動(dòng)汽車這個(gè)特殊應(yīng)用場(chǎng)合,提出了一種新的同時(shí)基于AH定律、Peukert方程、溫度修正、SoH以及開(kāi)路電壓的的容量預(yù)測(cè)方法。 均衡充電系統(tǒng)的目的是保持串聯(lián)電池組單體電池容量的均衡。均衡管理系統(tǒng)主要包括控制器、開(kāi)關(guān)組件以及輔助均衡充電器三個(gè)部分。 主充電系統(tǒng)采用的是正負(fù)脈沖的充電方式,本系統(tǒng)通過(guò)一個(gè)全橋雙向DC/DC變流器來(lái)實(shí)現(xiàn)。主充電器的功率等級(jí)為20kW,在本課題組中,這個(gè)功率等級(jí)較之以往有較大的突破。
上傳時(shí)間: 2013-04-24
上傳用戶:飛翔的胸毛
藍(lán)牙(Bluetooth)技術(shù)是近年來(lái)國(guó)外先進(jìn)國(guó)家研究發(fā)展最快的短程無(wú)線通信技術(shù)之一,能夠廣泛地應(yīng)用于工業(yè)短距離無(wú)線控制裝置、近距離移動(dòng)無(wú)線控制設(shè)備、機(jī)器人控制、辦公自動(dòng)化及多媒體娛樂(lè)設(shè)備等局部范圍內(nèi)無(wú)線數(shù)據(jù)傳輸?shù)念I(lǐng)域中。在我國(guó),由于對(duì)藍(lán)牙技術(shù)的研究還處于研究開(kāi)發(fā)的初級(jí)階段, 還沒(méi)有形成藍(lán)牙數(shù)據(jù)短距離無(wú)線通信的一套開(kāi)放性應(yīng)用標(biāo)準(zhǔn)。 在無(wú)線音頻傳輸領(lǐng)域內(nèi),傳統(tǒng)的基于模擬調(diào)制方式的無(wú)線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質(zhì)量會(huì)受到較大的影響,而國(guó)內(nèi)市場(chǎng)上的藍(lán)牙音頻產(chǎn)品僅支持單聲道語(yǔ)音傳輸。所以,對(duì)基于藍(lán)牙技術(shù)的高品質(zhì)多通道音頻傳輸技術(shù)的研究將具有一定的技術(shù)創(chuàng)新性,在無(wú)線音頻傳輸領(lǐng)域也具有較為廣闊的市場(chǎng)前景。 本文以嵌入式藍(lán)牙技術(shù)與音頻信號(hào)傳輸系統(tǒng)為研究開(kāi)發(fā)課題,參考國(guó)外藍(lán)牙技術(shù)協(xié)議標(biāo)準(zhǔn),利用功能模塊單元與嵌入式技術(shù),目標(biāo)是研制一種基于嵌入式開(kāi)發(fā)應(yīng)用的高品質(zhì)雙聲道藍(lán)牙無(wú)線音頻傳輸系統(tǒng)。本系統(tǒng)通過(guò)對(duì)雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結(jié)合基于嵌入式應(yīng)用的簡(jiǎn)化后的HCI層藍(lán)牙應(yīng)用協(xié)議,實(shí)現(xiàn)了藍(lán)牙信道帶寬內(nèi)的高品質(zhì)雙聲道音頻信號(hào)點(diǎn)對(duì)點(diǎn)的傳輸。 在硬件設(shè)計(jì)上,系統(tǒng)采用了模塊化設(shè)計(jì)思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無(wú)線模塊三部分構(gòu)成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負(fù)責(zé)音頻信號(hào)的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負(fù)責(zé)MP3數(shù)據(jù)幀的高速傳輸以及藍(lán)牙接口協(xié)議控制;無(wú)線模塊采用藍(lán)牙單芯片解決方案(集成藍(lán)牙射頻、基帶和鏈路管理等),負(fù)責(zé)MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標(biāo)準(zhǔn)接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍(lán)牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設(shè)計(jì)上,系統(tǒng)主要由藍(lán)牙協(xié)議解釋、傳輸控制和芯片驅(qū)動(dòng)三部分構(gòu)成。在藍(lán)牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術(shù);芯片驅(qū)動(dòng)主要指對(duì)MAS3587的基本配置。 對(duì)目標(biāo)系統(tǒng)的測(cè)試實(shí)驗(yàn)采用了目前流行的音頻測(cè)試虛擬儀器軟件Adobe Audition 1.5。實(shí)驗(yàn)項(xiàng)目包括掃頻測(cè)試、音樂(lè)測(cè)試、聽(tīng)覺(jué)測(cè)試、距離測(cè)試以及抗干擾測(cè)試等。實(shí)驗(yàn)結(jié)果表明,輸入音源在經(jīng)過(guò)MP3編碼、發(fā)射、接收及MP3解碼后,音頻質(zhì)量基本上沒(méi)受影響,實(shí)際雙聲道音質(zhì)接近于CD音質(zhì),而無(wú)線傳輸?shù)目煽啃赃h(yuǎn)高于模擬無(wú)線音頻傳輸,幾乎沒(méi)有斷音與錯(cuò)音,充分體現(xiàn)了嵌入式藍(lán)牙無(wú)線技術(shù)的優(yōu)勢(shì)。
標(biāo)簽: 嵌入式 傳輸 藍(lán)牙技術(shù)
上傳時(shí)間: 2013-05-27
上傳用戶:稀世之寶039
隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來(lái)越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無(wú)壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過(guò)程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號(hào)的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號(hào)的A/D轉(zhuǎn)換和數(shù)字視頻信號(hào)的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號(hào)在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒(méi)有不規(guī)則的閃爍、沒(méi)有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號(hào)的輸入輸出電接口、阻抗和收發(fā)光接口均符合國(guó)家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場(chǎng)合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號(hào)
標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時(shí)間: 2013-06-05
上傳用戶:zxh1986123
μC-OS-Ⅱ中文手冊(cè),共分為十二個(gè)章節(jié)。第1章:范例,第2章 實(shí)時(shí)系統(tǒng)概念,第3章 內(nèi)核結(jié)構(gòu),第4 章 任務(wù)管理,第5 章 時(shí)間管理,第6 章 任務(wù)之間的通訊與同步,第7 章 內(nèi)存管理,第8章 移植μC/OS-Ⅱ,第9章 μC/OS-II在80x86上的移植,第10章從 μC/OS 升級(jí)到 μC/OS-II,第11 章 參考手冊(cè),第12章 配置手冊(cè)。
標(biāo)簽: C-OS
上傳時(shí)間: 2013-04-24
上傳用戶:william345
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語(yǔ)言編寫(xiě)程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
可重構(gòu)計(jì)算技術(shù)兼具通用處理器(General-Purpose Processor,GPP)和專用集成電路(Application Specific Integr—ated Circuits,ASIC)的特點(diǎn),既可以提供硬件高速的特性,又具有軟件可以重新配置的特性。而動(dòng)態(tài)部分可重構(gòu)技術(shù)是可重構(gòu)計(jì)算技術(shù)的最新進(jìn)展之一。該技術(shù)的要點(diǎn)就是在系統(tǒng)正常工作的情況下,修改部分模塊的功能,而系統(tǒng)其它模塊能夠照常運(yùn)行,這樣既節(jié)約硬件資源,又增強(qiáng)了系統(tǒng)靈活性。 可重構(gòu)SoC既可以在處理器上進(jìn)行編程又可以改變FPGA內(nèi)部的硬件結(jié)構(gòu),這使得SoC系統(tǒng)既具有處理器善于控制和運(yùn)算的特點(diǎn),又具FPGA靈活的重構(gòu)特點(diǎn);由于處理器和FPGA硬件是在同一塊硅片上,使得它們之間的通信寬帶大大提高,這種平臺(tái)很適合于容錯(cuò)算法的實(shí)現(xiàn)。 本文基于863計(jì)劃項(xiàng)目;動(dòng)態(tài)重構(gòu)計(jì)算機(jī)的可信實(shí)現(xiàn)關(guān)鍵技術(shù),重點(diǎn)研究應(yīng)用于惡劣環(huán)境中FPGA自我容錯(cuò)的體系結(jié)構(gòu),提出了一套完整的SoC系統(tǒng)的容錯(cuò)設(shè)計(jì)方案,并研究其實(shí)現(xiàn)技術(shù),設(shè)計(jì)實(shí)現(xiàn)了實(shí)現(xiàn)該技術(shù)的硬件平臺(tái)和軟件算法,并驗(yàn)證成功。 論文取得了如下的創(chuàng)新性研究成果: 1、設(shè)計(jì)了實(shí)現(xiàn)動(dòng)態(tài)重構(gòu)技術(shù)的硬件平臺(tái),包括高性能的FPGA(內(nèi)含入式處理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模塊。 2、說(shuō)明了動(dòng)態(tài)重構(gòu)技術(shù)的設(shè)計(jì)規(guī)范和設(shè)計(jì)流程,實(shí)現(xiàn)動(dòng)態(tài)重構(gòu)技術(shù)。 3、提出了一種基于動(dòng)態(tài)重構(gòu)實(shí)現(xiàn)容錯(cuò)的方法,不需要外部處理器干預(yù),由嵌入式處理器負(fù)責(zé)管理整個(gè)過(guò)程。 4、設(shè)計(jì)并實(shí)現(xiàn)了嵌入式處理器運(yùn)行時(shí)需要的軟件,主要有兩個(gè)功能,首先是從CF卡中讀入重構(gòu)所需的配置文件,并將配置文件寫(xiě)進(jìn)FPGA內(nèi)部的配置存儲(chǔ)器中,改變FPGA內(nèi)部的功能。其次,是實(shí)現(xiàn)容錯(cuò)技術(shù)的算法。
標(biāo)簽: FPGA 動(dòng)態(tài) 容錯(cuò)技術(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:edrtbme
高速大容量數(shù)據(jù)采集存儲(chǔ)技術(shù)在通信、航天、氣象、雷達(dá)等多個(gè)領(lǐng)域中擁有著廣泛應(yīng)用。各領(lǐng)域科技與信息技術(shù)不斷發(fā)展,對(duì)數(shù)據(jù)的采集和傳輸速率要求越來(lái)越高,對(duì)數(shù)據(jù)存儲(chǔ)的速度和容量要求也越來(lái)越高。高速數(shù)據(jù)存儲(chǔ)主要包括存儲(chǔ)介質(zhì)選取、存儲(chǔ)器控制、數(shù)據(jù)存儲(chǔ)和總線應(yīng)用等,如何實(shí)時(shí)、高速、連續(xù)大量地采集存儲(chǔ)數(shù)據(jù)是一個(gè)關(guān)鍵性問(wèn)題。 本文設(shè)計(jì)了一種基于FPGA控制的高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。該系統(tǒng)選用符合ATA-6規(guī)范的IDE硬盤作為數(shù)據(jù)存儲(chǔ)介質(zhì),采用RAID0配置的磁盤陣列形式,并配合板載的128MB內(nèi)存實(shí)現(xiàn)對(duì)數(shù)據(jù)的高速大容量穩(wěn)定存儲(chǔ)。 該磁盤陣列同時(shí)管理五個(gè)IDE硬盤,平均數(shù)據(jù)流達(dá)到250MB/s,峰值傳輸速率達(dá)到500MB/s,也可以擴(kuò)展更多硬盤構(gòu)成大容量的磁盤陣列。系統(tǒng)采用PCI-9054橋芯片與計(jì)算機(jī)連接,可同時(shí)存儲(chǔ)四路AD數(shù)據(jù),可以通過(guò)人機(jī)交互界面實(shí)時(shí)監(jiān)控?cái)?shù)據(jù)采集情況,在計(jì)算機(jī)上實(shí)現(xiàn)整個(gè)磁盤陣列的實(shí)時(shí)控制。
標(biāo)簽: FPGA 高速數(shù)據(jù) 采集
上傳時(shí)間: 2013-06-14
上傳用戶:2404
本文對(duì)基于FPGA的對(duì)象存儲(chǔ)控制器原型的硬件設(shè)計(jì)進(jìn)行了研究。主要內(nèi)容如下: ⑴研究了對(duì)象存儲(chǔ)控制器的硬件設(shè)計(jì),使其高效完成對(duì)象級(jí)接口的智能化管理和復(fù)雜存儲(chǔ)協(xié)議的解析,對(duì)對(duì)象存儲(chǔ)系統(tǒng)整體性能提升有重要意義。基于SoPC(片上可編程系統(tǒng))技術(shù),在FPGA(現(xiàn)場(chǎng)可編程門陣列)上實(shí)現(xiàn)的對(duì)象存儲(chǔ)控制器,具有功能配置靈活,調(diào)試方便,成本較低等優(yōu)點(diǎn)。 ⑵采用Cyclone II器件實(shí)現(xiàn)的對(duì)象存儲(chǔ)控制器的網(wǎng)絡(luò)接口,包含處理器模塊、內(nèi)存模塊、Flash模塊等核心組成部分,提供千兆以太網(wǎng)的網(wǎng)絡(luò)接口和PCI(周邊元件擴(kuò)展接口)總線的主機(jī)接口,還具備電源模塊、時(shí)鐘模塊等以保證系統(tǒng)正常運(yùn)行。在設(shè)計(jì)實(shí)現(xiàn)PCB(印制電路板)時(shí),從疊層設(shè)計(jì)、布局、布線、阻抗匹配等多方面解決高達(dá)100MHz的全局時(shí)鐘帶來(lái)的信號(hào)完整性問(wèn)題,并基于IBIS模型進(jìn)行了信號(hào)完整性分析及仿真。針對(duì)各功能模塊提出了相應(yīng)的調(diào)試策略,并完成了部分模塊的調(diào)試工作。 ⑶提出了基于Virtex-4的對(duì)象存儲(chǔ)控制器系統(tǒng)設(shè)計(jì)方案,Virtex-4內(nèi)嵌PowerPC高性能處理器,可更好地完成對(duì)象存儲(chǔ)設(shè)備相關(guān)的控制和管理工作。實(shí)現(xiàn)了豐富的接口設(shè)計(jì),包括千兆以太網(wǎng)、光纖通道、SATA(串行高級(jí)技術(shù)附件)等網(wǎng)絡(luò)存儲(chǔ)接口以及較PCI性能更優(yōu)異的PCI-X(并連的PCI總線)主機(jī)接口;提供多種FPGA配置方式。使用Cadence公司的Capture CIS工具完成了該系統(tǒng)硬件的原理圖繪制,通過(guò)了設(shè)計(jì)規(guī)則檢查,生成了網(wǎng)表用作下一步設(shè)計(jì)工作的交付文件。
標(biāo)簽: FPGA 對(duì)象存儲(chǔ) 原型
上傳時(shí)間: 2013-04-24
上傳用戶:lijinchuan
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1