燃料電池電動(dòng)汽車DC/DC變換器的諸如工作電壓、電流、效率、體積、重量、溫度這些參數(shù)指標(biāo)中溫度參數(shù)是一個(gè)尤為重要的參數(shù)。如何對(duì)DC/DC變換器內(nèi)部多點(diǎn)溫度參數(shù)進(jìn)行實(shí)時(shí)監(jiān)測從而為DC/DC變換器提供可靠的溫度參數(shù)就成為本課題的直接來源和選題依據(jù)。 USB總線具有即插即用、使用方便、易于擴(kuò)展以及抗干擾能力強(qiáng)等其它總線無法比擬的優(yōu)點(diǎn)。如今USB已經(jīng)成為PC上的標(biāo)準(zhǔn)接口,并迅速占領(lǐng)了計(jì)算機(jī)中、低速外設(shè)的市場。而且隨著計(jì)算機(jī)功能的不斷強(qiáng)大,虛擬儀器技術(shù)也在不斷發(fā)展。它代表了測量與控制技術(shù)的未來發(fā)展方向。本課題的研究目的就是希望將USB總線技術(shù)和虛擬儀器技術(shù)應(yīng)用到測量系統(tǒng)中,充分利用實(shí)驗(yàn)室現(xiàn)有的資源,設(shè)計(jì)一個(gè)基于USB總線和LabVIEW的多路溫度測試儀。 在了解DC/DC變換器內(nèi)部主電路的拓?fù)浣Y(jié)構(gòu)的基礎(chǔ)上,考慮測試系統(tǒng)抗干擾技術(shù),選用擴(kuò)展了USB功能的微控制器芯片STM32F103和高精度溫度傳感器PT1000完成了基于恒流源的多通道溫度檢測電路原理圖與印刷電路板設(shè)計(jì)。在學(xué)習(xí)USB協(xié)議和電子芯片數(shù)據(jù)手冊(cè)的基礎(chǔ)上編寫了測試儀的下位機(jī)固件程序。通過LabVIEW中的NI—VISA開發(fā)驅(qū)動(dòng)程序?qū)崿F(xiàn)上位機(jī)與USB設(shè)備的通信功能。在LabVIEW虛擬儀器軟件開發(fā)平臺(tái)中編寫用戶界面并建立合理的報(bào)表生成系統(tǒng),有效存儲(chǔ)數(shù)據(jù)提供用戶查詢。 直接在LabVIEW環(huán)境下通過NI—VISA開發(fā)能驅(qū)動(dòng)用戶USB系統(tǒng)應(yīng)用程序,完全避開了以前開發(fā)USB驅(qū)動(dòng)程序的復(fù)雜性,大大縮短了開發(fā)周期,節(jié)省了開發(fā)成本。設(shè)計(jì)完畢后對(duì)系統(tǒng)進(jìn)行了軟硬件聯(lián)調(diào),通道標(biāo)定和現(xiàn)場試驗(yàn),并進(jìn)行了精度分析。實(shí)驗(yàn)結(jié)果表明課題在這一研究過程中取得了預(yù)期的良好結(jié)果。
上傳時(shí)間: 2013-06-07
上傳用戶:kennyplds
雙向DC/DC變換器(Bi-directionalDC/DCconverters)是能夠根據(jù)需要調(diào)節(jié)能量雙向傳輸?shù)闹绷?直流變換器。隨著科技的發(fā)展,雙向DC/DC變換器的應(yīng)用需求越來越多,正逐步應(yīng)用到無軌電車、地鐵、列車、電動(dòng)車等直流電機(jī)驅(qū)動(dòng)系統(tǒng),直流不間斷電源系統(tǒng),航天電源等場合。一方面,雙向DC/DC變換器為這些系統(tǒng)提供能量,另一方面,又使可回收能量反向給供電端充電,從而節(jié)約能量。 大多數(shù)雙向DC/DC變換器采用復(fù)雜的輔助網(wǎng)絡(luò)來實(shí)現(xiàn)軟開關(guān)技術(shù),本文所研究的Buck/Boost雙向的DC/DC變換器從拓?fù)渖辖鉀Q器件軟開關(guān)的問題;由于Buck/Boost雙向DC/DC變換器的電流紋波較大,這會(huì)帶來嚴(yán)重的電磁干擾,本文結(jié)合Buck/Boost雙向DC/DC變換器拓?fù)渑c磁耦合技術(shù)使電感電流紋波減小;由于在同一頻率下不同負(fù)載時(shí)電流紋波不同,本文在控制時(shí)根據(jù)負(fù)載改變PWM頻率,從而使輕載時(shí)的電流紋波均較小。 本文所研究的雙向DC/DC變換器采用DSP處理器進(jìn)行控制,其原因在于:目前沒有專門用于控制該Buck/Boost雙向DC/DC變換器的控制芯片,而DSP具有多路的高分辨率PWM,通過對(duì)DSP寄存器的配置可以實(shí)現(xiàn)Buck/Boost雙向DC/DC變換器的控制PWM;DSP具有多路高速的A/D轉(zhuǎn)換接口,并可以通過配合PWM完成對(duì)反饋采樣,具備一定的濾波功能。 本文所研究的數(shù)字雙向DC/DC變換器實(shí)現(xiàn)了在Buck模式下功率MOSFET的零電壓開通及零電壓關(guān)斷,電感電流的交迭使其電感輸出端電流紋波明顯變小,輕載時(shí)PWM頻率的提升也使得電流紋波變小。
標(biāo)簽: F2808 2808 320F DCDC
上傳時(shí)間: 2013-06-08
上傳用戶:cy_ewhat
光伏陣列是光伏系統(tǒng)的重要組成部分,它決定了光伏系統(tǒng)的發(fā)電量,同時(shí)也是光伏系統(tǒng)成本的主要部分。因此合理配置光伏陣列,提高光伏陣列的利用效率一直是光伏系統(tǒng)設(shè)計(jì)的研究重點(diǎn),也是降低光伏系統(tǒng)發(fā)電成本的重要措施。本文采用了可變電子負(fù)載現(xiàn)場測試方法,設(shè)計(jì)并研制出基于Philips公司的LPC2214的光伏陣列測試儀樣機(jī)。本文主要工作及創(chuàng)新在于: 1.在基于LPC2214測試控制部分的硬件電路設(shè)計(jì)中,為電壓和電流的采樣各設(shè)置了四路不同量程的采樣通道。采樣時(shí)系統(tǒng)自動(dòng)選擇最合適的量程,提高電壓和電流大范圍測量時(shí)的精度; 2.通過對(duì)系統(tǒng)進(jìn)行一次預(yù)采樣來確定光伏陣列的開路電壓和短路電流。預(yù)采樣的方法只需要使可變電子負(fù)載完成一次由阻值為零到阻值為無窮大的操作; 3.對(duì)測試得到的數(shù)據(jù)首先將電壓值進(jìn)行從小到大的升序重組,其對(duì)應(yīng)的電流值采用lagrange中值法對(duì)進(jìn)行數(shù)字濾波處理,從而消除由于偶然出現(xiàn)的脈沖性干擾所引起的采樣值偏差; 4.對(duì)輔助電源、測試控制電路和液晶顯示進(jìn)行了一體化的設(shè)計(jì),使光伏陣列特性的測量和顯示可以在本測試儀上一次完成; 5.本測試儀樣機(jī)可以利用光伏陣列的數(shù)學(xué)模型以及測量的實(shí)時(shí)數(shù)據(jù)對(duì)光伏陣列的特性曲線進(jìn)行預(yù)估和分析。 通過對(duì)光伏陣列進(jìn)行實(shí)際測量,得到的實(shí)驗(yàn)結(jié)果表明:該樣機(jī)測試系統(tǒng)運(yùn)行穩(wěn)定、攜帶方便、測量精度較高、一次完整的測試只需14ms左右,測試速度快,并且測量得到的伏安特性可以在液晶上直接以曲線的形式顯示,使測得的陣列特性更為直觀,能滿足工程應(yīng)用的需要。
上傳時(shí)間: 2013-04-24
上傳用戶:fairy0212
電子功能模件是機(jī)電產(chǎn)品的基本組成部分,其水平高低直接決定整個(gè)機(jī)電產(chǎn)品的工作質(zhì)量。當(dāng)前PCB自動(dòng)測試系統(tǒng)大多為歐美產(chǎn)品,價(jià)格相當(dāng)昂貴,遠(yuǎn)遠(yuǎn)超出我國中小電子企業(yè)的承受能力。為了提高我國中小企業(yè)電子設(shè)備的競爭力,本課題研發(fā)了適合于我國中小企業(yè)、價(jià)格低廉、使用方便的PCB路內(nèi)測試系統(tǒng)。 本文首先詳細(xì)介紹了PCB各種檢測技術(shù)的原理和特點(diǎn),然后根據(jù)本課題面向的用戶群和他們對(duì)PCB測試的需求,組建PCB內(nèi)測試系統(tǒng)。本系統(tǒng)基于虛擬儀器設(shè)計(jì)思想,以PCB上模擬電子器件、組合邏輯電路及由其構(gòu)成的功能模塊等為被測對(duì)象,包括路內(nèi)測試儀、邏輯分析單元、信號(hào)發(fā)生器、高速數(shù)據(jù)采集器、多路通道掃描器及針床。其中:路內(nèi)測試儀對(duì)不同被測對(duì)象選擇不同測試方法,采用電位隔離法實(shí)現(xiàn)了被測對(duì)象與PCB上其他元器件的隔離,并采用自適應(yīng)測試方法提高測試結(jié)果的準(zhǔn)確度。邏輯分析單元主要采用反向驅(qū)動(dòng)技術(shù)測試常見的組合邏輯電路。信號(hào)發(fā)生器能同時(shí)產(chǎn)生兩路正弦波、方波、斜波、三角波等常用波形。數(shù)據(jù)采集器能同時(shí)采集四路信號(hào),以USB接口與主機(jī)通訊。多路通道掃描器采用小型繼電器陣列來實(shí)現(xiàn),可擴(kuò)展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點(diǎn)。 實(shí)踐表明,本系統(tǒng)能對(duì)常用電子功能模件進(jìn)行自動(dòng)測試,基本達(dá)到了預(yù)期目標(biāo)。
標(biāo)簽: PCB 故障診斷 測試系統(tǒng)
上傳時(shí)間: 2013-06-06
上傳用戶:klds
藍(lán)牙(Bluetooth)技術(shù)是近年來國外先進(jìn)國家研究發(fā)展最快的短程無線通信技術(shù)之一,能夠廣泛地應(yīng)用于工業(yè)短距離無線控制裝置、近距離移動(dòng)無線控制設(shè)備、機(jī)器人控制、辦公自動(dòng)化及多媒體娛樂設(shè)備等局部范圍內(nèi)無線數(shù)據(jù)傳輸?shù)念I(lǐng)域中。在我國,由于對(duì)藍(lán)牙技術(shù)的研究還處于研究開發(fā)的初級(jí)階段, 還沒有形成藍(lán)牙數(shù)據(jù)短距離無線通信的一套開放性應(yīng)用標(biāo)準(zhǔn)。 在無線音頻傳輸領(lǐng)域內(nèi),傳統(tǒng)的基于模擬調(diào)制方式的無線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質(zhì)量會(huì)受到較大的影響,而國內(nèi)市場上的藍(lán)牙音頻產(chǎn)品僅支持單聲道語音傳輸。所以,對(duì)基于藍(lán)牙技術(shù)的高品質(zhì)多通道音頻傳輸技術(shù)的研究將具有一定的技術(shù)創(chuàng)新性,在無線音頻傳輸領(lǐng)域也具有較為廣闊的市場前景。 本文以嵌入式藍(lán)牙技術(shù)與音頻信號(hào)傳輸系統(tǒng)為研究開發(fā)課題,參考國外藍(lán)牙技術(shù)協(xié)議標(biāo)準(zhǔn),利用功能模塊單元與嵌入式技術(shù),目標(biāo)是研制一種基于嵌入式開發(fā)應(yīng)用的高品質(zhì)雙聲道藍(lán)牙無線音頻傳輸系統(tǒng)。本系統(tǒng)通過對(duì)雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結(jié)合基于嵌入式應(yīng)用的簡化后的HCI層藍(lán)牙應(yīng)用協(xié)議,實(shí)現(xiàn)了藍(lán)牙信道帶寬內(nèi)的高品質(zhì)雙聲道音頻信號(hào)點(diǎn)對(duì)點(diǎn)的傳輸。 在硬件設(shè)計(jì)上,系統(tǒng)采用了模塊化設(shè)計(jì)思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構(gòu)成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負(fù)責(zé)音頻信號(hào)的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負(fù)責(zé)MP3數(shù)據(jù)幀的高速傳輸以及藍(lán)牙接口協(xié)議控制;無線模塊采用藍(lán)牙單芯片解決方案(集成藍(lán)牙射頻、基帶和鏈路管理等),負(fù)責(zé)MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標(biāo)準(zhǔn)接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍(lán)牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設(shè)計(jì)上,系統(tǒng)主要由藍(lán)牙協(xié)議解釋、傳輸控制和芯片驅(qū)動(dòng)三部分構(gòu)成。在藍(lán)牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術(shù);芯片驅(qū)動(dòng)主要指對(duì)MAS3587的基本配置。 對(duì)目標(biāo)系統(tǒng)的測試實(shí)驗(yàn)采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實(shí)驗(yàn)項(xiàng)目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實(shí)驗(yàn)結(jié)果表明,輸入音源在經(jīng)過MP3編碼、發(fā)射、接收及MP3解碼后,音頻質(zhì)量基本上沒受影響,實(shí)際雙聲道音質(zhì)接近于CD音質(zhì),而無線傳輸?shù)目煽啃赃h(yuǎn)高于模擬無線音頻傳輸,幾乎沒有斷音與錯(cuò)音,充分體現(xiàn)了嵌入式藍(lán)牙無線技術(shù)的優(yōu)勢。
標(biāo)簽: 嵌入式 傳輸 藍(lán)牙技術(shù)
上傳時(shí)間: 2013-05-27
上傳用戶:稀世之寶039
數(shù)字視頻監(jiān)控技術(shù)無論是在軍事領(lǐng)域還是在民用領(lǐng)域,都有著重要的作用和廣泛的應(yīng)用市場及前景。迫切的軍用和民用需求,推動(dòng)著視頻監(jiān)控技術(shù)持續(xù)而迅猛的發(fā)展。為了提高監(jiān)控視頻的圖像質(zhì)量,使設(shè)備小型化,以便能滿足各種條件下的適用場合,目前基于FPGA的數(shù)字視頻偵察監(jiān)控系統(tǒng)已成為一種主流的解決方案。 本文設(shè)計(jì)了一種可以在戰(zhàn)場上使用的數(shù)字視頻偵察監(jiān)控系統(tǒng)。該系統(tǒng)配備了12路攝像頭,當(dāng)偵察車或者裝甲車在向前進(jìn)的時(shí)候,可以做到對(duì)周圍的環(huán)境全方位的偵察監(jiān)控,從而對(duì)判斷戰(zhàn)場的情況起到了巨大的作用。 本文首先介紹了數(shù)字視頻監(jiān)控技術(shù)的發(fā)展與現(xiàn)狀,視頻數(shù)據(jù)的產(chǎn)生以及接收特性和FPGA技術(shù)的基本概念,在此基礎(chǔ)上研究了視頻信號(hào)的組成方式、VGA、DVI顯示接口以及顯示器的工作原理,分析了采用FPGA實(shí)現(xiàn)整個(gè)系統(tǒng)的可能性。接著,在充分考慮了要求達(dá)到的標(biāo)準(zhǔn)以后,選用了視頻解碼芯片SAA7111A、視頻編碼芯片ADV7125、DVI發(fā)送芯片TFP410、CY7C1061AV33型SRAM以及EP2C35FBGA672型FPGA芯片應(yīng)用于硬件電路設(shè)計(jì)。然后設(shè)計(jì)出電路原理圖以及PCB版圖。最后,根據(jù)系統(tǒng)工作要求,本文設(shè)計(jì)了FPGA系統(tǒng)中的片內(nèi)邏輯模塊,包括視頻采集緩沖異步FIFO(先進(jìn)先出)模塊、I2C總線配置模塊、視頻幀存控制模塊、VGA視頻顯示模塊、DVI視頻顯示模塊等。在此基礎(chǔ)上完成了系統(tǒng)軟硬件調(diào)試,最終成功的實(shí)現(xiàn)了12路攝像頭的切換顯示和對(duì)周圍環(huán)境的全方位監(jiān)控,達(dá)到了預(yù)定的設(shè)計(jì)目標(biāo)。
標(biāo)簽: FPGA 數(shù)字視頻 監(jiān)控
上傳時(shí)間: 2013-07-30
上傳用戶:yw14205
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
高速大容量數(shù)據(jù)采集存儲(chǔ)技術(shù)在通信、航天、氣象、雷達(dá)等多個(gè)領(lǐng)域中擁有著廣泛應(yīng)用。各領(lǐng)域科技與信息技術(shù)不斷發(fā)展,對(duì)數(shù)據(jù)的采集和傳輸速率要求越來越高,對(duì)數(shù)據(jù)存儲(chǔ)的速度和容量要求也越來越高。高速數(shù)據(jù)存儲(chǔ)主要包括存儲(chǔ)介質(zhì)選取、存儲(chǔ)器控制、數(shù)據(jù)存儲(chǔ)和總線應(yīng)用等,如何實(shí)時(shí)、高速、連續(xù)大量地采集存儲(chǔ)數(shù)據(jù)是一個(gè)關(guān)鍵性問題。 本文設(shè)計(jì)了一種基于FPGA控制的高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。該系統(tǒng)選用符合ATA-6規(guī)范的IDE硬盤作為數(shù)據(jù)存儲(chǔ)介質(zhì),采用RAID0配置的磁盤陣列形式,并配合板載的128MB內(nèi)存實(shí)現(xiàn)對(duì)數(shù)據(jù)的高速大容量穩(wěn)定存儲(chǔ)。 該磁盤陣列同時(shí)管理五個(gè)IDE硬盤,平均數(shù)據(jù)流達(dá)到250MB/s,峰值傳輸速率達(dá)到500MB/s,也可以擴(kuò)展更多硬盤構(gòu)成大容量的磁盤陣列。系統(tǒng)采用PCI-9054橋芯片與計(jì)算機(jī)連接,可同時(shí)存儲(chǔ)四路AD數(shù)據(jù),可以通過人機(jī)交互界面實(shí)時(shí)監(jiān)控?cái)?shù)據(jù)采集情況,在計(jì)算機(jī)上實(shí)現(xiàn)整個(gè)磁盤陣列的實(shí)時(shí)控制。
標(biāo)簽: FPGA 高速數(shù)據(jù) 采集
上傳時(shí)間: 2013-06-14
上傳用戶:2404
國家863項(xiàng)目“飛行控制計(jì)算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計(jì)符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個(gè)項(xiàng)目的進(jìn)一步引伸,用于設(shè)計(jì)SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計(jì)算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對(duì)基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對(duì)SCI串行通信接口的兩個(gè)模塊:SCI節(jié)點(diǎn)模型模塊和CPCI總線接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲(chǔ)器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計(jì)一個(gè)同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲(chǔ)器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個(gè)部分。本課題中,采用FPGA+PCI軟核的方法來實(shí)現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對(duì)PCI核進(jìn)行配置,得到用戶需要的PCI核;用戶邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個(gè)通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計(jì)選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫相應(yīng)的測試應(yīng)用程序。最后,將FPGA設(shè)計(jì)下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。
上傳時(shí)間: 2013-04-24
上傳用戶:竺羽翎2222
信號(hào)與信息處理是信息科學(xué)中近幾年來發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時(shí)代的到來,FPGA正處于革命性數(shù)字信號(hào)處理的前沿。基于FPGA的設(shè)計(jì)可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進(jìn)一步降低、開發(fā)時(shí)間也大大縮短等優(yōu)點(diǎn)。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時(shí),配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計(jì)中具有極其重要的價(jià)值,這也給用于可編程邏輯器件編程的配置接口電路和實(shí)驗(yàn)開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實(shí)驗(yàn)開發(fā)板的設(shè)計(jì)與實(shí)現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對(duì)Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對(duì)其內(nèi)部工作原理及工作時(shí)序進(jìn)行測試與詳細(xì)分析,完成了基于USB配置接口的FPGA芯片開發(fā)實(shí)驗(yàn)電路的完整軟硬件設(shè)計(jì)及功能時(shí)序仿真。作者最后進(jìn)行了軟硬件調(diào)試,完成測試與驗(yàn)證,實(shí)現(xiàn)了對(duì)Altera系列PLD的配置功能及實(shí)驗(yàn)開發(fā)板的功能。 本文討論的USB下載接口電路被驗(yàn)證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機(jī)端另行設(shè)計(jì)通信軟件,其兼容性較現(xiàn)有設(shè)計(jì)有所提高。由于PLD(Programmable Logic Device)廠商對(duì)其知識(shí)產(chǎn)權(quán)嚴(yán)格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時(shí)也加大了自行對(duì)其進(jìn)行開發(fā)設(shè)計(jì)的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計(jì)的基于USB下載接口電路及FPGA實(shí)驗(yàn)開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對(duì)PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設(shè)計(jì)的USB配置接口電路及FPGA實(shí)驗(yàn)開發(fā)板與其同類產(chǎn)品相比有較強(qiáng)的競爭力。
上傳時(shí)間: 2013-04-24
上傳用戶:lingduhanya
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1