作為新一代直流輸電技術(shù),基于電壓源換流器的高壓直流輸電憑借其獨特的技術(shù)優(yōu)點取得了飛速的發(fā)展,并已在新能源發(fā)電系統(tǒng)聯(lián)網(wǎng)、電網(wǎng)非同步互聯(lián)、無源系統(tǒng)供電、無功補償?shù)葓龊系玫綄嶋H工程應用。在我國,VSC-HVDC的研究尚處于起步階段。本論文著重開展了VSC-HVDC技術(shù)的數(shù)學建模和控制策略的研究。論文的主要工作和取得的創(chuàng)新性成果如下: 1.建立了系統(tǒng)標么值模型,分析了VSC-HVDC的運行原理和穩(wěn)態(tài)功率特性。明確了系統(tǒng)主電路參數(shù)對運行特性的影響,在此基礎上提出了一種功率定義下的換流電抗、直流電壓和直流電容以及頻域下的交流濾波器參數(shù)設計方法。 2.設計了一種基于無差拍控制的VSC-HVDC直接電流離散控制器。針對控制系統(tǒng)存在的VSC電壓輸出能力限制、PI控制器積分飽和現(xiàn)象和離散采樣時間延遲問題,提出了相應的解決方法,推導了其電流內(nèi)環(huán)控制器與功率外環(huán)離散控制器的設計原則。 3.推導了換流站網(wǎng)側(cè)與VSC交流側(cè)功率節(jié)點以及換流電抗與損耗電阻上的瞬時功率方程,在此基礎上提出了一種換流站網(wǎng)側(cè)功率節(jié)點控制并補償換流電抗與損耗電阻消耗二倍頻功率的不平衡控制策略,設計了該控制策略下的雙序矢量控制器模型。同時針對傳統(tǒng)dq軟件鎖相環(huán)在電壓不平衡時鎖相速度慢的缺點,提出了一種基于前置相序分解的頻率自適應dq鎖相環(huán),提高了不平衡控制算法的動態(tài)性能與穩(wěn)態(tài)特性。 4.對VSC閥在交流電網(wǎng)低電壓故障下的過流現(xiàn)象進行分析并提出了一種考慮正負序分量影響的指令電流限制器,保證了故障限流效果。分析比較了VSC閥電流裕度穿越法和指令電流限制器穿越法的特性,在此基礎上提出一種結(jié)合正負序指令電流限制器與控制模式切換的交流電網(wǎng)低電壓穿越控制方法,從而解決交流電網(wǎng)低電壓故障時系統(tǒng)穩(wěn)定與VSC過流問題。 5.在分析現(xiàn)有VSC-HVDC拓撲的基礎上,從降低電力電子器件直接串聯(lián)數(shù)目、器件開關頻率和簡化主電路拓撲結(jié)構(gòu)三個方面出發(fā),將傳統(tǒng)直流輸電中常用的變壓器隔離式多模塊結(jié)構(gòu)引入VSC-HVDC系統(tǒng),并針對該模塊級聯(lián)式拓撲提出一種系統(tǒng)協(xié)調(diào)控制與模塊獨立運行相結(jié)合的新型控制策略。針對該拓撲下送端站存在的各模塊直流側(cè)電容電壓均衡問題,提出了一種基于有功分量調(diào)節(jié)的直流側(cè)電壓控制方法。
上傳時間: 2013-06-03
上傳用戶:lw4463301
隨著用戶對供電質(zhì)量要求的進一步提高,模塊化UPS 并聯(lián)系統(tǒng)獲得了越來越廣泛的應用。本文以模塊化UPS為研究對象,根據(jù)電路結(jié)構(gòu),將其分為直流部分模塊化和交流部分模塊化分別進行討論。整流環(huán)節(jié)對Boost-PFC 電路進行并聯(lián)控制,實現(xiàn)直流部分的模塊化;逆變環(huán)節(jié)在瞬時電壓PID 控制的基礎上,引入了瞬時均流的并聯(lián)控制策略,實現(xiàn)交流部分的模塊化。 介紹了有源功率因數(shù)校正技術(shù)的基本原理和控制思路,分析了單管雙Boost-PFC電路的工作過程,并將其簡化等效成常規(guī)的Boost 電路進行分析和控制。根據(jù)控制系統(tǒng)的結(jié)構(gòu),分別對電流控制環(huán)和電壓控制環(huán)進行了分析,得出了電感電流主要受電流指令的影響,而輸入輸出電壓差的影響則相對比較小;輸出電壓主要受參考給定指令電壓、緩啟給定指令電壓以及輸出電流等因素的影響。根據(jù)電流環(huán)和電壓環(huán)的解析表達式,給出了并聯(lián)控制的方法及原理。 對單相電路、三相電路以及多模塊并聯(lián)電路分別進行了仿真驗證,對多模塊的并聯(lián)系統(tǒng)進行了實驗驗證。建立了單相逆變器的數(shù)學模型,并加入PID 控制器,得到了輸出電壓的解析表達式,得出逆變器輸出電壓與參考給定電壓和輸出電流有關。利用極點配置的方法得到了模擬域PID 控制器參數(shù)的計算公式,并采用后向差分法,將其轉(zhuǎn)換到數(shù)字域,得到了數(shù)字PID 控制器參數(shù)與模擬域參數(shù)的換算關系。通過實驗測試和曲線擬合的辦法,得到了實際逆變器的電路參數(shù)。通過對所設計的數(shù)字PID 控制器進行仿真和實驗,驗證了理論分析和計算。建立了PID 電壓閉環(huán)的多逆變器并聯(lián)系統(tǒng)數(shù)學模型,分析得出并聯(lián)系統(tǒng)的輸出電壓主要由系統(tǒng)中各模塊的平均給定電壓決定,同時也受較高次的輸出諧波電流影響,受輸出基波電流影響相對較??;環(huán)流主要受模塊的給定電壓與系統(tǒng)平均給定電壓的偏差影響。針對環(huán)流產(chǎn)生的原因,提出了一種瞬時均流控制策略來減小系統(tǒng)環(huán)流對給定電壓偏差的增益,從而達到瞬時均流的目的。 對兩逆變模塊并聯(lián)的系統(tǒng)在各種工況下進行了仿真和實驗,驗證了理論分析的正確性和這種瞬時均流控制策略的可行性。
上傳時間: 2013-04-24
上傳用戶:ggwz258
本書主要闡述設計射頻與微波功率放大器所需的理論、方法、設計技巧,以及將分析計算與計算機輔助設計相結(jié)合的優(yōu)化設計方法。這些方法提高了設計效率,縮短了設計周期。本書內(nèi)容覆蓋非線性電路設計方法、非線性主動設備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設計、寬帶功率放大器及通信系統(tǒng)中的功率放大器設計。 本書適合從事射頻與微波動功率放大器設計的工程師、研究人員及高校相關專業(yè)的師生閱讀。 作者簡介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設計工程師,他曾經(jīng)任教于澳大利亞Linz大學、新加坡微電子學院、莫斯科通信和信息技術(shù)大學。他目前正在講授研究班課程,在該班上,本書作為國際微波年會論文集。 目錄 第1章 雙口網(wǎng)絡參數(shù) 1.1 傳統(tǒng)的網(wǎng)絡參數(shù) 1.2 散射參數(shù) 1.3 雙口網(wǎng)絡參數(shù)間轉(zhuǎn)換 1.4 雙口網(wǎng)絡的互相連接 1.5 實際的雙口電路 1.5.1 單元件網(wǎng)絡 1.5.2 π形和T形網(wǎng)絡 1.6 具有公共端口的三口網(wǎng)絡 1.7 傳輸線 參考文獻 第2章 非線性電路設計方法 2.1 頻域分析 2.1.1 三角恒等式法 2.1.2 分段線性近似法 2.1.3 貝塞爾函數(shù)法 2.2 時域分析 2.3 NewtOn.Raphscm算法 2.4 準線性法 2.5 諧波平衡法 參考文獻 第3章 非線性有源器件模型 3.1 功率MOSFET管 3.1.1 小信號等效電路 3.1.2 等效電路元件的確定 3.1.3 非線性I—V模型 3.1.4 非線性C.V模型 3.1.5 電荷守恒 3.1.6 柵一源電阻 3.1.7 溫度依賴性 3.2 GaAs MESFET和HEMT管 3.2.1 小信號等效電路 3.2.2 等效電路元件的確定 3.2.3 CIJrtice平方非線性模型 3.2.4 Curtice.Ettenberg立方非線性模型 3.2.5 Materka—Kacprzak非線性模型 3.2.6 Raytheon(Statz等)非線性模型 3.2.7 rrriQuint非線性模型 3.2.8 Chalmers(Angek)v)非線性模型 3.2.9 IAF(Bemth)非線性模型 3.2.10 模型選擇 3.3 BJT和HBT汀管 3.3.1 小信號等效電路 3.3.2 等效電路中元件的確定 3.3.3 本征z形電路與T形電路拓撲之間的等效互換 3.3.4 非線性雙極器件模型 參考文獻 第4章 阻抗匹配 4.1 主要原理 4.2 Smith圓圖 4.3 集中參數(shù)的匹配 4.3.1 雙極UHF功率放大器 4.3.2 M0SFET VHF高功率放大器 4.4 使用傳輸線匹配 4.4.1 窄帶功率放大器設計 4.4.2 寬帶高功率放大器設計 4.5 傳輸線類型 4.5.1 同軸線 4.5.2 帶狀線 4.5.3 微帶線 4.5.4 槽線 4.5.5 共面波導 參考文獻 第5章 功率合成器、阻抗變換器和定向耦合器 5.1 基本特性 5.2 三口網(wǎng)絡 5.3 四口網(wǎng)絡 5.4 同軸電纜變換器和合成器 5.5 wilkinson功率分配器 5.6 微波混合橋 5.7 耦合線定向耦合器 參考文獻 第6章 功率放大器設計基礎 6.1 主要特性 6.2 增益和穩(wěn)定性 6.3 穩(wěn)定電路技術(shù) 6.3.1 BJT潛在不穩(wěn)定的頻域 6.3.2 MOSFET潛在不穩(wěn)定的頻域 6.3.3 一些穩(wěn)定電路的例子 6.4 線性度 6.5 基本的工作類別:A、AB、B和C類 6.6 直流偏置 6.7 推挽放大器 6.8 RF和微波功率放大器的實際外形 參考文獻 第7章 高效率功率放大器設計 7.1 B類過激勵 7.2 F類電路設計 7.3 逆F類 7.4 具有并聯(lián)電容的E類 7.5 具有并聯(lián)電路的E類 7.6 具有傳輸線的E類 7.7 寬帶E類電路設計 7.8 實際的高效率RF和微波功率放大器 參考文獻 第8章 寬帶功率放大器 8.1 Bode—Fan0準則 8.2 具有集中元件的匹配網(wǎng)絡 8.3 使用混合集中和分布元件的匹配網(wǎng)絡 8.4 具有傳輸線的匹配網(wǎng)絡 8.5 有耗匹配網(wǎng)絡 8.6 實際設計一瞥 參考文獻 第9章 通信系統(tǒng)中的功率放大器設計 9.1 Kahn包絡分離和恢復技術(shù) 9.2 包絡跟蹤 9.3 異相功率放大器 9.4 Doherty功率放大器方案 9.5 開關模式和雙途徑功率放大器 9.6 前饋線性化技術(shù) 9.7 預失真線性化技術(shù) 9.8 手持機應用的單片cMOS和HBT功率放大器 參考文獻
上傳時間: 2013-04-24
上傳用戶:W51631
在實際應用中,對永磁同步電機控制精度的要求越來越高。尤其是在機器人、航空航天、精密電子儀器等對電機性能要求較高的領域,系統(tǒng)的快速性、穩(wěn)定性和魯棒性能好壞成為決定永磁同步電機性能優(yōu)劣的重要指標。傳統(tǒng)電機系統(tǒng)通常采用PID控制,其本質(zhì)上是一種線性控制,若被控對象具有非線性特性或有參變量發(fā)生變化,會使得線性常參數(shù)的PID控制器無法保持設計時的性能指標;在確定PID參數(shù)的過程中,參數(shù)整定值是具有一定局域性的優(yōu)化值,并不是全局最優(yōu)值。實際電機系統(tǒng)具有非線性、參數(shù)時變及建模過程復雜等特點,因此常規(guī)PID控制難以從根本上解決動態(tài)品質(zhì)與穩(wěn)態(tài)精度的矛盾。永磁同步電機是典型的多變量、參數(shù)時變的非線性控制對象。先進控制方法(諸如智能控制、優(yōu)化算法等)研究應用的發(fā)展與深入,為控制復雜的永磁同步電機系統(tǒng)開辟了嶄新的途徑。由于先進控制方法擺脫了對控制對象模型的依賴,能夠在處理不精確性和不確定性問題中有可處理性、魯棒性,因而將其引入永磁同步電機控制已成為一個必然的趨勢。本文根據(jù)系統(tǒng)實現(xiàn)目標的不同,選取相應的先進控制方法,并與PID控制相結(jié)合,對永磁同步電機各方面性能進行有針對性的優(yōu)化,最終使其控制精度得到顯著的提高。為達到對永磁同步電機進行性能優(yōu)化的研究目的,文中首先探討了正弦波永磁同步電機和方波永磁同步電機的運行特點及控制機理,通過建立數(shù)學模型,對相應的控制系統(tǒng)進行了整體分析。針對永磁同步電機非線性、強耦合的特點,設計了矢量控制方式下的永磁同步電機閉環(huán)反饋控制系統(tǒng)。結(jié)合常規(guī)PID控制,將模糊控制、遺傳算法、神經(jīng)網(wǎng)絡和人工免疫等多種先進控制方法應用于永磁同步電機調(diào)速系統(tǒng)、伺服系統(tǒng)和同步傳動系統(tǒng)的控制器設計中,以滿足不同控制系統(tǒng)對電機動、靜態(tài)性能的要求以及對調(diào)速性能或跟隨性能的側(cè)重。實驗結(jié)果表明,采用先進控制方法的永磁同步電機具有較好的動態(tài)性能、抗擾動能力以及較強的魯棒性能;與傳統(tǒng)PID控制相比,系統(tǒng)的控制精度得到了明顯提高。研究結(jié)果驗證了先進控制方法應用于永磁同步電機性能優(yōu)化的有效性和實用性。
上傳時間: 2013-04-24
上傳用戶:shinesyh
高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。 通過在FPGA內(nèi)部實現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent 33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。 在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內(nèi)2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結(jié)果表明,通過在FPGA內(nèi)配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。 FPGA片內(nèi)實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。 關鍵詞:ADC測試;并行;參數(shù)評估;FPGA;FFT
上傳時間: 2013-07-11
上傳用戶:tdyoung
電力電子裝置的控制技術(shù)隨著電力電子技術(shù)的發(fā)展而愈來愈復雜。開關電源是現(xiàn)代電力電子設備中不可或缺的組成部分,其質(zhì)量的優(yōu)劣以及體積的大小直接影響電子設備整體性能。高頻化、小型化、數(shù)字化是開關電源的發(fā)展方向。 在應用數(shù)字技術(shù)進行控制系統(tǒng)設計時,數(shù)字控制器的性能決定了控制系統(tǒng)的整體性能。數(shù)字化電力電子設備中的控制部分多以MCU/DSP為核心,以軟件實現(xiàn)離散域的運算及控制。在很多高頻應用的場合,目前常用的控制器(高性能單片機或DSP)的速度往往不能完全滿足要求。FPGA具有設計靈活、集成度高、速度快、設計周期短等優(yōu)點,與單片機和DSP相比,F(xiàn)PGA具有更高的處理速度。同時FPGA應用在數(shù)字化電力電子設備中,還可以大大簡化控制系統(tǒng)結(jié)構(gòu),并可實現(xiàn)多種高速算法,具有較高的性價比。 依據(jù)FPGA的這些突出優(yōu)點,本文將FPGA應用于直流開關電源控制器設計中,以實現(xiàn)開關電源數(shù)字化和高頻化的要求。主要研究工作如下: 介紹了基于FPGA的DC/DC數(shù)字控制器中A/D采樣控制、數(shù)字PI算法的實現(xiàn);重點描述了采用混合PWM方法實現(xiàn)高分辨率、高精度數(shù)字PWM的設計方案,并對各模塊進行了仿真測試;用FPGA開發(fā)板進行了一部分系統(tǒng)的仿真和實際結(jié)果的檢測,驗證了文中的分析結(jié)論,證實了可編程邏輯器件在直流開關電源控制器設計中的應用優(yōu)勢。
上傳時間: 2013-07-23
上傳用戶:qulele
圖像是人類智能活動重要的信息來源之一,是人類相互交流和認識世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對圖像處理技術(shù)的需求與日劇增,同時VLSI技術(shù)的發(fā)展給圖像處理技術(shù)的應用提供了廣闊的平臺。圖像處理技術(shù)是圖像識別和分析的基礎,所以圖像處理技術(shù)對整個圖像工程來說就非常重要,對圖像處理技術(shù)的實現(xiàn)的研究也就具有重要的理論意義與實用價值,包括對傳統(tǒng)算法的改進和硬件實現(xiàn)的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術(shù)的發(fā)展為圖像處理的硬件實現(xiàn)提供了有效的平臺。 @@ 本文在詳細介紹鄰域圖像處理算法及其數(shù)據(jù)結(jié)構(gòu)、遺傳算法和蟻群算法基本原理的基礎上,將其應用于圖像增強和圖像分割的圖像處理問題之中,并將其用FPGA技術(shù)實現(xiàn)。論文中采用遺傳算法自適應的確定非線性變換函數(shù)的參數(shù)對圖像進行增強,在采用FPGA來實現(xiàn)的過程中先對系統(tǒng)進行模塊劃分,主要分為初始化模塊、選擇模塊、適應度模塊、控制模塊等,然后利用VHDL語言描述各個功能模塊,為了提高設計效率,利用IP核進行存儲器設計,利用DSP Builder進行數(shù)學運算處理。時序控制是整個系統(tǒng)設計的核心,為盡量避免毛刺現(xiàn)象,各模塊的時序控制都是采用單進程的Moore狀態(tài)機實現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問題轉(zhuǎn)換為求圖像的最大熵問題,采用蟻群算法對改進的最大熵確定的適應度函數(shù)進行優(yōu)化,并對基于FPGA和蟻群算法實現(xiàn)圖像分割的各個模塊設計進行了詳細介紹。 @@ 對實驗結(jié)果進行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實現(xiàn)遺傳算法和蟻群算法的整個設計過程中由于充分發(fā)揮了FPGA的并行計算能力及流水線技術(shù)的應用,大大提高算法的運行速度。 @@關鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA
標簽: FPGA 數(shù)字圖像處理
上傳時間: 2013-06-03
上傳用戶:小火車啦啦啦
全球定位系統(tǒng)(Global Positioning System—GPS)是新一代衛(wèi)星導航定位系統(tǒng),具有全球、全天候、連續(xù)、高精度導航與定位功能,能夠為廣大用戶提供精確的三維坐標、速度和時間信息。因此,GPS系統(tǒng)被廣泛地應用于生活中的各個領域。GPS系統(tǒng)用戶主要是各種型號的接收機,而捕獲跟蹤技術(shù)是接收機的關鍵技術(shù),同時也是一個技術(shù)難點。在GPS接收機中,導航電文是用戶定位和導航的數(shù)據(jù)基礎,為了得到導航電文必須要對GPS信號進行捕獲跟蹤。本文詳細研究了GPS信號捕獲跟蹤技術(shù),并進行了FPGA設計。 @@ 本文首先概述了GPS系統(tǒng)信號結(jié)構(gòu)和GPS接收機工作原理,對GPS信號調(diào)制機理進行詳細地闡述,重點分析了C/A碼生成原理和特性。 @@ 其次敘述了GPS信號捕獲的基礎理論,重點研究時域滑動相關捕獲方法,深入分析其算法和性能。用MATLAB中Simulink軟件包搭建了可自由修改參數(shù)的GPS中頻發(fā)生器,并在此平臺上,對GPS信號時域滑動相關捕獲算法進行仿真與分析。 @@ 接著重點研究了GPS信號跟蹤技術(shù),系統(tǒng)分析碼跟蹤環(huán)路和載波跟蹤環(huán)路結(jié)構(gòu)框圖以及算法。在碼跟蹤環(huán)路方面,選用并分析了能分離載波的非相干超前滯后碼鎖定環(huán)的工作機理。在載波跟蹤環(huán)路中選用對導航電文數(shù)據(jù)相位翻轉(zhuǎn)不敏感的科斯塔斯環(huán),并用數(shù)學模型分析GPS信號的解調(diào)過程。之后對整個跟蹤環(huán)路進行MATLAB仿真,結(jié)果表明環(huán)路參數(shù)設計滿足要求,并能成功解調(diào)出GPS導航電文。 @@ 最后本文在QuartusII環(huán)境下完成對GPS信號捕獲跟蹤系統(tǒng)的FPGA設計。根據(jù)對相關器硬件結(jié)構(gòu)框架,對算法中各個模塊的實現(xiàn)進行詳細的說明,包括頂層設計到CA碼、NCO等重要模塊設計,并給出了仿真結(jié)果。 @@關鍵詞:GPS接收機;捕獲;跟蹤;MATLAB仿真:FPGA
上傳時間: 2013-06-16
上傳用戶:jacking
調(diào)整視頻圖像的分辨率需要視頻縮放技術(shù)。如果圖像縮放技術(shù)的處理速度達到實時性要求就可以應用于視頻縮放。 傳統(tǒng)圖像縮放技術(shù)利用插值核函數(shù)對已有像素點進行插值重建還原圖像。本文介紹了圖像插值的理論基礎一采樣定理,并對理想重建函數(shù)Sinc函數(shù)進行了討論。本文介紹了常用的線性圖像插值技術(shù)及像素填充、自適應插值和小波域圖像縮放等技術(shù)。然后,本文討論了分級線性插值算法的思想,設計并實現(xiàn)了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果進行了分析和討論。 本文在分析現(xiàn)有視頻縮放算法基礎之上,提出了分級線性插值算法,并應用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復雜度。本文設計并實現(xiàn)了分級雙三次插值算法,詳細說明了板上系統(tǒng)的模塊結(jié)構(gòu)。最后本文將分級線性插值算法與原線性插值算法效果圖進行比較,比較結(jié)果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結(jié)果證明分級雙三次線性插值算法的FPGA實現(xiàn)能夠滿足額定幀頻,可以進行實時視頻縮放。
上傳時間: 2013-04-24
上傳用戶:亞亞娟娟123
數(shù)字圖像通信的最廣泛的應用就是數(shù)字電視廣播系統(tǒng),與以往的模擬電視業(yè)務相比,數(shù)字電視在節(jié)省頻譜資源、提高節(jié)目質(zhì)量方面帶來了一場新的革命,而與此對應的DVB(Digital Video Broadcasting)標準的建立更是加速了數(shù)字電視廣播系統(tǒng)的大規(guī)模應用。DVB標準選定MPEG—2標準作為音頻及視頻的編碼壓縮方式,隨后對MPEG—2碼流進行打包形成TS流(transport stream),進行多個傳輸流復用,最后通過不同媒介進行傳輸。在DVB標準的傳輸系統(tǒng)中,無論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏敚瑸榱吮U蠄D像質(zhì)量,使數(shù)字節(jié)目在傳輸過程中避免出現(xiàn)因受到各種信道噪聲干擾而出現(xiàn)失真的現(xiàn)象,都采用了信道編碼的方式來保護傳輸數(shù)據(jù)。信道編碼是數(shù)字通信系統(tǒng)中一個必需的、重要的環(huán)節(jié)。 信道編碼設計方案的優(yōu)劣決定了DVB系統(tǒng)的成功與否,本文重點研究了DVB系統(tǒng)中的信道編碼算法及其FPGA實現(xiàn)方案,主要進行了如下幾項工作: 1)介紹了DVB系統(tǒng)信道編碼的基本概念及特點,深入研究了DVB標準中信道編碼部分的關鍵技術(shù),并針對每個信道編碼模塊進行工作原理分析、算法分析。 2)根據(jù)DVB信道編碼的特點,重點對信道編碼中四個模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實現(xiàn)算法進行了比較詳細的分析,并闡述了每個模塊及QPSK調(diào)制的設計方案及實現(xiàn)模塊功能的程序流程。 3)在RS(204,188)編碼過程中,利用有限域常數(shù)乘法器的特點,對編碼器進行了優(yōu)化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實現(xiàn)起來更為簡單且節(jié)省了FPGA器件內(nèi)部資源。 4)設計以Altera公司的QuartusⅡ為開發(fā)平臺,利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調(diào)制的硬件實現(xiàn),通過Verilog HDL描述和時序仿真來驗證算法的可行性,并給出系統(tǒng)設計中減少毛刺的方法,使系統(tǒng)更為穩(wěn)定。最終的系統(tǒng)仿真結(jié)果表明該系統(tǒng)工作穩(wěn)定,達到了DVB系統(tǒng)信道編碼設計的要求。
上傳時間: 2013-06-26
上傳用戶:allen-zhao123