?? 鎖相環技術資料

?? 資源總數:4904
?? 源代碼:8252
鎖相環(phaselockedloop)是一種利用相位同步產生的電壓,去調諧壓控振蕩器以產生目標頻率的負反饋控制系統。根據自動控制原理,這是一種典型的反饋控制電路,利用外部輸入的參考信號控制環路內部振蕩信號的頻率和相位,實現輸出信號頻率對輸入信號頻率的自動跟蹤,一般用于閉環跟蹤電路。是無線電發射中使頻率較為穩定的一種方法,主要有VCO(壓控振蕩器)和PLLIC(鎖相環集成電路),壓控振蕩器給出一個信號,一部分作為輸出,另一部分通過分頻與PLLIC所產生的本振信號作相位比較,為了保持頻率不變,就要求相位差不發生改變,如果有相位差的變化,則PLLIC的電壓輸出端的電壓發生變化,去控制VCO,直到相位差恢復,達到鎖相的目的。能使受控振蕩器的頻率和相位均與輸入信號保持確定關系的閉環電子電路。

?? 鎖相環熱門資料

查看全部4904個資源 ?

本文在說明全數字鎖相環的基礎上,提出了一種利用FPGA設計一階全數字鎖相環的方法,并 給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環的工作過程,最后對一些有關的問題進行了討論。...

?? ?? asddsd

針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的 新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利 用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應...

?? ?? AbuGe

?? 鎖相環源代碼

查看更多 ?
?? 鎖相環資料分類