單片機延時計算小工具,非常實用的,希望對單片機開發(fā)的學習者有用。
標簽: 單片機 延時計算 程序
上傳時間: 2013-05-19
上傳用戶:
現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片?,F(xiàn)在,F(xiàn)PGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設計和模擬設計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數(shù)字延時鎖相環(huán)(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數(shù)字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數(shù)。在設計中,用Verilog-XL對部分電路進行數(shù)字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現(xiàn)時鐘占空比調節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。
標簽: FPGA 全數(shù)字 延時
上傳時間: 2013-06-10
上傳用戶:yd19890720
能精確計算C語言延時程序中延時時間的小工具
標簽: 計算 C語言 延時程序 延時
上傳時間: 2013-07-29
上傳用戶:357739060
超寬帶沖激雷達是一種新體制雷達,其發(fā)射信號是無高頻載頻,寬度僅為納秒級的沖激脈沖。得益于這種特殊的發(fā)射信號,超寬帶沖激雷達具有優(yōu)異的探測性能和廣泛的應用前景。自然地,對于發(fā)射機的研究,在超寬帶沖激雷達研究領域有著極其重要的地位。本文在超寬帶沖激雷達實驗系統(tǒng)的基礎上,對其發(fā)射機進行了深入研究,主要內容如下: 1、介紹了超寬帶沖激雷達發(fā)射機,尤其是脈沖源的原理及設計。 2、分析了決定超寬帶沖激雷達探測距離的因素。在此基礎上尋求通過提高發(fā)射信號脈沖重復頻率來增大發(fā)射機的能量輸出;提出了一種提高脈沖重復頻率的方法。設計了基于現(xiàn)場可編程門陣列的延時控制電路,對提高脈沖重復頻率予以工程實現(xiàn)。 3、提出了超寬帶沖激雷達波束掃描的實現(xiàn)方法:通過精密控制各發(fā)射機脈沖源觸發(fā)時間,在各路發(fā)射信號之間產生一定的延時。設計了運用現(xiàn)場可編程門陣列實現(xiàn)這種控制的精密延時電路。
標簽: UWB 精密 延時電路 雷達發(fā)射機
上傳時間: 2013-08-05
上傳用戶:564708051@qq.com
WinAVR中自帶的延時函數(shù)說明 WinAVR中自帶的延時函數(shù)說明
標簽: WinAVR 延時函數(shù)
上傳時間: 2013-06-14
上傳用戶:Late_Li
FPGA可促進嵌入式系統(tǒng)設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章
標簽: FPGA 嵌入式 系統(tǒng) 性能
上傳時間: 2013-08-20
上傳用戶:liuwei6419
關鍵詞:FPGA 數(shù)字電路 時序 時延路徑 建立時間 保持時間
標簽: FPGA 數(shù)字電路 保持 時序
上傳時間: 2013-08-31
上傳用戶:梧桐
串入式聲音延時開關的制作
標簽: 聲音延時開關
上傳時間: 2013-10-29
上傳用戶:392210346
電路板故障分析 維修方式介紹 ASA維修技術 ICT維修技術 沒有線路圖,無從修起 電路板太複雜,維修困難 維修經驗及技術不足 無法維修的死板,廢棄可惜 送電中作動態(tài)維修,危險性極高 備份板太多,積壓資金 送國外維修費用高,維修時間長 對老化零件無從查起無法預先更換 維修速度及效率無法提升,造成公司負擔,客戶埋怨 投資大量維修設備,操作複雜,績效不彰
標簽: 電路板維修 技術資料
上傳時間: 2013-10-26
上傳用戶:neu_liyan
延時控制
標簽: 延時控制
上傳時間: 2013-11-19
上傳用戶:如果你也聽說
蟲蟲下載站版權所有 京ICP備2021023401號-1