亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

開發(fā)(fā)工具<b>套件</b>

  • Xilinx UltraScale:為您未來架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對要求最嚴苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達到實現(xiàn)超過90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當前行業(yè)標準整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。

    標簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • Allegro印制電路板設(shè)計610

    Cadence Allegro印制電路板設(shè)計610,作為Allegro系統(tǒng)互連設(shè)計平臺的一個600系列產(chǎn)品,是一個完整的、高性能印制電路板設(shè)計套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計提供了一個交互式、約束驅(qū)動的設(shè)計環(huán)境。它允許用戶在設(shè)計過程的任意階段定義、管理和驗證關(guān)鍵的高速信號,并能抓住今天最具挑戰(zhàn)性的設(shè)計問題。Allegro印制電路板設(shè)計610提高了設(shè)計效率和縮短設(shè)計周期,讓你的產(chǎn)品盡快進入量產(chǎn)。

    標簽: Allegro 610 印制 電路板設(shè)計

    上傳時間: 2013-11-23

    上傳用戶:hj_18

  • 印刷電路板設(shè)計原則

    減小電磁干擾的印刷電路板設(shè)計原則 內(nèi) 容 摘要……1 1 背景…1 1.1 射頻源.1 1.2 表面貼裝芯片和通孔元器件.1 1.3 靜態(tài)引腳活動引腳和輸入.1 1.4 基本回路……..2 1.4.1 回路和偶極子的對稱性3 1.5 差模和共模…..3 2 電路板布局…4 2.1 電源和地…….4 2.1.1 感抗……4 2.1.2 兩層板和四層板4 2.1.3 單層板和二層板設(shè)計中的微處理器地.4 2.1.4 信號返回地……5 2.1.5 模擬數(shù)字和高壓…….5 2.1.6 模擬電源引腳和模擬參考電壓.5 2.1.7 四層板中電源平面因該怎么做和不應(yīng)該怎么做…….5 2.2 兩層板中的電源分配.6 2.2.1 單點和多點分配.6 2.2.2 星型分配6 2.2.3 格柵化地.7 2.2.4 旁路和鐵氧體磁珠……9 2.2.5 使噪聲靠近磁珠……..10 2.3 電路板分區(qū)…11 2.4 信號線……...12 2.4.1 容性和感性串擾……...12 2.4.2 天線因素和長度規(guī)則...12 2.4.3 串聯(lián)終端傳輸線…..13 2.4.4 輸入阻抗匹配...13 2.5 電纜和接插件……...13 2.5.1 差模和共模噪聲……...14 2.5.2 串擾模型……..14 2.5.3 返回線路數(shù)目..14 2.5.4 對板外信號I/O的建議14 2.5.5 隔離噪聲和靜電放電ESD .14 2.6 其他布局問題……...14 2.6.1 汽車和用戶應(yīng)用帶鍵盤和顯示器的前端面板印刷電路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 電纜和屏蔽旁路………………..16 4 總結(jié)…………………………………………17 5 參考文獻………………………17  

    標簽: 印刷電路板 設(shè)計原則

    上傳時間: 2013-10-22

    上傳用戶:a6697238

  • Ebase實時數(shù)據(jù)庫手冊

    Ebase實時數(shù)據(jù)庫系統(tǒng)(Ebase Real-time Database Management System,簡稱EBase實時數(shù)據(jù)庫)是上海谷益科技有限公司推出的具有自主知識產(chǎn)權(quán)的實時數(shù)據(jù)庫管理系統(tǒng)及套件產(chǎn)品。 實時數(shù)據(jù)庫系統(tǒng)理論在新領(lǐng)域的擴展,在電力、鋼鐵、化工、造紙領(lǐng)域有著廣闊的應(yīng)用前景,可以為企業(yè)提供高速、實時數(shù)據(jù)服務(wù),能夠?qū)焖僮兓臄?shù)據(jù)進行長期保存,是工廠控制層與生產(chǎn)管理系統(tǒng)之間連接橋梁,同時也是先進控制,在線優(yōu)化、故障診斷的數(shù)據(jù)平臺

    標簽: Ebase 實時數(shù)據(jù)庫

    上傳時間: 2013-10-08

    上傳用戶:muhongqing

  • C++完美演繹 經(jīng)典算法 如 /* 頭文件:my_Include.h */ #include <stdio.h> /* 展開C語言的內(nèi)建函數(shù)指令 */ #define PI 3.141

    C++完美演繹 經(jīng)典算法 如 /* 頭文件:my_Include.h */ #include <stdio.h> /* 展開C語言的內(nèi)建函數(shù)指令 */ #define PI 3.1415926 /* 宏常量,在稍后章節(jié)再詳解 */ #define circle(radius) (PI*radius*radius) /* 宏函數(shù),圓的面積 */ /* 將比較數(shù)值大小的函數(shù)寫在自編include文件內(nèi) */ int show_big_or_small (int a,int b,int c) { int tmp if (a>b) { tmp = a a = b b = tmp } if (b>c) { tmp = b b = c c = tmp } if (a>b) { tmp = a a = b b = tmp } printf("由小至大排序之后的結(jié)果:%d %d %d\n", a, b, c) } 程序執(zhí)行結(jié)果: 由小至大排序之后的結(jié)果:1 2 3 可將內(nèi)建函數(shù)的include文件展開在自編的include文件中 圓圈的面積是=201.0619264

    標簽: my_Include include define 3.141

    上傳時間: 2014-01-17

    上傳用戶:epson850

  • 這是用verilog寫的一個簡單的處理器

    這是用verilog寫的一個簡單的處理器,雖然只具有5個指令,但是可以透過這個範例,來了解到cpu的架構(gòu),與如何開發(fā)處理器,相信會有很大的啟發(fā)。

    標簽: verilog

    上傳時間: 2014-12-08

    上傳用戶:ikemada

  • Realtek RTD2523方案的全部源代碼

    Realtek RTD2523方案的全部源代碼,有興趣做LCD及LCD TV方案開發(fā)的可以看看。

    標簽: Realtek 2523 RTD 方案

    上傳時間: 2015-05-13

    上傳用戶:D&L37

  • 數(shù)字運算

    數(shù)字運算,判斷一個數(shù)是否接近素數(shù) A Niven number is a number such that the sum of its digits divides itself. For example, 111 is a Niven number because the sum of its digits is 3, which divides 111. We can also specify a number in another base b, and a number in base b is a Niven number if the sum of its digits divides its value. Given b (2 <= b <= 10) and a number in base b, determine whether it is a Niven number or not. Input Each line of input contains the base b, followed by a string of digits representing a positive integer in that base. There are no leading zeroes. The input is terminated by a line consisting of 0 alone. Output For each case, print "yes" on a line if the given number is a Niven number, and "no" otherwise. Sample Input 10 111 2 110 10 123 6 1000 8 2314 0 Sample Output yes yes no yes no

    標簽: 數(shù)字 運算

    上傳時間: 2015-05-21

    上傳用戶:daguda

  • 源代碼用動態(tài)規(guī)劃算法計算序列關(guān)系個數(shù) 用關(guān)系"<"和"="將3個數(shù)a

    源代碼\用動態(tài)規(guī)劃算法計算序列關(guān)系個數(shù) 用關(guān)系"<"和"="將3個數(shù)a,b,c依次序排列時,有13種不同的序列關(guān)系: a=b=c,a=b<c,a<b=v,a<b<c,a<c<b a=c<b,b<a=c,b<a<c,b<c<a,b=c<a c<a=b,c<a<b,c<b<a 若要將n個數(shù)依序列,設(shè)計一個動態(tài)規(guī)劃算法,計算出有多少種不同的序列關(guān)系, 要求算法只占用O(n),只耗時O(n*n).

    標簽: lt 源代碼 動態(tài)規(guī)劃 序列

    上傳時間: 2013-12-26

    上傳用戶:siguazgb

  • Novatek NT68521A方案的全部源代碼

    Novatek NT68521A方案的全部源代碼,有興趣做LCD及LCD TV方案開發(fā)的可以看看。

    標簽: Novatek 68521A 68521 NT

    上傳時間: 2014-01-05

    上傳用戶:凌云御清風

主站蜘蛛池模板: 常州市| 泸水县| 阿克苏市| 临汾市| 翼城县| 吴旗县| 柞水县| 阿城市| 恩施市| 新民市| 九龙县| 沂源县| 阜康市| 巫山县| 吉隆县| 衡水市| 正宁县| 遂昌县| 苍溪县| 宜良县| 桂平市| 凉城县| 宜君县| 常州市| 闸北区| 政和县| 乐亭县| 石渠县| 崇明县| 子洲县| 宁城县| 扎鲁特旗| 莱阳市| 镇康县| 广昌县| 化州市| 荔浦县| 楚雄市| 房产| 霍林郭勒市| 道孚县|