摘要:采用共源共柵運算放大器作為驅動,設計了一種高電源抑制比和低溫度系數的帶隙基準電壓源電路,并在TSMC0.18Um CMOS工藝下,采用HSPICE進行了仿真.仿真結果表明:在-25耀115益溫度范圍內電路的溫漂系數為9.69伊10-6/益,電源抑制比達到-100dB,電源電壓在2.5耀4.5V之間時輸出電壓Vref的擺動為0.2mV,是一種有效的基準電壓實現方法.關鍵詞:帶隙基準電壓源;電源抑制比;溫度系數
上傳時間: 2013-11-19
上傳用戶:王成林。
摘要:本文對變壓器磁心氣隙量的各種計算公式進行分析討論.追蹤它們的來源,判別它們的正確性和實用性。關鍵詞:磁路定律;磁阻;有效磁路長度;有效磁導率。
上傳時間: 2013-11-12
上傳用戶:李夢晗
Hi3531 H.264編解碼處理器用戶指南
上傳時間: 2014-12-24
上傳用戶:wxhwjf
單片機,H橋
上傳時間: 2013-10-27
上傳用戶:ysystc670
機載控制保護盒必須時刻監(jiān)測機載發(fā)電機交流電壓的電壓和頻率,當電壓或頻率出現超差時,及時切斷向機載設備的供電,保護設備避免事故發(fā)生。針對某型直升機控制保護盒采用模擬電路方式進行測量誤差大的缺點,以AT89S52單片機為核心,設計了一款數字式機載控制保護盒。該保護盒在實現原控制保護盒所用功能上,增加了聲音告警功能,延時時間補償算法的應用,使得控制盒動作時間可精確到毫秒。實際應用結果表明,該保護盒具有測量準確、可靠性高、成本低、體積小等優(yōu)點。
上傳時間: 2013-11-10
上傳用戶:aig85
MG3500SoC是支持H.264高清編解碼器的片上系統(tǒng),內部集成一個嵌入式ARM926處理器,支持高清H.264編解碼、MPEG鄄2解碼和JPEG編解碼。介紹了MG3500SoC的主要性能特點、引腳排列、主要接口功能及在DVR上的應用,以及MG3500SoC及其周圍器件的硬件設計,提出了在設計中應注意的問題。 Abstract: The MG3500System-on-Chip(SoC)is high definition(HD)H.264codec,including ARM926-EJ processor,H.264encoder/decoder,MPEG2decoder and JPEG/MJPEG encoder/decoder.The features,pin assignments,interfaces and the typical application of MG3500in DVR are introduced in this paper.The application hardware circuit between the MG3500SoC and peripheral device are given,the questions which the syetem design needs to pay attention are explained.
上傳時間: 2013-11-12
上傳用戶:elinuxzj
SIMATIC H系統(tǒng)介紹 在現代工業(yè)的各個領域,要求擁有一種能夠滿足經濟、環(huán)保、節(jié)能的高度自動化系統(tǒng),同時,具有冗余及故障安全功能的可編程控制器是針對最高等級的控制需求。 H(高可靠性)系統(tǒng),通過將發(fā)生中斷的單元自動切換到備用單元的方法實現系統(tǒng)的不中斷工作,H系統(tǒng)通過部件的冗余實現系統(tǒng)的高可靠性。 F(故障安全)系統(tǒng),通過將發(fā)生中斷的系統(tǒng)切換到安全狀態(tài)(通常為停車)來避免造成對生命、環(huán)境和原材料的破壞。 FH或HF(故障安全和高可靠性)系統(tǒng),通過將發(fā)生故障的通道關閉,保證系統(tǒng)無擾動運行。 S7-400H是西門子提供的最新冗余PLC.由于他是SIMATIC S7家族的一員,這意味S7-400H擁有所有SIMATIC S7具有的先進性。
標簽: SIMATIC
上傳時間: 2013-10-14
上傳用戶:18862121743
《現代微機原理與接口技術》實驗指導書 TPC-H實驗臺C語言版 1.實驗臺結構1)I / O 地址譯碼電路如上圖1所示地址空間280H~2BFH共分8條譯碼輸出線:Y0~Y7 其地址分別是280H~287H、288H~28FH、290H~297H、298H~29FH、2A0H~2A7H、2A8H~2AFH、2B0H~2B7H、2B8H~2BFH,8根譯碼輸出線在實驗臺I/O地址處分別由自鎖緊插孔引出供實驗選用(見圖2)。 2) 總線插孔采用“自鎖緊”插座在標有“總線”區(qū)引出數據總線D7~D0;地址總線A9~A0,讀、寫信號IOR、IOW;中斷請求信號IRQ ;DMA請求信號DRQ1;DMA響應信號DACK1 及AEN信號,供學生搭試各種接口實驗電路使用。3) 時鐘電路如圖-3所示可以輸出1MHZ 2MHZ兩種信號供A/D轉換器定時器/計數器串行接口實驗使用。圖34) 邏輯電平開關電路如圖-4所示實驗臺右下方設有8個開關K7~K0,開關撥到“1”位置時開關斷開,輸出高電平。向下打到“0”位置時開關接通,輸出低電平。電路中串接了保護電阻使接口電路不直接同+5V 、GND相連,可有效地防止因誤操作誤編程損壞集成電路現象。圖 4 圖 55) L E D 顯示電路如圖-5所示實驗臺上設有8個發(fā)光二極管及相關驅動電路(輸入端L7~L0),當輸入信號為“1” 時發(fā)光,為“0”時滅6) 七段數碼管顯示電路如圖-6所示實驗臺上設有兩個共陰極七段數碼管及驅動電路,段碼為同相驅動器,位碼為反相驅動器。從段碼與位碼的驅動器輸入端(段碼輸入端a、b、c、d、e、f、g、dp,位碼輸入端s1、 s2)輸入不同的代碼即可顯示不同數字或符號。
上傳時間: 2013-11-22
上傳用戶:sssnaxie
提出了一種在TI公司高性能數字信號處理器TMS320DM3730上進行H.264編碼器(即x264編碼器)移植與優(yōu)化的方法,詳細描述了在CCS4.2開發(fā)平臺上進行x264編碼器移植工作的基本原理和需要注意的問題。為了提高編碼速度,針對DM3730處理器的結構特點,對x264編碼器進行了優(yōu)化,主要方法包括編譯器優(yōu)化、內存優(yōu)化、C語言代碼優(yōu)化及匯編代碼優(yōu)化。對x264編碼器進行的CIF格式編碼測試結果表明,在均值信噪比略微降低的前提下,編碼速度得到了顯著提高,因此獲得了更優(yōu)的編碼效率。
上傳時間: 2013-10-30
上傳用戶:evil
MPEG(Moving Picture Experts Group)和VCEG(Video Coding Experts Group)已經聯(lián)合開發(fā)了一個比早期研發(fā)的MPEG 和H.263 性能更好的視頻壓縮編碼標準,這就是被命名為AVC(Advanced Video Coding),也被稱為ITU-T H.264 建議和MPEG-4 的第10 部分的標準,簡稱為H.264/AVC 或H.264。這個國際標準已經與2003 年3 月正式被ITU-T 所通過并在國際上正式頒布。為適應高清視頻壓縮的需求,2004 年又增加了FRExt 部分;為適應不同碼率及質量的需求,2006 年又增加了可伸縮編碼 SVC。
上傳時間: 2013-11-19
上傳用戶:dancnc