本論文介紹了幾種編碼和調制技術的基本原理和課題的總體實現結構,重點分析和討論了滾降系數可調的成形濾波、內插技術以及濾波器中乘法器、加法器的實現方法。通過外部控制器可對FPGA內部設計的多項參數進行設置,可支持32.000kbps~4.096Mbps范圍內的多速率數據傳輸,適用于各種信道限帶性能要求的傳輸系統。本論文使用一片FPGA芯片實現了信道編碼(包括數據加擾、差分編碼、卷積碼、RS碼、交織等)、多種調制方式(BPSK、QPSK、π/4-QPSK、TC8PSK、16QAM)、成形濾波器、多級內插、上變頻器、具有連續/突發信號模式的數據源。將本論文的成果移植到某單位的信號源研制平臺,基本上可以滿足現階段研制和維修解調設備對信號源的需求,因此具有較高的使用價值。
上傳時間: 2013-07-27
上傳用戶:feichengweoayauya
隨著計算機和信息技術的飛速發展,信息的安全性越來越受到人們的重視。敏感信息的電子化在使用戶得到便利的同時,數據、資源免泄漏也成為了人們必須注意的一個大隱患。在這個信息全球化的時代,病毒、黑客、電子竊聽欺騙、網絡攻擊都是人們所必須面對的重大問題。出于這種需要,加密自然吸引了人們的注意力,而傳統的軟件加密技術已經越來越不能滿足信息安全對運算速度和系統安全性的需求,硬件設施的開發顯示出其重要性,硬件加密模塊的地位也越來越重要。但其安全性仍存在著一定的問題,對安全性研究仍是不可放松的一個重要問題。 本文介紹了目前幾種流行加密算法及標準,并對典型的公鑰密碼標準RSA進一步說明。RSA算法可以進行數字簽名、數據加/解密,將其應用于數據安全領域具有很大的意義。針對于目前硬件加解密相對于軟件加解密的種種優勢,論文重點研究RSA算法的基于硬件FPGA的設計實現方案。FPGA是近幾年的超大規模集成電路設計的焦點,其速度及成本等都占有一定的優勢。對RSA算法的FPGA設計,論文主要研究兩方面的內容:密鑰生成部分中的素數檢測問題和加/解密算法中關鍵瓶頸--大數模乘及模冪運算。并進行了軟硬件的仿真、驗證與測試。論文對RSA設計模塊的可應用領域之一--智能卡及其安全性做了簡單的介紹,并對論文所研究實現的模塊在其中的應用進行了說明,從而體現了其實際應用價值。
上傳時間: 2013-07-06
上傳用戶:juyuantwo
現場可編程門陣列(FPGA)是一種可實現多層次邏輯器件。基于SRAM的FPGA結構由邏輯單元陣列來實現所需要的邏輯函數。FPGA中,互連線資源是預先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現的,所以相對于ASIC中互連線所占用的面積更大。為了節省芯片面積,一般都采用單個MOS晶體管來連接邏輯資源。MOS晶體管的導通電阻可以達到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結果,但是基于此模型需要花費太多的時間。這在基于時序驅動的工藝映射和布局布線以及靜態時序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關盒都是由MOS管組成的。FPGA中的時延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導通電阻來代替MOS管,然后用。Elmore[3]時延和Rubinstein[4]時延模型估算互連時延。Elmore時延用電路的一階矩來近似信號到達最大值50%時的時延,而Rubinstein也是通過計算電路的一階矩估算時延的上下邊界來估算電路的時延,然而他們都是用來計算RC互連時延。傳輸管是非線性器件,所以沒有一個固定的電阻,這就造成了Elmore時延和Rubinstein時延模型的過于近似的估算,對整體評估FPGA的性能帶來負面因素。 本論文提出快速而精確的現場可編程門陣列FPGA中的互連資源MOS傳輸管時延模型。首先從階躍信號推導出適合50%時延的等效電阻模型,然后在斜坡輸入的時候,給出斜坡輸入時的時延模型,并且給出等效電容的計算方法。結果驗證了我們精確的時延模型在時間上的開銷少的性能。 在島型FPGA中,單個傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨作為輸入或者輸出管腳,以致于它們不是一個線網的起點就是線網的終點。而這恰恰忽略了管腳實際在物理上可以作為互連線來使用的情況(VPR認為dogleg現象本身對性能提高不多)。本論文通過對dogleg現象進行了探索,并驗證了在使用SUBSET開關盒的情況下,dogleg能提高FPGA的布通率。
上傳時間: 2013-07-24
上傳用戶:yezhihao
本文提出了一種由單片微機控制的火災自動探測報警控制器.將煙感、溫度探測器接入單片微機,經單片微機邏輯判斷,經專用聲光報警集成電路來進行火災報警、異常報警(煙感、溫感其中之一動作)、故障報警,并發出不同的聲光信號、顯示出事故類型及位置.本控制器適用于總建筑面積不超過1000m2的各種地方,如圖書館、檔案館、計算機房等處.
上傳時間: 2013-05-26
上傳用戶:hgy9473
·電路設計與制版--Protel 99高級應用 特色及評論本書適合于具有一定Protel 99使用基礎的設計人員閱讀。書中所介紹的典型技巧和各種輔助設計工具的使用方法,有助于讀者迅速提高Protel 99的應用水平。 本書針對《電路設計與制版——Protel 99入門與提高》一書的讀者在實際工作中所提出的疑難問題進行了歸納和整理,并結合實例講述了相應的解決技巧,因此,本書對《電路設計與制版--Pro
上傳時間: 2013-08-01
上傳用戶:清風徐來吧
不同于一般形式的軟件編程,嵌入式系統編程建立在特定的硬件平臺上,勢必要求 其編程語言具備較強的硬件直接操作能力。無疑,匯編語言具備這樣的特質。但是,歸 因于匯編語言開發過程的復雜性,它并不是嵌入式系統開發的一般選擇。而與之相比, C 語言--一種"高級的低級"語言,則成為嵌入式系統開發的最佳選擇。筆者在嵌入式系 統項目的開發過程中,一次又一次感受到C 語言的精妙,沉醉于C 語言給嵌入式開發帶 來的便利。
上傳時間: 2013-04-24
上傳用戶:jlyaccounts
Ti的28335DSP中利用定時器工作于互補PWM模式,實現SVPWM的算法。
上傳時間: 2013-07-26
上傳用戶:FFAN
FPGA 和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信 \r\n 功能:FPGA對MCU的寫(FPGA發給MCU的地址是寫進E2PROM的地址 ,E2PROM中的數據是 FPGA發送的數據。)\r\n FPGA對MCU的讀(FPGA讀取它發給MCU在E2PROM中存取的數據)\r\n 程序和圖見附件 懇請高手指導 小弟急啊!
上傳時間: 2013-08-15
上傳用戶:h886166
盡管頻率合成技術已經經歷了大半個世紀的發展史,但直到今天,人們對\\r\\n它的研究仍然在繼續。現在,我們可以開發出輸出頻率高達IG的DDS系統,\\r\\n武漢理工大學碩士學位論文\\r\\n已能滿足絕大多數頻率源的要求,集成DDS產品的信噪比也可達到75dB以上,\\r\\n已達到鎖相頻率合成的一般水平。電子技術的發展己進入數字時代,模擬信號\\r\\n數字化的方法也是目前一個熱門研究課題,高速AD、DA器件在通信、廣播電\\r\\n視等領域的應用越來越廣泛。本次設計完成了軟件仿真和硬件實現,對設計原
上傳時間: 2013-08-21
上傳用戶:asdkin
工作原理:\r\n 脈沖輸入,記錄30個脈沖的間隔時間(總時間),LED顯示出來,牽涉到數碼管的輪流點亮,以及LED的碼。輸入端口一定要用個\r\n74LS14整一下,圖上沒有。數碼管使用共陰數碼管。MAXPLUS編譯。\r\n測試時將光電門的信號端一塊連接到J2口的第三管腳,同時第一管腳為地,應該與光電門的地連接(共地)。\r\n開始測試:\r\n 按下按鍵,應該可以見到LED被點亮,指示可以開始轉動轉動慣量盤,等遮光片遮擋30次光電門后,\r\n LED熄滅,數碼管有數字顯示,此為時間值,單位為秒,與
上傳時間: 2013-09-05
上傳用戶:123454