亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

關(guān)聯(lián)(lián)算法

  • 一種在FPGA上實現(xiàn)的FIR濾波器的資源優(yōu)化算法

    在數(shù)字濾波器中,F(xiàn)IR濾波器是一種結(jié)構(gòu)簡單且總是穩(wěn)定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統(tǒng)的直接型濾波器運算速度過慢,而改進(jìn)型的DA結(jié)構(gòu)的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達(dá)到運算速度以及邏輯資源節(jié)約的整體優(yōu)化。本文提出了一種基于RAG算法的FIR濾波器,與傳統(tǒng)的基于DA算法的濾波器結(jié)構(gòu)的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結(jié)構(gòu),減少了邏輯資源的消耗和硬件實現(xiàn)面積,提高了計算速度。本文設(shè)計的16階FIR濾波器用VerilogHDL進(jìn)行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達(dá)到了邏輯資源的節(jié)約和運算速度的提高的整體優(yōu)化效果。

    標(biāo)簽: FPGA FIR 濾波器 優(yōu)化算法

    上傳時間: 2014-12-28

    上傳用戶:feilinhan

  • 算法設(shè)計到硬件邏輯的實現(xiàn) - 實驗練習(xí)與Verilog語法手冊

    算法設(shè)計到硬件邏輯的實現(xiàn) - 實驗練習(xí)與Verilog語法手冊

    標(biāo)簽: Verilog 算法設(shè)計 硬件 實驗

    上傳時間: 2014-01-27

    上傳用戶:dddddd55

  • 基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計與實現(xiàn)

    同步技術(shù)是跳頻系統(tǒng)的核心。本文針對FPGA的跳頻系統(tǒng),設(shè)計了一種基于獨立信道法,同步字頭法和精準(zhǔn)時鐘相結(jié)合的快速同步方法,同時設(shè)計了基于雙圖案的改進(jìn)型獨立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計使用VHDL硬件語言實現(xiàn),采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺上進(jìn)行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩(wěn)定可靠。

    標(biāo)簽: FPGA 跳頻系統(tǒng) 同步算法

    上傳時間: 2013-10-21

    上傳用戶:JIMMYCB001

  • 基于FFT算法的FPGA實現(xiàn)報告

    基于FFT算法的FPGA實現(xiàn)報告

    標(biāo)簽: FPGA FFT 算法 報告

    上傳時間: 2014-01-22

    上傳用戶:363186

  • 基于FPGA的FFT算法實現(xiàn)

    基于FPGA的FFT算法實現(xiàn)

    標(biāo)簽: FPGA FFT 算法

    上傳時間: 2014-12-28

    上傳用戶:chongchongsunnan

  • 基于FPGA的FIR數(shù)字濾波器算法實現(xiàn)

    基于FPGA的FIR數(shù)字濾波器算法實現(xiàn)

    標(biāo)簽: FPGA FIR 數(shù)字濾波器 算法

    上傳時間: 2013-11-12

    上傳用戶:xz85592677

  • 物聯(lián)網(wǎng)智能交通擁堵判別算法的研究與實現(xiàn)

        針對城市道路交叉口的常發(fā)性交通擁堵現(xiàn)象,依據(jù)RFID檢測系統(tǒng)的特點,提出了一種基于物聯(lián)網(wǎng)前端信息采集技術(shù)的交通流檢測方法。并且對城市道路交叉口采集到的交通流量相對增量、車輛的時間占有率相對增量以及地點平均車速等信息進(jìn)行了對比性分析和統(tǒng)計推導(dǎo),從理論上論證了交通擁擠產(chǎn)生時的交通流特點,然后以此為基礎(chǔ)給出了交通擁擠事件出現(xiàn)時的判別準(zhǔn)則,構(gòu)造出相應(yīng)的擁擠檢測指標(biāo)及判別算法。最后利用Matlab編程再結(jié)合實際交通測量數(shù)據(jù)驗證了算法的正確性。

    標(biāo)簽: 物聯(lián)網(wǎng) 智能交通 判別 法的研究

    上傳時間: 2014-12-28

    上傳用戶:GavinNeko

  • Xmodem協(xié)議中CRC算法的FPAG實現(xiàn)

    基于解決Xmodem協(xié)議中CRC校驗的目的,以經(jīng)典的LFSR硬件電路為基礎(chǔ),采用了按字節(jié)并行運算CRC校驗碼,以及多字節(jié)CRC算法的方法。在Quartus II環(huán)境下,通過以VHDL語言仿真試驗,得出Xmodem協(xié)議中CRC校驗,以多字節(jié)循環(huán)并行CRC算法能夠滿足高速實時性要求的結(jié)論。

    標(biāo)簽: Xmodem FPAG CRC 協(xié)議

    上傳時間: 2013-11-18

    上傳用戶:lty6899826

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標(biāo)簽: Xilinx FPGA 409 DSP

    上傳時間: 2013-11-07

    上傳用戶:defghi010

  • 基于FPGA的相關(guān)干涉儀算法的研究與實現(xiàn)

    提出一種利用FPGA實現(xiàn)相關(guān)干涉儀測向算法的方法,給出了測向系統(tǒng)的結(jié)構(gòu)和組成框圖,并詳細(xì)介紹了FPGA內(nèi)部模塊的劃分及設(shè)計流程,最后結(jié)合實際設(shè)計出一種實現(xiàn)方案,并討論了該方案在寬帶測向中較原有實現(xiàn)方式的優(yōu)勢。為了使算法更適于FPGA實現(xiàn),提出了一種新的相位樣本選取方法,并仿真驗證了該方法與傳統(tǒng)方法的等效性。

    標(biāo)簽: FPGA 干涉儀 法的研究

    上傳時間: 2013-11-11

    上傳用戶:1142895891

主站蜘蛛池模板: 江都市| 定日县| 封开县| 资源县| 满城县| 平远县| 互助| 巧家县| 营口市| 沈丘县| 石楼县| 克山县| 鄂托克旗| 朝阳区| 玉屏| 甘孜县| 洛阳市| 望城县| 迁西县| 大渡口区| 珲春市| 宝清县| 武鸣县| 小金县| 札达县| 庄河市| 岱山县| 桂平市| 白玉县| 大关县| 石屏县| 延庆县| 恩平市| 岳普湖县| 徐州市| 西林县| 金沙县| 塘沽区| 靖安县| 龙川县| 临江市|