MOS集成運算放大器的版圖設計 集成電路設計綜合實驗指導書
標簽: MOS 集成運算放大器 版圖設計
上傳時間: 2013-04-24
上傳用戶:yolo_cc
互聯網、移動通信、星基導航是21世紀信息社會的三大支柱產業,而GPS系統的技術水平和發展歷程代表著全世界衛星導航系統的發展狀況。目前,我國已經成為GPS的使用大國,衛星導航產業鏈也已基本形成。然而,我們對GPS核心技術的研究還不夠深入,我國GPS產品的核心部分多數還是靠進口。 GPS接收機工作時,為了將本地信號和接收到的信號同步,要完成復雜的信號處理過程。其中,如何捕獲衛星信號并保持對信號的跟蹤是最重要的核心技術。很多研究者提出了多種解決方法,但這些方法多數都只停留在理論階段,無法應用于GPS接收機系統進行實時處理。 本課題在分析了多種現有算法的基礎上,研究設計了基于FPGA的GPS信號捕獲與跟蹤系統。在研究過程中,首先利用Nemerix公司的GPS芯片組設計制作了GPS接收機模塊,它能正常穩定地工作,并可用作GPS基帶信號處理的研究平臺;該平臺可實時地輸出GPS數字中頻信號;本課題在中頻信號的基礎上深入研究了GPS信號的捕獲與跟蹤技術。先詳細分析比較了幾種GPS信號捕獲方法,給出了步進相關的捕獲方案;接著分析了跟蹤環路的特點,給出了鎖頻環和鎖相環交替工作跟蹤載波以及載波輔助偽碼的跟蹤方案,并最終實現了這些方案。 本課題設計的GPS信號捕獲與跟蹤處理系統是通過硬件和軟件協同工作的方式實現的。硬件電路主要實現數據速率高、邏輯簡單的相關器功能;而基于MicroBlaze軟處理器的軟件主要實現數據速率低、邏輯復雜的功能。本文給出了硬件電路的詳細設計、仿真結果以及軟件設計的詳細流程。 本課題最終在FPGA上實現了GPS信號的捕獲與跟蹤功能,而且系統的性能良好。由此可以得出結論:本設計能夠滿足系統功能和性能的要求,可以直接用于實時GPS接收機系統的設計中,為自主設計GPS接收機奠定了基礎。 本課題的研究得到了大連市信息產業局集成電路設計專項的資助,項目名稱是“定位與通信集成功能的SOC設計”,研究成果將在2008年上半年投入試用。
標簽: FPGA GPS 信號捕獲
上傳用戶:1583060504
本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現思路和方法進行相關研究。 近年來無線局域網IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發一套擴頻通信芯片具有重大的現實意義。無線擴頻通信系統與常規通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯級聯碼+兩次交織”的信道編碼方案。串聯的級聯碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現有仿真系統的誤符號率。 本論文的內容安排如下:第一章介紹了無線擴頻通信技術的發展狀態以及國內外開發擴頻通信芯片的現狀,并給出了本論文的研究內容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯級聯碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發基帶擴頻通信系統的設計思路和方法。首先對FPGA開發流程以及實際開發的工具進行了簡要的介紹,然后給出了擴頻通信系統的總體設計。對發射和接收子系統中信道編碼、解碼等相關功能模塊的實現原理和方法進行分析。第七章對論文的工作進行總結。
標簽: FPGA 無線擴頻 信道編解 技術研究
上傳時間: 2013-07-07
上傳用戶:時代電子小智
隨著星載電子系統復雜度、小型化需求的提高,SoC已經成為應對未來星載電子系統設計需求的解決途徑。為了簡化設計流程并且提高部件的可重用性,在目前的SoC設計中引入了稱之為平臺的體系結構模板,用它來描述采用已有的標準核來開發SoC的方法。在星載電子系統中常用部件的分類設計,最終建立一個包括多種功能部件,互連部件和處理部件的設計平臺,從而有效的提高星載電子系統的設計能力。在當前NASA和ESA的空間應用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統設計平臺要提供的一個互連部件對其進行設計。 針對這一需求,本論文采用自項向下的設計方法對PCI總線從設備控制器的設計與實現進行了研究,對PCI總線協議做了深刻的分析,完成了PCI總線目標設備控制器的設計,采用Verilog HDL對其進行了RTL級的描述。 在該課題的研究中,采用了目前集成電路設計中常見的自頂向下設計方法,使用硬件描述語言Verilog HDL對其進行描述,重點分析了PCI總線設備控制器的設計。以PCI總線協議的分析和理解為基礎,對PCI總線設備控制器進行了功能分析和結構劃分。根據PCI總線設備控制器的功能和結構劃分,對PCI總線目標設備控制器的設計思路和各個子模塊電路的設計和實現進行了詳細的分析闡述,并且通過編寫測試激勵程序完成了功能仿真。應用FPGA作為物理驗證和實現載體,進行了面向FPGA的電路綜合,進行了布局布線后的時序仿真,證明所實現的PCI目標設備控制器符合基本功能要求,在以上基礎上完成了PCI目標設備控制器的FPGA實現。通過這整個論文的工作,按照設計、仿真、綜合驗證及布局布線的步驟,完成了PCI總線目標設備控制器IP軟核的設計。
標簽: FPGA PCI 設備 控制器
上傳時間: 2013-06-07
上傳用戶:tccc
上傳時間: 2013-07-18
上傳用戶:hbsunhui
隨著現代集成電路技術的發展,鎖相環已經成為集成電路設計中非常重要的一個部分,所以對鎖相環的研究具有積極的現實意義。然而傳統的鎖相環大多是數模混合電路,在工藝上與系統芯片中的數字電路存在兼容問題。因此設計一...
標簽: FPGA 全數字 鎖相環
上傳時間: 2013-06-09
上傳用戶:mosliu
應該是一份數電課程設計的資料,介紹以中小規模集成電路設計數字鐘的方法,描述了基本原理和電路原理,初學者可以參考。
標簽: 數字
上傳用戶:xmsmh
近年來,GPS技術迅速發展,并隨著3G時代的到來,其應用領域日益廣闊,需求量與日俱增。與此同時,隨著電路系統設計越來越復雜,上市時間日益縮短,集成電路設計方法面臨重大變革。因此采用新型方法學來設計GPS接收系統是必要的。 本文基于GPS原理,采用可復用的IP技術和軟硬協同設計技術,設計了一種高性能的GPS SOC接收系統。論文首先分析了GPS信號解調的原理,提出了一種高性能的捕獲和跟蹤系統結構,詳細說明了其工作流程和設計原理。其次,基于高性能總線的選取提出了整個基帶系統地結構,并闡明了總線上的各個模塊設計方法。采用了直接復用的測試手段和FPGA的測試平臺,縮短開發周期,而且保證了對整個系統測試的覆蓋率。本文所設計的系統最大特色在于易于集成到其它系統中,并且僅占用10個芯片端口,實現了IP化的設計目的。 最后本文介紹了測試過程中所采用的基于FPGA平臺的仿真驗證方案和測試方法,并給出了最終的測試結果,達到了對衛星信號搜索定位的目的。
標簽: FPGA GPS 系統設計
上傳用戶:starlet007
·作者:[美]Michael D.Ciletti出版社:電子工業出版社 內容簡介:本書通過大量完整的實例講解了使用VerilogHDL進行超大規模集成電路設計的結構化建模方法、關鍵步驟和設計驗證方法等實用內容。全書共分11章,涵蓋了建模、結構平衡、功能驗證、故障模擬和邏輯合成等關鍵問題,還有合成后設計確認、定時分析及可測性設計等內容。
標簽: Verilog nbsp HDL 數字設計
上傳時間: 2013-06-19
上傳用戶:PresidentHuang
· 本書系統地介紹了一種在專用集成電路設計領域具有廣泛應用前景的硬件描述語言——Verilog HDL語言。利用Verilog HDL語言設計數字邏輯電路和數字系統的新方法,是電子電路設計方法的一次革命性的變化,也是21世紀的電子工程師所必須掌握的專門知識。 本書共分12章。第1章對硬件描述語言進行了概述,并給出了EDA的典型設計流程與有關硬件
標簽: VerilogHDL 數字系統設計
上傳時間: 2013-07-14
上傳用戶:qazxsw
蟲蟲下載站版權所有 京ICP備2021023401號-1