近年來,隨著控制系統(tǒng)規(guī)模的擴大和總線技術的發(fā)展,對數(shù)據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現(xiàn)從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發(fā)展和普及,這些設備的串行數(shù)據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現(xiàn)技術上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網通信系統(tǒng),來實現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據采集和以太網之間的數(shù)據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現(xiàn)狀和以太網技術的發(fā)展動態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統(tǒng)數(shù)據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統(tǒng)進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數(shù)據傳輸接口的電路設計。在軟件設計上,對系統(tǒng)的啟動代碼、串行通信協(xié)議、串口驅動以及多串口與網口間雙向數(shù)據傳輸?shù)冗M行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統(tǒng)I/O通訊網絡的測試與分析,達到了設計要求。
上傳時間: 2013-07-31
上傳用戶:aeiouetla
各種封裝的常用芯片和元器件的protel集成庫,方便項目開發(fā)
上傳時間: 2013-06-05
上傳用戶:tzl1975
隨著現(xiàn)代控制技術的飛速發(fā)展和傳統(tǒng)工業(yè)改造的逐步實現(xiàn),能夠獨立工作的溫度檢測和顯示系統(tǒng)已經應用于諸多領域。傳統(tǒng)的溫度監(jiān)測系統(tǒng)可靠性和實時性相對較差,溫度測量的精度和準確度較低,而且大多采用有線方式對整個系統(tǒng)進行控制,這不利于應用的擴展。近年來,嵌入式系統(tǒng)和無線通信技術(特別是短消息業(yè)務)受到遠程監(jiān)測領域研究者的密切關注,成為一個研究熱點。本文提出了一種將帶有I2C總線的ARM嵌入式微處理器和短消息業(yè)務(SMS)用于溫度檢測系統(tǒng)中的方法,實現(xiàn)了溫度的多點監(jiān)測。本文的主要研究內容如下: (1)多點溫度監(jiān)測系統(tǒng)硬件設計。采用以ARM微處理器LPC2290芯片為核心的嵌入式工控板,通過對Benq無線通信模塊M22的控制,接收并識別監(jiān)測中心發(fā)過來的短消息內容,實現(xiàn)了多點溫度的采集及顯示;采用八個帶有I2C總線接口的數(shù)字溫度傳感器LM75,組成八點溫度采集電路:利用帶有I2C總線接口的LED驅動器件ZLG7290及共陰式數(shù)碼管為溫度顯示電路,保證了溫度測量的精度和準確度。 (2)多點溫度監(jiān)測系統(tǒng)軟件設計。根據整個監(jiān)測系統(tǒng)的特點,提出了軟件設計的總體思路,并以ADS1.2為集成開發(fā)環(huán)境,將μC/OS-Ⅱ嵌入式操作系統(tǒng)的相關代碼移植到LPC2290中;采用分層體系思想,使用標準C語言編寫程序,結合嵌入式操作系統(tǒng)的任務管理、信號量等機制,并調用相關的應用程序接口函數(shù)(API函數(shù)),設計了包括溫度采集、溫度顯示、短消息接收與發(fā)送等多個子程序。 (3)監(jiān)測中心軟件設計。為了增強系統(tǒng)控制和數(shù)據管理功能,使用Visual C++6.0及ADO數(shù)據庫技術編寫了監(jiān)測中心軟件人機交互界面,通過串口使另一M22無線通信模塊同監(jiān)測中心上位機的通信,實現(xiàn)了在PC機上發(fā)送短消息指令對下位機進行遠程控制,并將接收到的數(shù)據存儲在Access數(shù)據庫中以便分析處理。 嵌入式技術和短消息業(yè)務在一定程度上提高了多點溫度監(jiān)測系統(tǒng)的測量精度、可靠性、穩(wěn)定性和實時性,對改進遠程監(jiān)測系統(tǒng)的控制方式和數(shù)據傳輸方式有一定的意義,也為對嵌入式應用項目的開發(fā)奠定了基礎。
標簽: ARM 多點 溫度監(jiān)測 系統(tǒng)設計
上傳時間: 2013-07-08
上傳用戶:feichengweoayauya
本文首先在介紹多用戶檢測技術的原理以及系統(tǒng)模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數(shù)學公式推導和結構框圖,并仿真研究了用戶數(shù)、擴頻比、信道估計精度等參數(shù)對系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數(shù)等參數(shù)的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動臺解復用技術的硬件實現(xiàn),在FPGA平臺上分別實現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
隨著電信數(shù)據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業(yè)務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數(shù)據傳輸?shù)慕谛枨?反向復用技術是把一個單一的高速數(shù)據流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據鏈路上進行傳輸,在接收端再還原為高速數(shù)據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數(shù)據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網絡實現(xiàn)視頻、數(shù)據等高速數(shù)據的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數(shù)據,依此類推,循環(huán)間插所有的數(shù)據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據的對齊,最后按照約定的高速數(shù)據流的幀格式輸出數(shù)據.整個數(shù)字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin
如今電力電子電路的控制旨在實現(xiàn)高頻開關的計算機控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展。現(xiàn)場可編程門陣列器件(FieldProgrammableGateArrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經濟、高速度、低功耗等優(yōu)勢,又具有全集成化、適用性強,便于開發(fā)和維護(升級)等顯著優(yōu)點。與單片機和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點順應了電力電子電路的日趨高頻化和復雜化發(fā)展的需要。因此,在越來越多的領域中FPGA得到了日益廣泛的發(fā)展和應用。 本文提出了一種采用現(xiàn)場可編程門陣列(FPGA)器件實現(xiàn)數(shù)字化通用PWM控制器的方案。該控制器能產生多路PWM脈沖,具有開關頻率可調、各路脈沖間的相位可調、接口簡單、響應速度快、易修改、可現(xiàn)場編程等特點,可應用于PWM的全數(shù)字化控制。文中對方案的實現(xiàn)進行了比較詳細的論述,包括A/D采樣控制、PI算法的實現(xiàn)、PWM波形的產生、各模塊的工作原理等。 本文還提出一種新型ZCT-PWMBoost變換器,詳細的分析了該變換器的工作過程,并采用基于FPGA的數(shù)字化通用PWM控制器對這種軟開關Boost變換器進行控制,給出了比較完滿的實驗結果。實驗結果驗證了該控制器以及該ZCTBoost變換器的可行性和有效性,
上傳時間: 2013-07-10
上傳用戶:x4587
本文提出了一種高速Viterbi譯碼器的FPGA實現(xiàn)方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現(xiàn)了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數(shù)的工作。 與基于軟件實現(xiàn)譯碼過程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現(xiàn),這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現(xiàn),本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現(xiàn)驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。
上傳時間: 2013-04-24
上傳用戶:181992417
目錄 第1章 概述 1.1 采用C語言提高編制單片機應用程序的效率 1.2 C語言具有突出的優(yōu)點 1.3 AvR單片機簡介 1.4 AvR單片機的C編譯器簡介 第2章 學習AVR單片機C程序設計所用的軟件及實驗器材介紹 2.1 IAR Enlbedded Workbench IDE C語言編譯器 2.2 AVR Studio集成開發(fā)環(huán)境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機綜合實驗板 2.5 AvR單片機JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機開發(fā)軟件的安裝及第一個入門程序 3.1 安裝IAR for AVR 4.30集成開發(fā)環(huán)境 3.2 安裝AVR Studio集成開發(fā)環(huán)境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機開發(fā)過程 3.6 第一個AVR入門程序 第4章 AVR單片機的主要特性及基本結構 4.1 ATMEGA16(L)單片機的產品特性 4.2 ATMEGA16(L)單片機的基本組成及引腳配置 4.3 AvR單片機的CPU內核 4.4 AvR的存儲器 4.5 系統(tǒng)時鐘及時鐘選項 4.6 電源管理及睡眠模式 4.7 系統(tǒng)控制和復位 4.8 中斷 第5章 C語言基礎知識 5.1 C語言的標識符與關鍵字 5.2 數(shù)據類型 5.3 AVR單片機的數(shù)據存儲空間 5.4 常量、變量及存儲方式 5.5 數(shù)組 5.6 C語言的運算 5.7 流程控制 5.8 函數(shù) 5.9 指針 5.10 結構體 5.11 共用體 5.12 中斷函數(shù) 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數(shù)字I/O端口的應用設置 6.3 ATMEGA16(L)的I/O端口使用注意事項 6.4 ATMEGAl6(L)PB口輸出實驗 6.5 8位數(shù)碼管測試 6.6 獨立式按鍵開關的使用 6.7 發(fā)光二極管的移動控制(跑馬燈實驗) 6.8 0~99數(shù)字的加減控制 6.9 4×4行列式按鍵開關的使用 第7章 ATMEGAl6(L)的中斷系統(tǒng)使用 7.1 ATMEGA16(L)的中斷系統(tǒng) 7.2 相關的中斷控制寄存器 7.3 INT1外部中斷實驗 7.4 INTO/INTl中斷計數(shù)實驗 7.5 INTO/INTl中斷嵌套實驗 7.6 2路防盜報警器實驗 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設計 第8章 ATMEGAl6(L)驅動16×2點陣字符液晶模塊 8.1 16×2點陣字符液晶顯示器概述 8.2 液晶顯示器的突出優(yōu)點 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內部結構 8.6 液晶顯示控制驅動集成電路HD44780特點 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時序 8.10 8位數(shù)據傳送的ATMEGAl6(L)驅動16×2點陣字符液晶模塊的子函數(shù) 8.11 8位數(shù)據傳送的16×2 LCM演示程序1 8.12 8位數(shù)據傳送的16×2 LCM演示程序2 8.13 4位數(shù)據傳送的ATMEGA16(L)驅動16×2點陣字符液晶模塊的子函數(shù) 8.14 4位數(shù)據傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時/計數(shù)器 9.1 預分頻器和多路選擇器 9.2 8位定時/計時器T/C0 9.3 8位定時/計數(shù)器0的寄存器 9.4 16位定時/計數(shù)器T/C1 9.5 16位定時/計數(shù)器1的寄存器 9.6 8位定時/計數(shù)器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語言編譯器安裝 9.9 定時/計數(shù)器1的計時實驗 9.10 定時/計數(shù)器0的中斷實驗 9.11 4位顯示秒表實驗 9.12 比較匹配中斷及定時溢出中斷的測試實驗 9.13 PWM測試實驗 9.14 0~5 V數(shù)字電壓調整器 9.15 定時器(計數(shù)器)0的計數(shù)實驗 9.16 定時/計數(shù)器1的輸入捕獲實驗 ......
上傳時間: 2013-07-30
上傳用戶:yepeng139
隨著科學技術的不斷發(fā)展,嵌入式系統(tǒng)得到了廣泛的應用。在當今的工業(yè)控制領域,控制邏輯和功能變得越來越復雜,簡單的嵌入式系統(tǒng)己經不能滿足工業(yè)生產需求,而帶有高性能處理器以及完整操作系統(tǒng)的嵌入式系統(tǒng)的引入將逐漸成為工業(yè)控制自動化發(fā)展的方向。 本文對用于工業(yè)供水設備測控的工業(yè)供水測控系統(tǒng)展開研究。首先,在ARM嵌入式最小系統(tǒng)的基礎上建立通用的硬件平臺,對平臺的硬件結構進行設計,特別是對于關鍵的接口電路進行了比較深入的研究,針對供水設備測控的不同要求,集成了多種接口電路。其次,在實現(xiàn)嵌入式實時多任務操作系統(tǒng)μC/OS-Ⅱ在ARM上可移植的基礎上,建立了測控系統(tǒng)的軟件平臺,對接口電路驅動程序進行模塊化設計。最后,在研制出的測控平臺上,加入了電力參數(shù)與傳感器數(shù)據監(jiān)測電路以及開關量輸入/輸出電路,特別是對工頻交流信號有效值的測量進行了較深入的硬件設計以及軟件算法研究,并對測控系統(tǒng)的無線通訊部分進行了設計。 在上述工作的基礎上,開發(fā)出嵌入式無線工業(yè)供水測控系統(tǒng)樣機。工業(yè)現(xiàn)場近半年來試運行的結果表明:該基于ARM的嵌入式無線工業(yè)供水測控系統(tǒng)設計合理,性能穩(wěn)定可靠,達到了設計的要求。
標簽: ARM 嵌入式無線 工業(yè) 測控系統(tǒng)
上傳時間: 2013-06-23
上傳用戶:giser
隨著計算機技術、通信技術、集成電路技術和控制技術的發(fā)展,傳統(tǒng)的工業(yè)控制領域正經歷著一場前所未有的變革,開始向網絡化方向發(fā)展。本文即從未來工業(yè)控制網絡發(fā)展的需要出發(fā),設計并實現(xiàn)了以S3C2410微處理器為核心的嵌入式網絡控制器。 本文以S3C2410-32 位微處理為核心,設計并實現(xiàn)了具有1路以太網接口、1路 USB Host 接口、1路USB Device 接口、3路RS232串口、1個CAN總線擴展卡、1個RS485擴展卡、1個RS422擴展卡使用、8路A/D、1路D/A、4路 PWM、一個 240×320TFT LCD 顯示觸摸屏的功能強大的嵌入式網絡控制器。并在此基礎上,結合嵌入式操作系統(tǒng)Windows CE建立了一個嵌入式軟件開發(fā)平臺。 在深入研究和分析CANopen協(xié)議的基礎上,實現(xiàn)了基于Windows CE 的嵌入式 CANopen 協(xié)議棧,大大提高了嵌入式網絡控制器在現(xiàn)場總線上的通信和控制能力,為新型的網絡控制算法研究提供了實驗平臺。在探討了TCP/IP協(xié)議的基礎上研究了基于 Windows CE 的嵌入式 TCP/IP 協(xié)議棧,掌握了Windows CE 平臺的網絡 Socket 通信編程,使控制器能夠通過以太網接到Intranet或Intemet上。 在完成嵌入式網絡控制器硬件與軟件設計的基礎上,將控制器應用到了網絡化的嵌入式數(shù)控系統(tǒng)的中央數(shù)控單元中,實現(xiàn)數(shù)控系統(tǒng)等數(shù)控設備小型化、網絡化和集成化的需要。并以此為基礎,結合計算機控制實驗室建設,構建了三層(信息層、控制層和設備層)工業(yè)網絡實驗平臺,實現(xiàn)了實驗室設備真正的網絡互連,為網絡控制研究提供了一個高性能的平臺。
上傳時間: 2013-06-10
上傳用戶:hzy5825468