亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

集群通信

  • 基于FPGA DSP架構(gòu)的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

    本文采用 altera 公司cyclone 系列芯片ep1c12 實(shí)現(xiàn)了與ts101/ts201 兩種芯片的鏈路口的雙工通信,并給出了具體的設(shè)計(jì)實(shí)現(xiàn)方法。其中ts101 的設(shè)計(jì)已經(jīng)成功應(yīng)用于某

    標(biāo)簽: FPGA DSP 架構(gòu) 接口設(shè)計(jì)

    上傳時(shí)間: 2013-06-15

    上傳用戶:hmy2st

  • 單片機(jī)溫度采集器與PC104分站的串行通信

    單片機(jī)溫度采集器與PC104分站的串行通信:用PC104 模塊組建的礦井變電所采集分站,具有強(qiáng)大的以太網(wǎng)和CAN 總線通信功能。在PC104模塊底板上,設(shè)計(jì)了一個(gè)基于89C2051 單片機(jī)的溫度采集器

    標(biāo)簽: 104 PC 單片機(jī)

    上傳時(shí)間: 2013-07-04

    上傳用戶:xyipie

  • C語(yǔ)言程序_300實(shí)例集

    C語(yǔ)言程序_300實(shí)例集C語(yǔ)言程序_300實(shí)例集

    標(biāo)簽: 300 C語(yǔ)言程序

    上傳時(shí)間: 2013-08-03

    上傳用戶:asd_123

  • 超寬帶脈沖與MB-OFDM物理層的FPGA實(shí)現(xiàn)

    現(xiàn)代通信系統(tǒng)對(duì)帶寬和數(shù)據(jù)速率的要求越來(lái)越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點(diǎn),成為解決企業(yè)、家庭、公共場(chǎng)所等高速因特網(wǎng)接入的需求與越來(lái)越擁擠的頻率資源分配之間的矛盾的技術(shù)手段。 論文主要圍繞兩方面展開(kāi)分析:一是介紹用于UWB無(wú)載波脈沖調(diào)制及直接序列碼分多址調(diào)制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構(gòu)建UWB多元通信和多用戶通信的系統(tǒng)性能。二是分析了UWB的多帶頻分復(fù)用物理層提案(MBOA)的調(diào)制技術(shù),并在FPGA上實(shí)現(xiàn)了調(diào)制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調(diào)制系統(tǒng),獲得高數(shù)據(jù)速率。調(diào)整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調(diào)制的接收機(jī)需要M/2個(gè)相關(guān)器,遠(yuǎn)比M元正交調(diào)制所需的相關(guān)器數(shù)量少。誤碼率一定時(shí),維數(shù)M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動(dòng)時(shí)延的影響,但當(dāng)抖動(dòng)時(shí)延范圍小于0.02ns時(shí),其影響較為不明顯。本文認(rèn)為1~8階的Hermite脈沖皆可用,可構(gòu)成16元雙正交系統(tǒng)。 正交Hermite脈沖集也可以構(gòu)造UWB多用戶系統(tǒng)。各用戶的信息用不同的Hermite脈沖同時(shí)傳輸,其多用戶的誤比特率上限低于高斯單脈沖構(gòu)成的PPM多用戶系統(tǒng)的誤比特率,所以其系統(tǒng)性能更優(yōu)。正交Hermite脈沖還可以用于UWB的DS-CDMA調(diào)制,在8個(gè)脈沖可用的情況下,最多可容64個(gè)用戶同時(shí)通信。 基于MBOA提出的UWB物理層協(xié)議,本文用Verilog硬件語(yǔ)言實(shí)現(xiàn)了調(diào)制與解調(diào)結(jié)構(gòu),并用Modelsim做了時(shí)序驗(yàn)證。用Verilog編程實(shí)現(xiàn)的輸出數(shù)據(jù)與Matlab生成的UWB建模的輸出結(jié)果一致。為了達(dá)到UWBMB-OFDM系統(tǒng)的FFT處理器的要求,一個(gè)混和基多通道流水線的FFT算法結(jié)構(gòu)被提出。其有效的實(shí)現(xiàn)方法也被提出。這種結(jié)構(gòu)采用多通道以獲得高的數(shù)據(jù)吞吐量。此外,它用于存儲(chǔ)和復(fù)數(shù)乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復(fù)數(shù)乘法器的數(shù)量。在132MHz的工作頻率下,整個(gè)128點(diǎn)FFT變換在此結(jié)構(gòu)模式下只需要242.4ns,滿足了MBOA的要求。

    標(biāo)簽: MB-OFDM FPGA 超寬帶 脈沖

    上傳時(shí)間: 2013-07-29

    上傳用戶:TI初學(xué)者

  • 基于FPGA的Rake接收機(jī)的研究

    碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動(dòng)通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點(diǎn)。人們不斷的對(duì)傳統(tǒng)的Rake接收機(jī)進(jìn)行改進(jìn),獲得性能更佳的Rake接收機(jī)。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計(jì)的方法。FPGA以其龐大的規(guī)模、開(kāi)發(fā)過(guò)程投資小、開(kāi)發(fā)周期短、保密性好等優(yōu)點(diǎn),為人們對(duì)Rake接收機(jī)的研究提供了方便。 本文旨在設(shè)計(jì)一種功耗低、硬件實(shí)現(xiàn)相對(duì)簡(jiǎn)單的Rake接收機(jī)結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對(duì)Rake技術(shù)的抗衰落性能進(jìn)行了分析,然后,對(duì)各種Rake接收機(jī)進(jìn)行了比較,最終提出了一種靈活配置的Rake接收機(jī)的改進(jìn)方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個(gè)接收機(jī)的功耗更低。最后利用VerilogHDL語(yǔ)言對(duì)其中的主要模塊進(jìn)行編程設(shè)計(jì),并在Xilinx公司的集成開(kāi)發(fā)工具ISE6.1中進(jìn)行仿真,仿真平臺(tái)為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計(jì)模塊的正確性。所設(shè)計(jì)模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實(shí)際意義。

    標(biāo)簽: FPGA Rake 接收機(jī)

    上傳時(shí)間: 2013-06-21

    上傳用戶:gaorxchina

  • QPSK基帶通信設(shè)計(jì)及其FPGA實(shí)現(xiàn)的研究

      全數(shù)字調(diào)制解調(diào)技術(shù)具有多速率、多制式、智能性等特點(diǎn),這極大的提高了通信系統(tǒng)的靈活性和通用性,符合未來(lái)通信技術(shù)發(fā)展的方向。  本文從如下幾個(gè)方面對(duì)全數(shù)字調(diào)制解調(diào)器進(jìn)行了深入系統(tǒng)研究:1,在介紹全數(shù)字調(diào)制解調(diào)器的發(fā)展現(xiàn)狀和研究QPSK通信調(diào)制解調(diào)方式的基礎(chǔ)上,依據(jù)軟件定性仿真分析了QPSK正交調(diào)制解調(diào)系統(tǒng),設(shè)計(jì)出了滿足系統(tǒng)要求的實(shí)現(xiàn)電路框圖并選定了芯片;2,在完成了基于FPGA芯片實(shí)現(xiàn)QPSK調(diào)制解調(diào)的算法方案設(shè)計(jì)基礎(chǔ)上,利用VHDL語(yǔ)言完成了芯片程序的設(shè)計(jì),并對(duì)其進(jìn)行了調(diào)試和功能仿真;3,利用設(shè)計(jì)出的調(diào)制解調(diào)器與選定的AD、DA、正交調(diào)制解調(diào)芯片,完成了QPSK通信系統(tǒng)的硬件電路的設(shè)計(jì)并完成了調(diào)制電路的研制;4,完成電路的信息速率大于300Kbps,產(chǎn)生的中頻信號(hào)中心頻率70MHz,帶寬500KHz,滿足系統(tǒng)設(shè)計(jì)要求,由于時(shí)間關(guān)系解調(diào)電路仍在調(diào)試中。  本文基于FPGA實(shí)現(xiàn)的QPSK數(shù)字調(diào)制解調(diào)器具有體積小、集成度高和軟件可升級(jí)等優(yōu)點(diǎn),這為設(shè)計(jì)高集成和高靈活性的通信系統(tǒng)提供了技術(shù)基礎(chǔ)。

    標(biāo)簽: QPSK FPGA 基帶 通信設(shè)計(jì)

    上傳時(shí)間: 2013-07-08

    上傳用戶:xinshou123456

  • 基于OFDM的PLC通信系統(tǒng)同步模塊的FPGA實(shí)現(xiàn)

    電力線通信技術(shù)利用分布廣泛的低壓電力線作為通信信道,實(shí)現(xiàn)internet高速互連,為用戶提供互聯(lián)網(wǎng)訪問(wèn)、視頻點(diǎn)播等服務(wù),形成包括電力在內(nèi)的“四網(wǎng)合一”,目前正受到人們的關(guān)注。利用該技術(shù),可以在居民區(qū)內(nèi)建立寬帶接入網(wǎng),也可以利用遍布家庭各個(gè)房間的電源插座組成家庭局域網(wǎng)。但是電力線是傳輸電能的,因此通過(guò)電力線傳輸數(shù)據(jù)有許多的問(wèn)題需要解決。 OFDM(正交頻分復(fù)用)技術(shù)是實(shí)現(xiàn)電力線通信的一項(xiàng)熱門技術(shù)。OFDM采用添加循環(huán)前綴的技術(shù),能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時(shí)通過(guò)使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設(shè)計(jì)時(shí)間短、投資少、風(fēng)險(xiǎn)小的特點(diǎn),而且可以反復(fù)修改,反復(fù)編程,直到完全滿足需要,具有其他方式無(wú)可比擬的方便性和靈活性,能夠加速數(shù)字系統(tǒng)的研發(fā)速度。本文著重研究了OFDM同步技術(shù)在FPGA上的實(shí)現(xiàn)。本論文主要是在項(xiàng)目組工作的基礎(chǔ)上構(gòu)造雙路信號(hào)數(shù)據(jù)糾正算法流程,提出最佳采樣點(diǎn)與載波相位估計(jì)算法,完善中各個(gè)子模塊算法的硬件設(shè)計(jì)流程。內(nèi)容安排如下:第一章介紹OFDM(正交頻分復(fù)用)技術(shù)的發(fā)展歷史、技術(shù)原理。第二章介紹了PLD的分類、工藝和結(jié)構(gòu)特點(diǎn),以及FPGA的開(kāi)發(fā)環(huán)境、開(kāi)發(fā)流程和Verilog語(yǔ)言的特點(diǎn)。第三章對(duì)OFDM系統(tǒng)的同步模塊進(jìn)行詳細(xì)的闡述。第四章是OFDM同步算法的在FPGA上的實(shí)現(xiàn),對(duì)各個(gè)子模塊進(jìn)行仿真,給出了仿真波形圖和系統(tǒng)性能分析。最后,第五章總結(jié)了全文的工作,對(duì)OFDM技術(shù)的實(shí)現(xiàn)需要進(jìn)一步完善的方面與后續(xù)工作進(jìn)行了探討。

    標(biāo)簽: OFDM FPGA PLC 通信系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:hgy9473

  • 24l01 7對(duì)1 多機(jī)通信

    無(wú)線模塊24l01 7對(duì)1多機(jī)通信

    標(biāo)簽: 24l01 多機(jī)通信

    上傳時(shí)間: 2013-07-12

    上傳用戶:yaohe123

  • 基于matlab的移動(dòng)通信建模與仿真

    本文介紹了移動(dòng)通信信道的基本理論,對(duì)移動(dòng)通信中的衰落信道進(jìn)行了分析和建模,在此基礎(chǔ)上通過(guò)使用matlab仿真軟件,采用相關(guān)算法編程對(duì)衰落信道進(jìn)行仿真,結(jié)果表明了信道分析的有效性。

    標(biāo)簽: matlab 移動(dòng)通信 建模 仿真

    上傳時(shí)間: 2013-07-06

    上傳用戶:handless

  • 基于ARM Cortex的嵌入式以太網(wǎng)通信的實(shí)現(xiàn)

    近年來(lái),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,以TCP/IP協(xié)議為代表的開(kāi)放式互聯(lián)網(wǎng)技術(shù)在各個(gè)領(lǐng)域都得到了廣泛的應(yīng)用,但是大量的設(shè)備都有SPI串行接口,這些設(shè)備的串行數(shù)據(jù)需要通過(guò)網(wǎng)絡(luò)進(jìn)行傳輸,因此必須要尋求一種解決方案,用來(lái)解決這些傳統(tǒng)設(shè)備與現(xiàn)今的網(wǎng)絡(luò)設(shè)備之間的互聯(lián)問(wèn)題。本文針對(duì)這種情況設(shè)計(jì)了一種基于ARM處理器的嵌入式以太網(wǎng)接口系統(tǒng)。 本文分別對(duì)SPI串行通信和基于TCP/IP協(xié)議的以太網(wǎng)進(jìn)行研究和分析,在此基礎(chǔ)上設(shè)計(jì)一個(gè)嵌入式系統(tǒng)—基子ARM處理器的串行通信與以太網(wǎng)的協(xié)議轉(zhuǎn)換系統(tǒng),來(lái)實(shí)現(xiàn)SPI串行口與網(wǎng)口的數(shù)據(jù)傳輸。 首先分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),指出SPI串口設(shè)備網(wǎng)絡(luò)化的趨勢(shì),然后詳細(xì)介紹了嵌入式處理器LM3S8962的特點(diǎn)和內(nèi)部結(jié)構(gòu)接著闡述了嵌入式TCP/IP協(xié)議棧的總體設(shè)計(jì)以及每層協(xié)議的編寫過(guò)程。在硬件設(shè)計(jì)方面,對(duì)本文所設(shè)計(jì)的系統(tǒng)—基于ARM處理器的串行通信與以太網(wǎng)的協(xié)議轉(zhuǎn)換系統(tǒng)進(jìn)行了總體設(shè)計(jì),將系統(tǒng)分為三個(gè)主要模塊:處理器模塊、SPI通信模塊和以太網(wǎng)接口模塊。同時(shí)在軟件設(shè)計(jì)方面對(duì)啟動(dòng)代碼流程、驅(qū)動(dòng)程序設(shè)計(jì)與實(shí)現(xiàn)、軟件包的配置進(jìn)行了說(shuō)明。對(duì)設(shè)計(jì)的主程序的流程圖以及各個(gè)任務(wù)參數(shù)設(shè)置加以分析。最后對(duì)系統(tǒng)進(jìn)行了測(cè)試表明通信是成功的。 總之,本文完成了嵌入式網(wǎng)絡(luò)控制器的硬件平臺(tái)架構(gòu)設(shè)計(jì)、嵌入式操作系統(tǒng)的移植,為今后嵌入式網(wǎng)絡(luò)控制器的后繼開(kāi)發(fā)提供了一個(gè)嵌入式平臺(tái),研究成果對(duì)于嵌入式遠(yuǎn)程監(jiān)控系統(tǒng)在遠(yuǎn)程控制領(lǐng)域的應(yīng)用具有一定的參考價(jià)值。

    標(biāo)簽: Cortex ARM 嵌入式 以太網(wǎng)通信

    上傳時(shí)間: 2013-04-24

    上傳用戶:jiiszha

主站蜘蛛池模板: 甘洛县| 台东市| 马鞍山市| 侯马市| 林周县| 祥云县| 武汉市| 莆田市| 诏安县| 南召县| 安塞县| 富裕县| 德清县| 固阳县| 开封县| 金华市| 宁河县| 五常市| 华坪县| 兴山县| 景谷| 呼图壁县| 涟水县| 交口县| 谢通门县| 嘉鱼县| 永宁县| 广水市| 长兴县| 洪泽县| 新疆| 中宁县| 于田县| 原阳县| 雷州市| 湘潭县| 呼伦贝尔市| 梨树县| 威宁| 进贤县| 怀来县|