關(guān)于USB 運(yùn)動(dòng)控制卡 設(shè)計(jì)的 相關(guān)參考.
標(biāo)簽: USB 運(yùn)動(dòng)控制卡
上傳時(shí)間: 2013-07-29
上傳用戶:lizhizheng88
25w反激式多路輸出開關(guān)電源設(shè)計(jì)————畢業(yè)設(shè)計(jì)開題報(bào)告標(biāo)準(zhǔn)版
標(biāo)簽: 反激式開關(guān)電源 畢業(yè)設(shè)計(jì) 報(bào)告
上傳時(shí)間: 2013-07-04
上傳用戶:lifangyuan12
不用再為找不到USB萬能驅(qū)動(dòng)下載而煩憂,萬能USB驅(qū)動(dòng)專家為您排憂解難。很多人的usb設(shè)備因?yàn)樘嗷驔]有不能正常使用設(shè)備。所以我就從網(wǎng)絡(luò)上把這個(gè)好東西拿來給大家分享的。安裝方法:先解壓下載的文件,然后插入U(xiǎn)盤,根據(jù)找到新硬件的提示,找到USB萬能驅(qū)動(dòng)所解壓的文件夾,單擊安裝,即可。
標(biāo)簽: USB 萬能驅(qū)動(dòng)
上傳時(shí)間: 2013-07-18
上傳用戶:mopdzz
是一個(gè)超級(jí)軟件總線協(xié)議分析器,用于捕捉來自設(shè)備的協(xié)議包和輸入輸出操作,其優(yōu)良特性如下: 支持所有版本的IDE,SCSI,USB,1394總線 支持各類設(shè)備如硬盤庫,DVD,鼠標(biāo),掃描儀,網(wǎng)絡(luò)照相機(jī)等 支持Windows9X,WindowsMe
標(biāo)簽: USB 總線 監(jiān)視
上傳時(shí)間: 2013-04-24
上傳用戶:huangzr5
USB TO RS232驅(qū)動(dòng),在配置的時(shí)候會(huì)用到,適合hl usb轉(zhuǎn)RS232。USB轉(zhuǎn)串口線COM USB-RS232九針串口。安裝好即可使用usb to rs232 轉(zhuǎn)換設(shè)備。
標(biāo)簽: USB 232 TO
上傳時(shí)間: 2013-07-23
上傳用戶:myworkpost
基于Linux操作系統(tǒng)具有良好的開放性和較強(qiáng)的可移植性,在當(dāng)前嵌入式操作系統(tǒng)中被廣泛采用;同時(shí)USB也具有極佳的通用性,是當(dāng)前最為流行的通用外設(shè)接口。本文詳細(xì)的介紹編寫嵌入式USB驅(qū)動(dòng)程序的結(jié)
標(biāo)簽: Linux USB 嵌入式 驅(qū)動(dòng)
上傳用戶:gut1234567
隨著信息量的急劇增長,信息安全日益受到人們重視。移動(dòng)硬盤的出現(xiàn)使得數(shù)據(jù)的轉(zhuǎn)移和攜帶更加方便,但也不可避免的帶來了數(shù)據(jù)安全隱患。只要竊走了移動(dòng)硬盤,任何想竊取硬盤信息的人便可以輕松得逞,即使設(shè)置了類似訪問口令這樣的邏輯密鑰,要想破解也不是件難事。 一個(gè)完整的數(shù)據(jù)加解密系統(tǒng)應(yīng)該具備安全可靠的密碼認(rèn)證機(jī)制和數(shù)據(jù)加解密算法。本文基于MEMS強(qiáng)鏈、USB控制器和FPGA設(shè)計(jì)了一種USB接口的高效數(shù)據(jù)加解密系統(tǒng),采用物理認(rèn)證并用硬件實(shí)現(xiàn)AES加密算法。普通IDE硬盤掛接該系統(tǒng)后成為安全性極高的加密USB移動(dòng)硬盤,其平均數(shù)據(jù)吞吐率接近普通U盤,達(dá)到10MB/s。
標(biāo)簽: USB 移動(dòng) 硬盤數(shù)據(jù) 加密技術(shù)
上傳時(shí)間: 2013-06-16
上傳用戶:1159797854
當(dāng)執(zhí)行機(jī)構(gòu)需要的不是控制量的絕對(duì)值,而是控制量的增量(例如去驅(qū)動(dòng) 步進(jìn)電動(dòng)機(jī))時(shí),需要用PID的“增量算法”。 增量式PID控制算法可以通過(2-4)式推導(dǎo)出。
標(biāo)簽: PID 51單片機(jī) 增量式 控制算法
上傳用戶:haoxiyizhong
在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計(jì)中至關(guān)重要的一步。由于現(xiàn)場可編程門陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標(biāo),從FPGA芯片結(jié)構(gòu)和布局算法兩方面進(jìn)行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結(jié)構(gòu)模型及布局模型,并且給出了該模型的數(shù)學(xué)計(jì)算公式;提出將元件之間的層次距離轉(zhuǎn)化為線長的方法,實(shí)現(xiàn)了基于線網(wǎng)模型的高精度布局算法:提出利用矩形的對(duì)角線元件之間層次來代替線長,從而達(dá)到優(yōu)化線長的同時(shí)提高布通率的快速布局算法。實(shí)驗(yàn)結(jié)果表明,兩種算法均在北卡羅來納微電子中心(MCNC)學(xué)術(shù)芯片測試案例上取得了較理想的布局實(shí)驗(yàn)效果,為下一步的布線工作建立了良好的基礎(chǔ)接口,并且完成了初始布線的工作。本FPGA結(jié)構(gòu)模型的提出和布局算法的實(shí)現(xiàn)也都為工業(yè)界提供了借鑒價(jià)值。
標(biāo)簽: FPGA 驅(qū)動(dòng) 布局 算法研究
上傳用戶:nbdedu
XH 2.54 插座尺寸,來源網(wǎng)絡(luò),為使用方便特此整理
標(biāo)簽: 2.54 XH 端子 插座
上傳時(shí)間: 2013-07-07
上傳用戶:fandeshun
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1