2812的最小系統(tǒng)PCB版
標簽: 2812 最小系統(tǒng)
上傳時間: 2013-10-22
上傳用戶:JIEWENYU
DSP 2407 的最小系統(tǒng)板原理圖(PCB),可以直接拿來自己做一個,不用買開發(fā)板,設計時加個外圍擴展RAM
標簽: 2407 PCB 最小系統(tǒng)
上傳時間: 2013-10-19
上傳用戶:zhangyi99104144
本文設計的DSP最小系統(tǒng)可用于本科生參加電子設計大賽,也可對研究生的基本技能訓練起到較好的作用,為以后完成畢業(yè)論文提供DSP相關的理論。硬件是由TI公司專門為電力電子和電機控制而開發(fā)的16為定點數(shù)字信號處理芯片TMS320LF2407為核心,輔以相應的電源、時鐘、復位、和JTAG接口電路,構成了一個DSP最小系統(tǒng)。完成BSP最小系統(tǒng)的實物制作及軟件調(diào)試,通過相關實驗證明系統(tǒng)運作穩(wěn)定可靠。
標簽: 2407 DSP 320 TMS
上傳時間: 2013-11-08
上傳用戶:hzakao
在小尺寸DSP上實現(xiàn)2D條形碼解碼
標簽: DSP 尺寸 條形碼 解碼
上傳時間: 2014-01-11
上傳用戶:assef
首先介紹了采用直接數(shù)字頻率合成(DDS)技術的正弦信號發(fā)生器的基本原理和采用FPGA實現(xiàn)DDS信號發(fā)生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現(xiàn)的正弦信號發(fā)生器的優(yōu)缺點,其中重點分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調(diào)的特點,重點提出了基于FPGA實現(xiàn)的DDS正弦信號發(fā)生器的兩種改進方法,經(jīng)過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。
標簽: FPGA DDS 雜散分析
上傳時間: 2013-10-09
上傳用戶:ssj927211
寫給小白們的FPGA入門設計實驗: 1. 寫在前面的話 2 2. Lab 1 : LCD1602 字符顯示設計 3 2.1. 摘要 2.2. 內(nèi)容 2.3. 程序 2.4. 結果(問題,解決,體會) 3. Lab 2 : 4 位減法、加法器設計 3.1. 摘要 3.2. 內(nèi)容 3.3. 程序 3.4. 結果(問題,解決,體會) 4. Lab 3 :三位二進制乘法器設計 4.1. 摘要 4.2. 內(nèi)容 4.3. 程序 4.4. 結果(問題,解決,體會) 5. Lab 4 :序列檢測器設計 6. Lab 5 :變模計數(shù)器設計
標簽: FPGA 設計實驗
上傳時間: 2013-11-05
上傳用戶:silenthink
CPLD最小系統(tǒng)設計
標簽: CPLD 最小系統(tǒng) 原理圖
上傳時間: 2013-12-22
上傳用戶:lifangyuan12
NIOS教程1---建立一個最小系統(tǒng)
標簽: NIOS 教程 最小系統(tǒng)
上傳時間: 2013-11-07
上傳用戶:bioequ
提出了一種基于FPGA的多級小波逆變換的高速、實時的硬件解決方案。仿真驗證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進行實時處理的要求,并且所設計的系統(tǒng)具有功耗低、成本低等優(yōu)點。
標簽: 多級 小波逆變換 實時系統(tǒng) 方案
上傳時間: 2014-12-28
上傳用戶:Zero_Zero
通信專業(yè)綜合能力小條。
標簽: 通信專業(yè)
上傳時間: 2013-10-26
上傳用戶:eclipse
蟲蟲下載站版權所有 京ICP備2021023401號-1