專輯類----單片機(jī)專輯 《匠人手記》網(wǎng)絡(luò)版《從零開始玩轉(zhuǎn)PIC-之-旋轉(zhuǎn)時(shí)鐘》-112頁-2.6M.rar
上傳時(shí)間: 2013-06-08
上傳用戶:yzy6007
New-尚未歸類-412冊-8.64G 零基礎(chǔ)學(xué)Visual.C....教案PPT.隨書光盤-452M.zip
上傳時(shí)間: 2013-08-05
上傳用戶:327000306
專輯類-單片機(jī)專輯-258冊-4.20G 《匠人手記》網(wǎng)絡(luò)版《從零開始玩轉(zhuǎn)PIC-之-旋轉(zhuǎn)時(shí)鐘》-112頁-2.6M.pdf
上傳時(shí)間: 2013-07-01
上傳用戶:yumiaoxia
H橋的一些資料,自己整理得,包括一些電路圖和pdf文檔資料
標(biāo)簽: H橋驅(qū)動
上傳時(shí)間: 2013-04-24
上傳用戶:banyou
在能源枯竭與環(huán)境污染問題日益嚴(yán)重的今天,風(fēng)力發(fā)電已經(jīng)成為綠色可再生能源的一個(gè)重要途徑。雙饋電機(jī)變速恒頻(VSCF)發(fā)電是通過對轉(zhuǎn)子繞阻的控制來實(shí)現(xiàn)的,而轉(zhuǎn)子回路流動的功率是由發(fā)電機(jī)運(yùn)行范圍所決定的轉(zhuǎn)差功率,因而可以將發(fā)電機(jī)的同步轉(zhuǎn)速設(shè)定在整個(gè)運(yùn)行范圍的中間。如果系統(tǒng)運(yùn)行的轉(zhuǎn)差率范圍為±30%,則最大轉(zhuǎn)差功率僅為發(fā)電機(jī)額定功率的30%,因此交流勵磁變換器的容量可大大減小,從而降低成本。該變換器如果加上良好的控制策略,則系統(tǒng)運(yùn)行將具有優(yōu)越的穩(wěn)態(tài)和暫態(tài)運(yùn)行性能,非常適用于風(fēng)能這種隨機(jī)性強(qiáng)的能源形式。本文對變速恒頻雙饋機(jī)風(fēng)力發(fā)電系統(tǒng)的若干關(guān)鍵技術(shù),如空載柔性并網(wǎng)、帶載柔性并網(wǎng)、解列控制、最大功率點(diǎn)跟蹤、電網(wǎng)電壓不平衡運(yùn)行、低電壓故障穿越等問題進(jìn)行了深入研究,論文的主要工作如下: 根據(jù)交流勵磁變速恒頻風(fēng)力發(fā)電的運(yùn)行特點(diǎn),將電網(wǎng)電壓定向的矢量控制方法應(yīng)用在雙饋發(fā)電機(jī)的并網(wǎng)發(fā)電控制上。研究了一種基于電網(wǎng)電壓定向的雙饋機(jī)變速恒頻風(fēng)力發(fā)電柔性并網(wǎng)控制策略,在變速條件下實(shí)現(xiàn)無電流沖擊并網(wǎng)和輸出有功、無功功率的解耦控制,建立了交流勵磁發(fā)電機(jī)柔性并網(wǎng)及穩(wěn)態(tài)運(yùn)行的控制模型,對柔性并網(wǎng)及其逆過程的解列分別進(jìn)行了仿真和實(shí)驗(yàn)研究。 提出了一種以向電網(wǎng)輸送凈電能最多為目標(biāo)的最大功率點(diǎn)跟蹤控制策略,在不檢測風(fēng)速情況下,能夠自動尋找并跟隨最大功率點(diǎn),且不依賴風(fēng)力機(jī)最佳功率特性曲線,提高了發(fā)電系統(tǒng)的凈輸出能力,具有良好的動、靜態(tài)性能。仿真和實(shí)驗(yàn)結(jié)果證明了本控制策略的正確性和有效性。 對網(wǎng)側(cè)變換器分別進(jìn)行了幅相控制和直接電流控制策略的研究。結(jié)果表明:幅相控制策略簡單實(shí)用,可以得到正弦波電流,且波形諧波小,實(shí)現(xiàn)了單位功率因數(shù)運(yùn)行,但響應(yīng)速度相對較慢;而直接電流控制策略具有網(wǎng)側(cè)電流閉環(huán)控制,使網(wǎng)側(cè)電流動、靜態(tài)性能得到提高,實(shí)現(xiàn)對系統(tǒng)參數(shù)的不敏感,增強(qiáng)了電流控制系統(tǒng)的魯棒性,但算法相對復(fù)雜。 在電網(wǎng)不平衡條件下,如果以傳統(tǒng)的電網(wǎng)電壓平衡控制策略設(shè)計(jì)PWM整流器,會使系統(tǒng)出現(xiàn)不正常的運(yùn)行狀態(tài)。為了提高三相PWM整流器的運(yùn)行性能,本文對電網(wǎng)電壓不平衡情況下三相PWM整流器運(yùn)行控制策略進(jìn)行了改進(jìn),研究了消除負(fù)序電流和抑制輸入功率二次諧波的控制策略,實(shí)現(xiàn)了線電流正弦、負(fù)序輸入電流為零及總無功功率輸入為最小的目標(biāo)。 為了提高VSCF風(fēng)力發(fā)電系統(tǒng)的運(yùn)行能力,本文對電網(wǎng)故障時(shí)雙饋風(fēng)力發(fā)電系統(tǒng)低電壓穿越控制(LVRT)進(jìn)行了研究,在不改變系統(tǒng)硬件結(jié)構(gòu)的情況下,通過改變勵磁控制策略來實(shí)現(xiàn)LVRT;在電網(wǎng)故障時(shí)使電機(jī)和變換器安全穿越故障,保持不脫網(wǎng)運(yùn)行,提高系統(tǒng)的穩(wěn)定性和安全性。
標(biāo)簽: 變速恒頻 雙饋 關(guān)鍵技術(shù)
上傳時(shí)間: 2013-07-09
上傳用戶:leileiq
H.264/AVC是由國際電信聯(lián)合會的視頻專家組和國際標(biāo)準(zhǔn)化組織的運(yùn)動圖像專家組組成的聯(lián)合視頻小組制定的下一代視頻壓縮標(biāo)準(zhǔn)。新標(biāo)準(zhǔn)采用了一些先進(jìn)算法,因此具有優(yōu)異的壓縮性能和極好的網(wǎng)絡(luò)親和性,滿足低碼率情況下的高質(zhì)量視頻的傳輸。 H.264/AVC采用的先進(jìn)算法包括多模式幀間預(yù)測、1/4像素精度預(yù)測、整數(shù)變換量化、去方塊濾波和熵編碼。本論文著重對整數(shù)變換與量化、去方塊濾波做了研究。整數(shù)變換是一種只有加法和移位的運(yùn)算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時(shí)候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個(gè)宏塊的塊效應(yīng),提高了解碼圖像的外觀。 本文主要從算法研究和硬件實(shí)現(xiàn)兩方面著手,在算法研究方面設(shè)計(jì)了一個(gè)可視化測試軟件,在硬件實(shí)現(xiàn)方面主要對整數(shù)變換、量化和去方塊濾波做了研究和實(shí)現(xiàn)。視頻壓縮技術(shù)的關(guān)鍵在于視頻壓縮算法及其芯片的實(shí)現(xiàn),F(xiàn)PGA可重復(fù)使用,設(shè)計(jì)修改靈活,片內(nèi)資源豐富,具備DSP模塊等優(yōu)勢。在本論文的目標(biāo)實(shí)現(xiàn)部分模塊FPGA的硬件設(shè)計(jì),用Verilog完成了關(guān)鍵部分的設(shè)計(jì)。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標(biāo)準(zhǔn)及其特性以及國內(nèi)外的研究動態(tài),并對H.264標(biāo)準(zhǔn)基本檔次所涉及的核心技術(shù)進(jìn)行了詳細(xì)介紹,兩種分層結(jié)構(gòu)分別討論。其次在掌握了H.264.算法及編解碼流程的基礎(chǔ)上,設(shè)計(jì)了基于H.264編解碼的可視化軟件平臺。然后詳細(xì)介紹了整數(shù)變換、量化、反變換和反量化核心模塊的設(shè)計(jì)和實(shí)現(xiàn),并在Altera的軟件和開發(fā)板上進(jìn)行了仿真驗(yàn)證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進(jìn)的硬件整體結(jié)構(gòu)設(shè)計(jì)。最后,對全文工作進(jìn)行了總結(jié)和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關(guān)文獻(xiàn),熟悉H.264.標(biāo)準(zhǔn)及整數(shù)變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設(shè)計(jì)。 3.用Verilog完成了整數(shù)變換量化、反變換反量化模塊FPGA設(shè)計(jì)與驗(yàn)證。 4.去方塊濾波器的算法研究、仿真和硬件整體結(jié)構(gòu)設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:lanjisu111
H.264作為新一代視頻編碼標(biāo)準(zhǔn),相比上一代視頻編碼標(biāo)準(zhǔn)MPEG2,在相同畫質(zhì)下,平均節(jié)約64﹪的碼流。該標(biāo)準(zhǔn)僅設(shè)定了碼流的語法結(jié)構(gòu)和解碼器結(jié)構(gòu),實(shí)現(xiàn)靈活性極大,其規(guī)定了三個(gè)檔次,每個(gè)檔次支持一組特定的編碼功能,并支持一類特定的應(yīng)用,因此。H.264的編碼器的設(shè)計(jì)可以根據(jù)需求的不同而不同。 H.264雖然具有優(yōu)異的壓縮性能,但是其復(fù)雜度卻比一般編碼器高的多。本文對H.264進(jìn)行了編碼復(fù)雜度分析,并統(tǒng)計(jì)了整個(gè)軟件編碼中計(jì)算量的分布。H.264中采用了率失真優(yōu)化算法,提高了幀內(nèi)預(yù)測編碼的效率。在該算法下進(jìn)行幀內(nèi)預(yù)測時(shí),為了得到一個(gè)宏塊的預(yù)測模式,需要進(jìn)行592次率失真代價(jià)計(jì)算。因此為了降低幀內(nèi)預(yù)測模式選擇的計(jì)算復(fù)雜度,本文改進(jìn)了幀內(nèi)預(yù)測模式選擇算法。實(shí)踐證明,在PSNR值的損失可以忽略不計(jì)的情況下,該算法相比原算法,幀內(nèi)編碼時(shí)間平均節(jié)約60﹪以上,對編碼的實(shí)時(shí)性有較大幫助。 為了實(shí)現(xiàn)實(shí)時(shí)編碼,考慮到FPGA的高效運(yùn)算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實(shí)現(xiàn)。首先研究了H.264編碼器硬件實(shí)現(xiàn)架構(gòu),并對影響編碼速度,且具有硬件實(shí)現(xiàn)優(yōu)越性的幾個(gè)重要部分進(jìn)行了算法研究和FPGA.實(shí)現(xiàn)。本文主要研究了H.264編碼器中整數(shù)DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數(shù)DCT變換等部分。分別對這些模塊進(jìn)行了綜合和時(shí)序仿真,并將驗(yàn)證后通過的系統(tǒng)模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進(jìn)行了在線測試,驗(yàn)證了該系統(tǒng)對輸入的殘差數(shù)據(jù)實(shí)時(shí)壓縮編碼的功能。 本文對H.264編碼器幀內(nèi)預(yù)測模式選擇算法的改進(jìn),算法實(shí)現(xiàn)簡單,對軟件編碼的實(shí)時(shí)性有很大幫助。本文對在單片F(xiàn)PGA上實(shí)現(xiàn)H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設(shè)計(jì)有著積極的借鑒性。
標(biāo)簽: FPGA 264 幀內(nèi)預(yù)測
上傳時(shí)間: 2013-06-13
上傳用戶:夜月十二橋
隨著科學(xué)技術(shù)的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、日常生活、警備與軍事方面的應(yīng)用越來越廣泛。采用基于 FPGA 的SOPC技術(shù)、H.264壓縮編碼技術(shù)和網(wǎng)絡(luò)傳輸控制技術(shù)實(shí)現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴(kuò)展性等方面都有著突出的優(yōu)勢,具有重要的學(xué)術(shù)意義與實(shí)用意義, 本課題所設(shè)計(jì)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)由以Nios Ⅱ?yàn)楹诵牡那度胧綀D像服務(wù)器、相關(guān)網(wǎng)絡(luò)設(shè)備與若干PC機(jī)客戶端組成。嵌入式圖像服務(wù)器實(shí)時(shí)采集圖像,采用H.264 編碼算法進(jìn)行壓縮,并持續(xù)監(jiān)聽網(wǎng)絡(luò)。PC機(jī)客戶端可通過網(wǎng)絡(luò)對服務(wù)器進(jìn)行遠(yuǎn)程訪問,接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實(shí)時(shí)顯示,使監(jiān)控人員有效地掌握現(xiàn)場情況, 在嵌入式圖像服務(wù)器設(shè)計(jì)階段,本文首先進(jìn)行了芯片選型與開發(fā)平臺選擇。然后構(gòu)建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設(shè)計(jì)圖像采集用戶自定義模塊。接著設(shè)計(jì)雙Nios Ⅱ架構(gòu)的SOPC系統(tǒng),闡述了雙軟核設(shè)計(jì)中定制連接、內(nèi)存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時(shí)完成了網(wǎng)絡(luò)服務(wù)器的設(shè)計(jì),采用μC/OS-Ⅱ進(jìn)行多任務(wù)的管理與調(diào)度, H.264視頻壓縮編解碼算法設(shè)計(jì)與實(shí)現(xiàn)是本文的重點(diǎn)。文中首先分析H.264.標(biāo)準(zhǔn),規(guī)劃編解碼器結(jié)構(gòu)。接著設(shè)計(jì)了16×16幀內(nèi)預(yù)測算法,并設(shè)計(jì)宏塊掃描方式,采用兩次判決策略進(jìn)行預(yù)測模式選擇。然后設(shè)計(jì)4×4子塊掃描方式,編寫整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結(jié)合的方案,針對除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實(shí)現(xiàn)了一種基于表示范圍判別的編碼方法。最后設(shè)計(jì)了網(wǎng)絡(luò)傳輸?shù)拇a流組成格式,并針對編碼算法設(shè)計(jì)相應(yīng)解碼算法。使用VC++完成算法驗(yàn)證,并進(jìn)行測試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗(yàn)證完成后,本文進(jìn)行了PC機(jī)客戶端設(shè)計(jì),使其具有遠(yuǎn)程訪問、H.264解碼與實(shí)時(shí)顯示的功能。同時(shí)將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務(wù)器與若干客戶端接入網(wǎng)絡(luò)進(jìn)行聯(lián)合調(diào)試,構(gòu)建完整的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 實(shí)驗(yàn)結(jié)果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質(zhì)量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設(shè)計(jì)成功。本系統(tǒng)具有成本低、擴(kuò)展性好及適用范圍廣等優(yōu)點(diǎn),發(fā)展前景十分廣闊。
標(biāo)簽: H264 FPGA 網(wǎng)絡(luò)視頻監(jiān)控
上傳時(shí)間: 2013-04-24
上傳用戶:wang0123456789
H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項(xiàng)新的視頻壓縮技術(shù)標(biāo)準(zhǔn),在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應(yīng)用亮點(diǎn)。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價(jià)是計(jì)算復(fù)雜度的增加,據(jù)估計(jì)其編碼的計(jì)算復(fù)雜度大約為H.263的3倍,因此很難應(yīng)用于實(shí)時(shí)視頻處理領(lǐng)域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計(jì)算復(fù)雜度和提高運(yùn)行效率。比如在運(yùn)動估計(jì)方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預(yù)測編碼的研究卻較少。因此研究預(yù)測模式的快速算法具有理論意義和應(yīng)用價(jià)值。 本文在詳細(xì)研究H.264標(biāo)準(zhǔn)視頻壓縮編碼特點(diǎn)基礎(chǔ)上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術(shù)的原理及特點(diǎn),提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計(jì)算當(dāng)前塊的邊緣信息,累加當(dāng)前塊中屬于同一方向像素點(diǎn)的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預(yù)測模式。該算法有效降低了編碼器的運(yùn)算復(fù)雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預(yù)測模式選擇算法方面進(jìn)行了改進(jìn)研究:按順序?qū)Σ煌愋瓦M(jìn)行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時(shí),結(jié)合小塊模式搜索中途停止準(zhǔn)則來確定最優(yōu)模式。仿真表明:改進(jìn)算法相對與原來算法能夠節(jié)省很多的編碼時(shí)間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時(shí)在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點(diǎn)數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運(yùn)算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運(yùn)算復(fù)雜度。 最后介紹FPGA的特點(diǎn)及設(shè)計(jì)流程,并實(shí)現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實(shí)現(xiàn)的H.264編碼視頻處理模塊設(shè)計(jì)具備了成本低,周期短,設(shè)計(jì)方法靈活等優(yōu)點(diǎn),具有廣闊的市場應(yīng)用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實(shí)現(xiàn)實(shí)時(shí)編碼。
上傳時(shí)間: 2013-07-18
上傳用戶:zukfu
設(shè)計(jì)了一種適合于H.264 的變字長解碼器根據(jù)碼流特點(diǎn)進(jìn)行模塊劃分減少硬件開銷采用并行結(jié)構(gòu)解NAL 包解碼效率高采用了桶形移位器進(jìn)行并行解碼每個(gè)時(shí)鐘解一個(gè)碼字采用Verilog 語言進(jìn)行設(shè)計(jì)仿真并通過
上傳時(shí)間: 2013-07-15
上傳用戶:shen007yue
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1