亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

零相位

  • 《匠人手記》網絡版《從零開始玩轉PIC-之-旋轉時鐘》-112頁-2.6M.pdf

    專輯類-單片機專輯-258冊-4.20G 《匠人手記》網絡版《從零開始玩轉PIC-之-旋轉時鐘》-112頁-2.6M.pdf

    標簽: PIC 112 2.6

    上傳時間: 2013-07-01

    上傳用戶:yumiaoxia

  • 電壓源型PWM逆變器死區效應補償策略研究.rar

    電壓源型PWM逆變器在當前的工業控制中應用越來越廣泛,在其應用領域中,交流電動機的運動控制是其很重要的組成部分。在PWM逆變器的控制過程中,設置死區是為了避免逆變器的同一橋臂的兩個功率開關器件發生直通短路。盡管死區時間很短,然而當開關頻率很高或輸出電壓很低時,死區將使逆變器輸出電壓波形發生很大畸變,進而導致電動機的電流發生畸變,電機附加損耗增加,轉矩脈動加大,最終導致系統的控制性能降低,甚至可能導致系統不穩定。為此,需要對逆變器的死區進行補償。本文針對連續空間矢量調制提出了一種改進的減小零電流鉗位和寄生電容影響的死區效應補償方法;針對斷續空間矢量調制提出了通過改變空間矢量作用時間,來改變驅動信號脈沖寬度的補償方法,并對這兩種方法進行了理論分析和仿真研究。 本文首先詳細分析了死區時間對逆變器輸出電壓和電流的影響,以及功率開關器件寄生電容對輸出電壓的影響。其次對已提出的減小零電流鉗位和寄生電容影響的死區效應補償方法進行了理論分析,該方法先計算出補償電壓,再對由零電流鉗位現象引起的補償電壓極性錯誤進行校正,極性校正的參考量為d軸補償電壓的幅值,然而補償電壓的大小隨電流的變化而變化,因此該方法存在電壓極性校正時參考量為變化量的缺點,而且該方法只適用于id=0的控制方式,適用性較差。針對這些問題,本文提出了改進的減小零電流鉗位和寄生電容影響的補償方法,改進后的方法是先對由零電流鉗位現象引起的電流極性錯誤進行校正,然后再計算補償電壓的大小,電流極性校正時的參考量為三相電流極性函數轉化到γ-坐標系的函數sγ的幅值,sγ的幅值與補償電壓大小無關為恒定值,而且適用于任何控制方式,適應性強。再次把改進的減小零電流鉗位和寄生電容影響的死區效應補償方法應用到PMSM矢量控制系統中,采用MATLAB和Pspice兩種方法進行了仿真研究,仿真結果驗證了補償方法的有效性。對兩種仿真結果的對比分析,表明PSpice模型能更好的模擬逆變器的非線性特性。 最后,文章分析了連續空間矢量調制和斷續空間矢量調制的輸出波形的區別和死區對兩種波形影響的不同。針對DSP芯片TMS320LF2407A硬件產生的斷續SVPWM波,提出了根據電壓矢量和電流矢量的相位關系,通過改變空間矢量作用時間,來改變驅動信號脈沖寬度,對其進行死區補償的方法。給出了基本空間矢量作用時間調整的實現方法,并建立了MATLAB仿真模型,進行仿真研究,仿真結果驗證了補償方法的正確性和有效性。

    標簽: PWM 電壓源 死區

    上傳時間: 2013-06-04

    上傳用戶:330402686

  • 光伏并網逆變器的研究.rar

    世界環境的日益惡化和傳統能源的日漸枯竭,促使了對新能源的開發和發展。具有可持續發展的太陽能資源受到了各國的重視,各國相繼出臺的新能源法對太陽能發展起到推波助瀾的作用。其中,光伏并網發電具有深遠的理論價值和現實意義,僅在過去五年,光伏并網電站安裝總量已達到數千兆瓦。而連接光伏陣列和電網的光伏并網逆變器便是整個光伏并網發電系統的關鍵。 本文根據逆變器結構以及光伏發電陣列特點,提出了基于DC-DC和DC-AC兩級并網逆變器的結構。基于DC-DC和DC-AC電路的相對獨立性,分別對DC-DC和DC-AC進行詳盡分析,并提出了新的控制策略。在DC-DC轉換器中,采用了Boost電路對太陽能陣列輸出電壓進行調制,并對系統進行最大功率點跟蹤。針對固定電壓法和擾動法跟蹤最大功率點的缺點,提出三點最小二乘最大功率點跟蹤的新算法,實驗證明了該算法能夠準確而迅速的跟蹤系統最大功率點,從而提高系統的利用率,穩定系統的輸出電壓。在DC-AC轉換器中,采用輸出電流控制,根據正弦脈沖寬度調制的缺點,提出空間矢量脈沖寬度調制方法對逆變器進行控制,從而提高直流側電壓的利用率,減少諧波。基于SVPWM的控制原理,建立系統模型,結果表明輸出電流與電網電壓保持同相位,從而證明了該控制算法的可行性。 在提出新的控制策略的基礎上,對2kW的三相并網逆變器進行硬件設計,包括主電路DC-DC和DC-AC,驅動電路以及電壓電流檢測電路,過零檢測電路等,為類似結構的光伏并網逆變器提供了設計參考。

    標簽: 光伏并網 逆變器

    上傳時間: 2013-07-16

    上傳用戶:rishian

  • 高速低壓低功耗CMOSBiCMOS運算放大器設計.rar

    近年來,以電池作為電源的微電子產品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現低壓、低功耗的目標而不實現優良的性能(如高速)是不大妥當的。 論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩定運放輸出共模電壓,設計了共模負反饋電路,并進行了共模回路補償;在偏置電路設計中,電流鏡負載并不采用傳統的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數,對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態功耗只有9.6 mW,時延為16.8ns,開環增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態功耗達到10.2 mW,時延為12.7 ns,開環增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。

    標簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • 基于FPGA的數字相位計的研究與實現

    本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現數字相位計核心FFT算法中的優勢。在優化的硬件結構中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內置雙端口RAM、旋轉因子ROM使數據存儲的速度得到提高;采用了流水線的工作方式使數據的存儲、運算在時間上達到匹配。整個設計采用VHDL(超高速硬件描述語言)語言作為系統內部硬件結構的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結果表明,基于FPGA實現的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數據僅需27.5us,最大誤差在1%之內。

    標簽: FPGA 數字 相位計

    上傳時間: 2013-06-04

    上傳用戶:lgnf

  • 集成運放應用電路設計360例

    本書全面闡述了集成運算放大器360種應用電路的設計公式、設計步驟及元器件的選擇,包括集成運放應用電路設計須知,集成運放調零、相位補償與保護電路的設計,運算電路、放大電路的設計、信號處理電路的設計、波形產生帶你路的設計、測量電路的設計、電源電路及其他電路的設計等。。。。。。。

    標簽: 360 集成運放 應用電路

    上傳時間: 2013-04-24

    上傳用戶:gaoyining

  • 反饋網絡零極點

    探討RCC關于反饋環路零極點問題,分析適用于傳遞函數為單極點及雙極點的情況

    標簽: 反饋網絡

    上傳時間: 2013-04-24

    上傳用戶:498732662

  • 過零檢測專用芯片

    非常不錯的過零檢測芯片,DIP8封裝,外圍器件極少

    標簽: 過零檢測 專用芯片

    上傳時間: 2013-04-24

    上傳用戶:WANGXIAN001

  • 這本是《電子設計從零開始》完整版 PDF電子書

    這本是《電子設計從零開始》完整版 PDF電子書

    標簽: 電子設計 電子書

    上傳時間: 2013-06-10

    上傳用戶:natopsi

  • 基于FPGA的數字相位計的研究與實現

    本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現數字相位計核心FFT算法中的優勢。在優化的硬件結構中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內置雙端口RAM、旋轉因子ROM使數據存儲的速度得到提高;采用了流水線的工作方式使數據的存儲、運算在時間上達到匹配。整個設計采用VHDL(超高速硬件描述語言)語言作為系統內部硬件結構的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結果表明,基于FPGA實現的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數據僅需27.5us,最大誤差在1%之內。

    標簽: FPGA 數字 相位計

    上傳時間: 2013-05-16

    上傳用戶:lgs12321

主站蜘蛛池模板: 米泉市| 镇坪县| 兴隆县| 富阳市| 博爱县| 墨玉县| 应城市| 乡城县| 黄石市| 咸阳市| 贵德县| 湘西| 阳西县| 临汾市| 珲春市| 六安市| 兴城市| 凤翔县| 萨迦县| 吉林省| 惠东县| 嘉善县| 万全县| 厦门市| 青川县| 常德市| 咸丰县| 仲巴县| 博野县| 商丘市| 象山县| 河池市| 香港 | 鹿邑县| 迁安市| 和静县| 郑州市| 丰都县| 郯城县| 新巴尔虎右旗| 富锦市|